Branch data Line data Source code
1 : : /* SPDX-License-Identifier: BSD-3-Clause 2 : : * Copyright(c) 2014-2023 Broadcom 3 : : * All rights reserved. 4 : : */ 5 : : 6 : : #ifndef _BNXT_H_ 7 : : #define _BNXT_H_ 8 : : 9 : : #include <inttypes.h> 10 : : #include <stdbool.h> 11 : : #include <pthread.h> 12 : : #include <sys/queue.h> 13 : : 14 : : #include <rte_pci.h> 15 : : #include <bus_pci_driver.h> 16 : : #include <ethdev_driver.h> 17 : : #include <rte_memory.h> 18 : : #include <rte_lcore.h> 19 : : #include <rte_spinlock.h> 20 : : #include <rte_time.h> 21 : : #include <rte_eal_paging.h> 22 : : 23 : : #include "bnxt_cpr.h" 24 : : #include "bnxt_util.h" 25 : : 26 : : #include "tf_core.h" 27 : : #include "tfc.h" 28 : : #include "bnxt_ulp.h" 29 : : #include "bnxt_tf_common.h" 30 : : #include "bnxt_mpc.h" 31 : : #include "bnxt_vnic.h" 32 : : 33 : : /* Vendor ID */ 34 : : #define PCI_VENDOR_ID_BROADCOM 0x14E4 35 : : 36 : : /* Device IDs */ 37 : : #define BROADCOM_DEV_ID_STRATUS_NIC_VF1 0x1606 38 : : #define BROADCOM_DEV_ID_STRATUS_NIC_VF2 0x1609 39 : : #define BROADCOM_DEV_ID_STRATUS_NIC 0x1614 40 : : #define BROADCOM_DEV_ID_57414_VF 0x16c1 41 : : #define BROADCOM_DEV_ID_57304_VF 0x16cb 42 : : #define BROADCOM_DEV_ID_57417_MF 0x16cc 43 : : #define BROADCOM_DEV_ID_NS2 0x16cd 44 : : #define BROADCOM_DEV_ID_57406_VF 0x16d3 45 : : #define BROADCOM_DEV_ID_57412 0x16d6 46 : : #define BROADCOM_DEV_ID_57414 0x16d7 47 : : #define BROADCOM_DEV_ID_57416_RJ45 0x16d8 48 : : #define BROADCOM_DEV_ID_57417_RJ45 0x16d9 49 : : #define BROADCOM_DEV_ID_5741X_VF 0x16dc 50 : : #define BROADCOM_DEV_ID_57412_MF 0x16de 51 : : #define BROADCOM_DEV_ID_57317_RJ45 0x16e0 52 : : #define BROADCOM_DEV_ID_5731X_VF 0x16e1 53 : : #define BROADCOM_DEV_ID_57417_SFP 0x16e2 54 : : #define BROADCOM_DEV_ID_57416_SFP 0x16e3 55 : : #define BROADCOM_DEV_ID_57317_SFP 0x16e4 56 : : #define BROADCOM_DEV_ID_57407_MF 0x16ea 57 : : #define BROADCOM_DEV_ID_57414_MF 0x16ec 58 : : #define BROADCOM_DEV_ID_57416_MF 0x16ee 59 : : #define BROADCOM_DEV_ID_57508 0x1750 60 : : #define BROADCOM_DEV_ID_57504 0x1751 61 : : #define BROADCOM_DEV_ID_57502 0x1752 62 : : #define BROADCOM_DEV_ID_57508_MF1 0x1800 63 : : #define BROADCOM_DEV_ID_57504_MF1 0x1801 64 : : #define BROADCOM_DEV_ID_57502_MF1 0x1802 65 : : #define BROADCOM_DEV_ID_57508_MF2 0x1803 66 : : #define BROADCOM_DEV_ID_57504_MF2 0x1804 67 : : #define BROADCOM_DEV_ID_57502_MF2 0x1805 68 : : #define BROADCOM_DEV_ID_57500_VF1 0x1806 69 : : #define BROADCOM_DEV_ID_57500_VF2 0x1807 70 : : #define BROADCOM_DEV_ID_58802 0xd802 71 : : #define BROADCOM_DEV_ID_58804 0xd804 72 : : #define BROADCOM_DEV_ID_58808 0x16f0 73 : : #define BROADCOM_DEV_ID_58802_VF 0xd800 74 : : #define BROADCOM_DEV_ID_58812 0xd812 75 : : #define BROADCOM_DEV_ID_58814 0xd814 76 : : #define BROADCOM_DEV_ID_58818 0xd818 77 : : #define BROADCOM_DEV_ID_58818_VF 0xd82e 78 : : #define BROADCOM_DEV_ID_57608 0x1760 79 : : #define BROADCOM_DEV_ID_57604 0x1761 80 : : #define BROADCOM_DEV_ID_57602 0x1762 81 : : #define BROADCOM_DEV_ID_57601 0x1763 82 : : #define BROADCOM_DEV_ID_5760X_VF 0x1819 83 : : 84 : : #define BROADCOM_DEV_957508_N2100 0x5208 85 : : #define BROADCOM_DEV_957414_N225 0x4145 86 : : 87 : : #define HWRM_SPEC_CODE_1_8_3 0x10803 88 : : #define HWRM_VERSION_1_9_1 0x10901 89 : : #define HWRM_VERSION_1_9_2 0x10903 90 : : #define HWRM_VERSION_1_10_2_13 0x10a020d 91 : : 92 : : #define BNXT_MAX_MTU 9574 93 : : #define BNXT_NUM_VLANS 2 94 : : #define BNXT_MAX_PKT_LEN (BNXT_MAX_MTU + RTE_ETHER_HDR_LEN +\ 95 : : RTE_ETHER_CRC_LEN +\ 96 : : (BNXT_NUM_VLANS * RTE_VLAN_HLEN)) 97 : : /* FW adds extra 4 bytes for FCS */ 98 : : #define BNXT_VNIC_MRU(mtu)\ 99 : : ((mtu) + RTE_ETHER_HDR_LEN + RTE_VLAN_HLEN * BNXT_NUM_VLANS) 100 : : #define BNXT_VF_RSV_NUM_RSS_CTX 1 101 : : #define BNXT_VF_RSV_NUM_L2_CTX 4 102 : : /* TODO: For now, do not support VMDq/RFS on VFs. */ 103 : : #define BNXT_VF_RSV_NUM_VNIC 1 104 : : #define BNXT_MAX_LED 4 105 : : #define BNXT_MIN_RING_DESC 16 106 : : #define BNXT_MAX_TX_RING_DESC 4096 107 : : #define BNXT_MAX_RX_RING_DESC 8192 108 : : #define BNXT_DB_SIZE 0x80 109 : : 110 : : #define TPA_MAX_AGGS 64 111 : : #define TPA_MAX_AGGS_TH 1024 112 : : 113 : : #define TPA_MAX_NUM_SEGS 32 114 : : #define TPA_MAX_SEGS_TH 8 /* 32 segments in 4-segment units */ 115 : : #define TPA_MAX_SEGS 5 /* 32 segments in log2 units */ 116 : : 117 : : #define BNXT_TPA_MAX_AGGS(bp) \ 118 : : (BNXT_CHIP_P5_P7(bp) ? TPA_MAX_AGGS_TH : \ 119 : : TPA_MAX_AGGS) 120 : : 121 : : #define BNXT_TPA_MAX_SEGS(bp) \ 122 : : (BNXT_CHIP_P5_P7(bp) ? TPA_MAX_SEGS_TH : \ 123 : : TPA_MAX_SEGS) 124 : : 125 : : #define BNXT_TPA_MAX_PAGES 65536 126 : : 127 : : /* 128 : : * Define the number of async completion rings to be used. Set to zero for 129 : : * configurations in which the maximum number of packet completion rings 130 : : * for packet completions is desired or when async completion handling 131 : : * cannot be interrupt-driven. 132 : : */ 133 : : #ifdef RTE_EXEC_ENV_FREEBSD 134 : : /* In FreeBSD OS, nic_uio driver does not support interrupts */ 135 : : #define BNXT_NUM_ASYNC_CPR(bp) 0U 136 : : #else 137 : : #define BNXT_NUM_ASYNC_CPR(bp) 1U 138 : : #endif 139 : : 140 : : #define BNXT_MISC_VEC_ID RTE_INTR_VEC_ZERO_OFFSET 141 : : #define BNXT_RX_VEC_START RTE_INTR_VEC_RXTX_OFFSET 142 : : 143 : : /* Chimp Communication Channel */ 144 : : #define GRCPF_REG_CHIMP_CHANNEL_OFFSET 0x0 145 : : #define GRCPF_REG_CHIMP_COMM_TRIGGER 0x100 146 : : /* Kong Communication Channel */ 147 : : #define GRCPF_REG_KONG_CHANNEL_OFFSET 0xA00 148 : : #define GRCPF_REG_KONG_COMM_TRIGGER 0xB00 149 : : 150 : : #define BNXT_INT_LAT_TMR_MIN 75 151 : : #define BNXT_INT_LAT_TMR_MAX 150 152 : : #define BNXT_NUM_CMPL_AGGR_INT 36 153 : : #define BNXT_CMPL_AGGR_DMA_TMR 37 154 : : #define BNXT_NUM_CMPL_DMA_AGGR 36 155 : : #define BNXT_CMPL_AGGR_DMA_TMR_DURING_INT 50 156 : : #define BNXT_NUM_CMPL_DMA_AGGR_DURING_INT 12 157 : : #define BNXT_DEVICE_SERIAL_NUM_SIZE 8 158 : : 159 : : #define BNXT_DEFAULT_VNIC_STATE_MASK \ 160 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_DEF_VNIC_STATE_MASK 161 : : #define BNXT_DEFAULT_VNIC_STATE_SFT \ 162 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_DEF_VNIC_STATE_SFT 163 : : #define BNXT_DEFAULT_VNIC_ALLOC \ 164 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_DEF_VNIC_STATE_DEF_VNIC_ALLOC 165 : : #define BNXT_DEFAULT_VNIC_FREE \ 166 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_DEF_VNIC_STATE_DEF_VNIC_FREE 167 : : #define BNXT_DEFAULT_VNIC_CHANGE_PF_ID_MASK \ 168 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_PF_ID_MASK 169 : : #define BNXT_DEFAULT_VNIC_CHANGE_PF_ID_SFT \ 170 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_PF_ID_SFT 171 : : #define BNXT_DEFAULT_VNIC_CHANGE_VF_ID_MASK \ 172 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_VF_ID_MASK 173 : : #define BNXT_DEFAULT_VNIC_CHANGE_VF_ID_SFT \ 174 : : HWRM_ASYNC_EVENT_CMPL_DEFAULT_VNIC_CHANGE_EVENT_DATA1_VF_ID_SFT 175 : : 176 : : #define BNXT_EVENT_ERROR_REPORT_TYPE(data1) \ 177 : : (((data1) & \ 178 : : HWRM_ASYNC_EVENT_CMPL_ERROR_REPORT_BASE_EVENT_DATA1_ERROR_TYPE_MASK) >>\ 179 : : HWRM_ASYNC_EVENT_CMPL_ERROR_REPORT_BASE_EVENT_DATA1_ERROR_TYPE_SFT) 180 : : 181 : : #define BNXT_HWRM_CMD_TO_FORWARD(cmd) \ 182 : : (bp->pf->vf_req_fwd[(cmd) / 32] |= (1 << ((cmd) % 32))) 183 : : 184 : : #define BNXT_NTOHS rte_be_to_cpu_16 185 : : 186 : : struct bnxt_led_info { 187 : : uint8_t num_leds; 188 : : uint8_t led_id; 189 : : uint8_t led_type; 190 : : uint8_t led_group_id; 191 : : uint8_t unused; 192 : : uint16_t led_state_caps; 193 : : #define BNXT_LED_ALT_BLINK_CAP(x) ((x) & \ 194 : : rte_cpu_to_le_16(HWRM_PORT_LED_QCFG_OUTPUT_LED0_STATE_BLINKALT)) 195 : : 196 : : uint16_t led_color_caps; 197 : : }; 198 : : 199 : : struct bnxt_led_cfg { 200 : : uint8_t led_id; 201 : : uint8_t led_state; 202 : : uint8_t led_color; 203 : : uint8_t unused; 204 : : uint16_t led_blink_on; 205 : : uint16_t led_blink_off; 206 : : uint8_t led_group_id; 207 : : uint8_t rsvd; 208 : : }; 209 : : 210 : : #define BNXT_LED_DFLT_ENA \ 211 : : (HWRM_PORT_LED_CFG_INPUT_ENABLES_LED0_ID | \ 212 : : HWRM_PORT_LED_CFG_INPUT_ENABLES_LED0_STATE | \ 213 : : HWRM_PORT_LED_CFG_INPUT_ENABLES_LED0_BLINK_ON | \ 214 : : HWRM_PORT_LED_CFG_INPUT_ENABLES_LED0_BLINK_OFF | \ 215 : : HWRM_PORT_LED_CFG_INPUT_ENABLES_LED0_GROUP_ID) 216 : : 217 : : #define BNXT_LED_DFLT_ENA_SHIFT 6 218 : : 219 : : #define BNXT_LED_DFLT_ENABLES(x) \ 220 : : rte_cpu_to_le_32(BNXT_LED_DFLT_ENA << (BNXT_LED_DFLT_ENA_SHIFT * (x))) 221 : : 222 : : struct __rte_packed_begin bnxt_vlan_table_entry { 223 : : uint16_t tpid; 224 : : uint16_t vid; 225 : : } __rte_packed_end; 226 : : 227 : : struct __rte_packed_begin bnxt_vlan_antispoof_table_entry { 228 : : uint16_t tpid; 229 : : uint16_t vid; 230 : : uint16_t mask; 231 : : } __rte_packed_end; 232 : : 233 : : struct bnxt_child_vf_info { 234 : : void *req_buf; 235 : : struct bnxt_vlan_table_entry *vlan_table; 236 : : struct bnxt_vlan_antispoof_table_entry *vlan_as_table; 237 : : STAILQ_HEAD(, bnxt_filter_info) filter; 238 : : uint32_t func_cfg_flags; 239 : : uint32_t l2_rx_mask; 240 : : uint16_t fid; 241 : : uint16_t max_tx_rate; 242 : : uint16_t dflt_vlan; 243 : : uint16_t vlan_count; 244 : : uint8_t mac_spoof_en; 245 : : uint8_t vlan_spoof_en; 246 : : bool random_mac; 247 : : bool persist_stats; 248 : : }; 249 : : 250 : : struct bnxt_parent_info { 251 : : #define BNXT_PF_FID_INVALID 0xFFFF 252 : : uint16_t fid; 253 : : uint16_t vnic; 254 : : uint16_t port_id; 255 : : uint8_t mac_addr[RTE_ETHER_ADDR_LEN]; 256 : : }; 257 : : 258 : : struct bnxt_pf_info { 259 : : #define BNXT_FIRST_PF_FID 1 260 : : #define BNXT_MAX_VFS(bp) ((bp)->pf->max_vfs) 261 : : #define BNXT_MAX_VF_REPS_P4 64 262 : : #define BNXT_MAX_VF_REPS_P5 256 263 : : #define BNXT_MAX_VF_REPS_P7 128 264 : : #define BNXT_MAX_VF_REPS(bp) \ 265 : : (BNXT_CHIP_P5(bp) ? BNXT_MAX_VF_REPS_P5 : \ 266 : : BNXT_CHIP_P7(bp) ? BNXT_MAX_VF_REPS_P7 : \ 267 : : BNXT_MAX_VF_REPS_P4) 268 : : #define BNXT_TOTAL_VFS(bp) ((bp)->pf->total_vfs) 269 : : #define BNXT_FIRST_VF_FID 128 270 : : #define BNXT_PF_RINGS_USED(bp) bnxt_get_num_queues(bp) 271 : : #define BNXT_PF_RINGS_AVAIL(bp) ((bp)->pf->max_cp_rings - \ 272 : : BNXT_PF_RINGS_USED(bp)) 273 : : uint16_t port_id; 274 : : uint16_t first_vf_id; 275 : : uint16_t active_vfs; 276 : : uint16_t max_vfs; 277 : : uint16_t total_vfs; /* Total VFs possible. 278 : : * Not necessarily enabled. 279 : : */ 280 : : uint32_t func_cfg_flags; 281 : : void *vf_req_buf; 282 : : rte_iova_t vf_req_buf_dma_addr; 283 : : uint32_t vf_req_fwd[8]; 284 : : uint16_t total_vnics; 285 : : struct bnxt_child_vf_info *vf_info; 286 : : #define BNXT_EVB_MODE_NONE 0 287 : : #define BNXT_EVB_MODE_VEB 1 288 : : #define BNXT_EVB_MODE_VEPA 2 289 : : uint8_t evb_mode; 290 : : }; 291 : : 292 : : /* Max wait time for link up is 10s and link down is 500ms */ 293 : : #define BNXT_MAX_LINK_WAIT_CNT 200 294 : : #define BNXT_MIN_LINK_WAIT_CNT 10 295 : : #define BNXT_LINK_WAIT_INTERVAL 50 296 : : struct bnxt_link_info { 297 : : uint32_t phy_flags; 298 : : uint8_t mac_type; 299 : : uint8_t phy_link_status; 300 : : uint8_t loop_back; 301 : : uint8_t link_up; 302 : : uint8_t duplex; 303 : : uint8_t pause; 304 : : uint8_t force_pause; 305 : : uint8_t auto_pause; 306 : : uint8_t auto_mode; 307 : : #define PHY_VER_LEN 3 308 : : uint8_t phy_ver[PHY_VER_LEN]; 309 : : uint16_t link_speed; 310 : : uint16_t support_speeds; 311 : : uint16_t auto_link_speed; 312 : : uint16_t force_link_speed; 313 : : uint16_t auto_link_speed_mask; 314 : : uint32_t preemphasis; 315 : : uint8_t phy_type; 316 : : uint8_t media_type; 317 : : uint16_t support_auto_speeds; 318 : : uint8_t link_signal_mode; 319 : : uint16_t force_pam4_link_speed; 320 : : uint16_t support_pam4_speeds; 321 : : uint16_t auto_pam4_link_speed_mask; 322 : : uint16_t support_pam4_auto_speeds; 323 : : uint8_t req_signal_mode; 324 : : uint8_t module_status; 325 : : /* P7 speeds2 fields */ 326 : : bool support_speeds_v2; 327 : : uint16_t supported_speeds2_force_mode; 328 : : uint16_t supported_speeds2_auto_mode; 329 : : uint16_t support_speeds2; 330 : : uint16_t force_link_speeds2; 331 : : uint16_t auto_link_speeds2; 332 : : uint16_t cfg_auto_link_speeds2_mask; 333 : : uint8_t active_lanes; 334 : : uint8_t option_flags; 335 : : uint16_t pmd_speed_lanes; 336 : : }; 337 : : 338 : : #define BNXT_COS_QUEUE_COUNT 8 339 : : struct bnxt_cos_queue_info { 340 : : uint8_t id; 341 : : uint8_t profile; 342 : : uint8_t profile_type; 343 : : }; 344 : : 345 : : struct rte_flow { 346 : : STAILQ_ENTRY(rte_flow) next; 347 : : struct bnxt_filter_info *filter; 348 : : struct bnxt_vnic_info *vnic; 349 : : }; 350 : : 351 : : #define BNXT_PTP_RX_PND_CNT 10 352 : : #define BNXT_PTP_FLAGS_PATH_TX 0x0 353 : : #define BNXT_PTP_FLAGS_PATH_RX 0x1 354 : : #define BNXT_PTP_FLAGS_CURRENT_TIME 0x2 355 : : #define BNXT_PTP_CURRENT_TIME_MASK 0xFFFF00000000ULL 356 : : 357 : : struct bnxt_ptp_cfg { 358 : : #define BNXT_GRCPF_REG_WINDOW_BASE_OUT 0x400 359 : : #define BNXT_GRCPF_REG_SYNC_TIME 0x480 360 : : #define BNXT_CYCLECOUNTER_MASK 0xffffffffffffffffULL 361 : : struct rte_timecounter tc; 362 : : struct rte_timecounter tx_tstamp_tc; 363 : : struct rte_timecounter rx_tstamp_tc; 364 : : struct bnxt *bp; 365 : : #define BNXT_MAX_TX_TS 1 366 : : uint16_t rxctl; 367 : : #define BNXT_PTP_MSG_SYNC BIT(0) 368 : : #define BNXT_PTP_MSG_DELAY_REQ BIT(1) 369 : : #define BNXT_PTP_MSG_PDELAY_REQ BIT(2) 370 : : #define BNXT_PTP_MSG_PDELAY_RESP BIT(3) 371 : : #define BNXT_PTP_MSG_FOLLOW_UP BIT(8) 372 : : #define BNXT_PTP_MSG_DELAY_RESP BIT(9) 373 : : #define BNXT_PTP_MSG_PDELAY_RESP_FOLLOW_UP BIT(10) 374 : : #define BNXT_PTP_MSG_ANNOUNCE BIT(11) 375 : : #define BNXT_PTP_MSG_SIGNALING BIT(12) 376 : : #define BNXT_PTP_MSG_MANAGEMENT BIT(13) 377 : : #define BNXT_PTP_MSG_EVENTS (BNXT_PTP_MSG_SYNC | \ 378 : : BNXT_PTP_MSG_DELAY_REQ | \ 379 : : BNXT_PTP_MSG_PDELAY_REQ | \ 380 : : BNXT_PTP_MSG_PDELAY_RESP) 381 : : uint8_t tx_tstamp_en:1; 382 : : int rx_filter; 383 : : uint8_t filter_all; 384 : : 385 : : #define BNXT_PTP_RX_TS_L 0 386 : : #define BNXT_PTP_RX_TS_H 1 387 : : #define BNXT_PTP_RX_SEQ 2 388 : : #define BNXT_PTP_RX_FIFO 3 389 : : #define BNXT_PTP_RX_FIFO_PENDING 0x1 390 : : #define BNXT_PTP_RX_FIFO_ADV 4 391 : : #define BNXT_PTP_RX_REGS 5 392 : : 393 : : #define BNXT_PTP_TX_TS_L 0 394 : : #define BNXT_PTP_TX_TS_H 1 395 : : #define BNXT_PTP_TX_SEQ 2 396 : : #define BNXT_PTP_TX_FIFO 3 397 : : #define BNXT_PTP_TX_FIFO_EMPTY 0x2 398 : : #define BNXT_PTP_TX_REGS 4 399 : : uint32_t rx_regs[BNXT_PTP_RX_REGS]; 400 : : uint32_t rx_mapped_regs[BNXT_PTP_RX_REGS]; 401 : : uint32_t tx_regs[BNXT_PTP_TX_REGS]; 402 : : uint32_t tx_mapped_regs[BNXT_PTP_TX_REGS]; 403 : : 404 : : /* On P5, the Rx timestamp is present in the Rx completion record */ 405 : : uint64_t rx_timestamp; 406 : : /* Dynamic mbuf field for passing Rx timestamp. */ 407 : : int mb_rx_timestamp_offset; 408 : : /* Dynamic mbuf flag for indicating Rx timestamp. */ 409 : : uint64_t mb_rx_timestamp_flag; 410 : : uint64_t current_time; 411 : : uint64_t old_time; 412 : : rte_spinlock_t ptp_lock; 413 : : }; 414 : : 415 : : struct bnxt_coal { 416 : : uint16_t num_cmpl_aggr_int; 417 : : uint16_t num_cmpl_dma_aggr; 418 : : uint16_t num_cmpl_dma_aggr_during_int; 419 : : uint16_t int_lat_tmr_max; 420 : : uint16_t int_lat_tmr_min; 421 : : uint16_t cmpl_aggr_dma_tmr; 422 : : uint16_t cmpl_aggr_dma_tmr_during_int; 423 : : }; 424 : : 425 : : /* 64-bit doorbell */ 426 : : #define DBR_EPOCH_MASK 0x01000000UL 427 : : #define DBR_EPOCH_SFT 24 428 : : #define DBR_XID_SFT 32 429 : : #define DBR_PATH_L2 (0x1ULL << 56) 430 : : #define DBR_VALID (0x1ULL << 58) 431 : : #define DBR_TYPE_SQ (0x0ULL << 60) 432 : : #define DBR_TYPE_SRQ (0x2ULL << 60) 433 : : #define DBR_TYPE_CQ (0x4ULL << 60) 434 : : #define DBR_TYPE_NQ (0xaULL << 60) 435 : : #define DBR_TYPE_NQ_ARM (0xbULL << 60) 436 : : 437 : : #define DB_PF_OFFSET 0x10000 438 : : #define DB_VF_OFFSET 0x4000 439 : : 440 : : #define BNXT_PRIVILEGED_DPI 0 441 : : #define BNXT_RESERVED_DPI_ONE 1 442 : : #define BNXT_RESERVED_DPI_TWO 2 443 : : #define BNXT_DEFAULT_DB_PAGE_SIZE 4096 444 : : 445 : : #define BNXT_KB_TO_BYTES(kb) ((kb) * 1024) 446 : : 447 : : #define BNXT_RSS_TBL_SIZE_P5 512U 448 : : #define BNXT_RSS_ENTRIES_PER_CTX_P5 64 449 : : #define BNXT_MAX_RSS_CTXTS_P5 \ 450 : : (BNXT_RSS_TBL_SIZE_P5 / BNXT_RSS_ENTRIES_PER_CTX_P5) 451 : : 452 : : #define BNXT_MAX_QUEUE 8 453 : : #define BNXT_MAX_TQM_SP_RINGS 1 454 : : #define BNXT_MAX_TQM_FP_LEGACY_RINGS 8 455 : : #define BNXT_MAX_TQM_FP_RINGS 9 456 : : #define BNXT_MAX_TQM_LEGACY_RINGS \ 457 : : (BNXT_MAX_TQM_SP_RINGS + BNXT_MAX_TQM_FP_LEGACY_RINGS) 458 : : #define BNXT_MAX_TQM_RINGS \ 459 : : (BNXT_MAX_TQM_SP_RINGS + BNXT_MAX_TQM_FP_RINGS) 460 : : #define BNXT_BACKING_STORE_CFG_LEGACY_LEN 256 461 : : #define BNXT_BACKING_STORE_CFG_LEN \ 462 : : sizeof(struct hwrm_func_backing_store_cfg_input) 463 : : #define BNXT_PAGE_SHFT 12 464 : : #define BNXT_PAGE_SIZE (1 << BNXT_PAGE_SHFT) 465 : : #define MAX_CTX_PAGES (BNXT_PAGE_SIZE / 8) 466 : : 467 : : #define BNXT_RTE_MEMZONE_FLAG (RTE_MEMZONE_1GB | RTE_MEMZONE_IOVA_CONTIG) 468 : : 469 : : #define PTU_PTE_VALID 0x1UL 470 : : #define PTU_PTE_LAST 0x2UL 471 : : #define PTU_PTE_NEXT_TO_LAST 0x4UL 472 : : 473 : : #define BNXT_CTX_MIN 1 474 : : #define BNXT_CTX_INV 0xffff 475 : : 476 : : #define BNXT_CTX_INIT_VALID(flags) \ 477 : : ((flags) & \ 478 : : HWRM_FUNC_BACKING_STORE_QCAPS_V2_OUTPUT_FLAGS_ENABLE_CTX_KIND_INIT) 479 : : 480 : : struct bnxt_ring_mem_info { 481 : : int nr_pages; 482 : : int page_size; 483 : : uint32_t flags; 484 : : #define BNXT_RMEM_VALID_PTE_FLAG 1 485 : : #define BNXT_RMEM_RING_PTE_FLAG 2 486 : : #define BNXT_RMEM_USE_FULL_PAGE_FLAG 4 487 : : 488 : : void **pg_arr; 489 : : rte_iova_t *dma_arr; 490 : : const struct rte_memzone *mz; 491 : : 492 : : uint64_t *pg_tbl; 493 : : rte_iova_t pg_tbl_map; 494 : : const struct rte_memzone *pg_tbl_mz; 495 : : 496 : : int vmem_size; 497 : : void **vmem; 498 : : }; 499 : : 500 : : struct bnxt_ctx_pg_info { 501 : : uint32_t entries; 502 : : void **ctx_pg_arr; 503 : : rte_iova_t *ctx_dma_arr; 504 : : struct bnxt_ring_mem_info ring_mem; 505 : : }; 506 : : 507 : : struct bnxt_ctx_mem { 508 : : uint16_t type; 509 : : uint16_t entry_size; 510 : : uint32_t flags; 511 : : #define BNXT_CTX_MEM_TYPE_VALID \ 512 : : HWRM_FUNC_BACKING_STORE_QCAPS_V2_OUTPUT_FLAGS_TYPE_VALID 513 : : uint32_t instance_bmap; 514 : : uint8_t init_value; 515 : : uint8_t entry_multiple; 516 : : uint16_t init_offset; 517 : : #define BNXT_CTX_INIT_INVALID_OFFSET 0xffff 518 : : uint32_t max_entries; 519 : : uint32_t min_entries; 520 : : uint8_t last:1; 521 : : uint8_t split_entry_cnt; 522 : : #define BNXT_MAX_SPLIT_ENTRY 4 523 : : union { 524 : : struct { 525 : : uint32_t qp_l2_entries; 526 : : uint32_t qp_qp1_entries; 527 : : uint32_t qp_fast_qpmd_entries; 528 : : }; 529 : : uint32_t srq_l2_entries; 530 : : uint32_t cq_l2_entries; 531 : : uint32_t vnic_entries; 532 : : struct { 533 : : uint32_t mrav_av_entries; 534 : : uint32_t mrav_num_entries_units; 535 : : }; 536 : : uint32_t split[BNXT_MAX_SPLIT_ENTRY]; 537 : : }; 538 : : struct bnxt_ctx_pg_info *pg_info; 539 : : }; 540 : : 541 : : #define BNXT_CTX_FLAG_INITED 0x01 542 : : 543 : : struct bnxt_ctx_mem_info { 544 : : struct bnxt_ctx_mem *ctx_arr; 545 : : uint32_t supported_types; 546 : : uint32_t flags; 547 : : uint16_t types; 548 : : uint8_t tqm_fp_rings_count; 549 : : 550 : : /* The following are used for V1 */ 551 : : uint32_t qp_max_entries; 552 : : uint16_t qp_min_qp1_entries; 553 : : uint16_t qp_max_l2_entries; 554 : : uint16_t qp_entry_size; 555 : : uint16_t srq_max_l2_entries; 556 : : uint32_t srq_max_entries; 557 : : uint16_t srq_entry_size; 558 : : uint16_t cq_max_l2_entries; 559 : : uint32_t cq_max_entries; 560 : : uint16_t cq_entry_size; 561 : : uint16_t vnic_max_vnic_entries; 562 : : uint16_t vnic_max_ring_table_entries; 563 : : uint16_t vnic_entry_size; 564 : : uint32_t stat_max_entries; 565 : : uint16_t stat_entry_size; 566 : : uint16_t tqm_entry_size; 567 : : uint32_t tqm_min_entries_per_ring; 568 : : uint32_t tqm_max_entries_per_ring; 569 : : uint32_t mrav_max_entries; 570 : : uint16_t mrav_entry_size; 571 : : uint16_t tim_entry_size; 572 : : uint32_t tim_max_entries; 573 : : uint8_t tqm_entries_multiple; 574 : : uint8_t mpc_tqm_entries_multiple; 575 : : uint32_t mpc_tqm_max_num_entries; 576 : : uint32_t mpc_tqm_min_num_entries; 577 : : uint32_t instance_bit_map; /* MPC TQM: TE_CFA(2), RE_CFA (3) */ 578 : : uint16_t mpc_tqm_entry_size; 579 : : uint8_t ctx_init_value; 580 : : uint8_t ctx_init_offset; 581 : : 582 : : struct bnxt_ctx_pg_info qp_mem; 583 : : struct bnxt_ctx_pg_info srq_mem; 584 : : struct bnxt_ctx_pg_info cq_mem; 585 : : struct bnxt_ctx_pg_info vnic_mem; 586 : : struct bnxt_ctx_pg_info stat_mem; 587 : : struct bnxt_ctx_pg_info *tqm_mem[BNXT_MAX_TQM_RINGS]; 588 : : #define BNXT_MAX_BMAP 0x5 589 : : struct bnxt_ctx_pg_info *mpc_tqm_mem[BNXT_MAX_BMAP]; 590 : : }; 591 : : 592 : : struct bnxt_ctx_mem_buf_info { 593 : : void *va; 594 : : rte_iova_t dma; 595 : : uint16_t ctx_id; 596 : : size_t size; 597 : : }; 598 : : 599 : : /* Maximum Firmware Reset bail out value in milliseconds */ 600 : : #define BNXT_MAX_FW_RESET_TIMEOUT 6000 601 : : /* Minimum time required for the firmware readiness in milliseconds */ 602 : : #define BNXT_MIN_FW_READY_TIMEOUT 2000 603 : : /* Frequency for the firmware readiness check in milliseconds */ 604 : : #define BNXT_FW_READY_WAIT_INTERVAL 100 605 : : 606 : : #define US_PER_MS 1000 607 : : #define NS_PER_US 1000 608 : : 609 : : struct bnxt_error_recovery_info { 610 : : /* All units in milliseconds */ 611 : : uint32_t driver_polling_freq; 612 : : uint32_t primary_func_wait_period; 613 : : uint32_t normal_func_wait_period; 614 : : uint32_t primary_func_wait_period_after_reset; 615 : : uint32_t max_bailout_time_after_reset; 616 : : #define BNXT_FW_STATUS_REG 0 617 : : #define BNXT_FW_HEARTBEAT_CNT_REG 1 618 : : #define BNXT_FW_RECOVERY_CNT_REG 2 619 : : #define BNXT_FW_RESET_INPROG_REG 3 620 : : #define BNXT_FW_STATUS_REG_CNT 4 621 : : uint32_t status_regs[BNXT_FW_STATUS_REG_CNT]; 622 : : uint32_t mapped_status_regs[BNXT_FW_STATUS_REG_CNT]; 623 : : uint32_t reset_inprogress_reg_mask; 624 : : #define BNXT_NUM_RESET_REG 16 625 : : uint8_t reg_array_cnt; 626 : : uint32_t reset_reg[BNXT_NUM_RESET_REG]; 627 : : uint32_t reset_reg_val[BNXT_NUM_RESET_REG]; 628 : : uint8_t delay_after_reset[BNXT_NUM_RESET_REG]; 629 : : #define BNXT_FLAG_ERROR_RECOVERY_HOST BIT(0) 630 : : #define BNXT_FLAG_ERROR_RECOVERY_CO_CPU BIT(1) 631 : : #define BNXT_FLAG_PRIMARY_FUNC BIT(2) 632 : : #define BNXT_FLAG_RECOVERY_ENABLED BIT(3) 633 : : uint32_t flags; 634 : : 635 : : uint32_t last_heart_beat; 636 : : uint32_t last_reset_counter; 637 : : }; 638 : : 639 : : /* Frequency for the FUNC_DRV_IF_CHANGE retry in milliseconds */ 640 : : #define BNXT_IF_CHANGE_RETRY_INTERVAL 50 641 : : /* Maximum retry count for FUNC_DRV_IF_CHANGE */ 642 : : #define BNXT_IF_CHANGE_RETRY_COUNT 40 643 : : 644 : : struct bnxt_mark_info { 645 : : uint32_t mark_id; 646 : : bool valid; 647 : : }; 648 : : 649 : : struct bnxt_rep_info { 650 : : struct rte_eth_dev *vfr_eth_dev; 651 : : pthread_mutex_t vfr_start_lock; 652 : : bool conduit_valid; 653 : : }; 654 : : 655 : : /* address space location of register */ 656 : : #define BNXT_FW_STATUS_REG_TYPE_MASK 3 657 : : /* register is located in PCIe config space */ 658 : : #define BNXT_FW_STATUS_REG_TYPE_CFG 0 659 : : /* register is located in GRC address space */ 660 : : #define BNXT_FW_STATUS_REG_TYPE_GRC 1 661 : : /* register is located in BAR0 */ 662 : : #define BNXT_FW_STATUS_REG_TYPE_BAR0 2 663 : : /* register is located in BAR1 */ 664 : : #define BNXT_FW_STATUS_REG_TYPE_BAR1 3 665 : : 666 : : #define BNXT_FW_STATUS_REG_TYPE(reg) ((reg) & BNXT_FW_STATUS_REG_TYPE_MASK) 667 : : #define BNXT_FW_STATUS_REG_OFF(reg) ((reg) & ~BNXT_FW_STATUS_REG_TYPE_MASK) 668 : : 669 : : #define BNXT_GRCP_WINDOW_2_BASE 0x2000 670 : : #define BNXT_GRCP_WINDOW_3_BASE 0x3000 671 : : 672 : : #define BNXT_GRCP_BASE_MASK 0xfffff000 673 : : #define BNXT_GRCP_OFFSET_MASK 0x00000ffc 674 : : 675 : : #define BNXT_FW_STATUS_HEALTHY 0x8000 676 : : #define BNXT_FW_STATUS_SHUTDOWN 0x100000 677 : : 678 : : #define BNXT_HWRM_SHORT_REQ_LEN sizeof(struct hwrm_short_input) 679 : : 680 : : struct bnxt_flow_stat_info { 681 : : uint16_t max_fc; 682 : : uint16_t flow_count; 683 : : struct bnxt_ctx_mem_buf_info rx_fc_in_tbl; 684 : : struct bnxt_ctx_mem_buf_info rx_fc_out_tbl; 685 : : struct bnxt_ctx_mem_buf_info tx_fc_in_tbl; 686 : : struct bnxt_ctx_mem_buf_info tx_fc_out_tbl; 687 : : }; 688 : : 689 : : struct bnxt_ring_stats { 690 : : /* Number of transmitted unicast packets */ 691 : : uint64_t tx_ucast_pkts; 692 : : /* Number of transmitted multicast packets */ 693 : : uint64_t tx_mcast_pkts; 694 : : /* Number of transmitted broadcast packets */ 695 : : uint64_t tx_bcast_pkts; 696 : : /* Number of packets discarded in transmit path */ 697 : : uint64_t tx_discard_pkts; 698 : : /* Number of packets in transmit path with error */ 699 : : uint64_t tx_error_pkts; 700 : : /* Number of transmitted bytes for unicast traffic */ 701 : : uint64_t tx_ucast_bytes; 702 : : /* Number of transmitted bytes for multicast traffic */ 703 : : uint64_t tx_mcast_bytes; 704 : : /* Number of transmitted bytes for broadcast traffic */ 705 : : uint64_t tx_bcast_bytes; 706 : : /* Number of received unicast packets */ 707 : : uint64_t rx_ucast_pkts; 708 : : /* Number of received multicast packets */ 709 : : uint64_t rx_mcast_pkts; 710 : : /* Number of received broadcast packets */ 711 : : uint64_t rx_bcast_pkts; 712 : : /* Number of packets discarded in receive path */ 713 : : uint64_t rx_discard_pkts; 714 : : /* Number of packets in receive path with errors */ 715 : : uint64_t rx_error_pkts; 716 : : /* Number of received bytes for unicast traffic */ 717 : : uint64_t rx_ucast_bytes; 718 : : /* Number of received bytes for multicast traffic */ 719 : : uint64_t rx_mcast_bytes; 720 : : /* Number of received bytes for broadcast traffic */ 721 : : uint64_t rx_bcast_bytes; 722 : : /* Number of aggregated unicast packets */ 723 : : uint64_t rx_agg_pkts; 724 : : /* Number of aggregated unicast bytes */ 725 : : uint64_t rx_agg_bytes; 726 : : /* Number of aggregation events */ 727 : : uint64_t rx_agg_events; 728 : : /* Number of aborted aggregations */ 729 : : uint64_t rx_agg_aborts; 730 : : }; 731 : : 732 : : struct bnxt_ring_stats_ext { 733 : : /* Number of received unicast packets */ 734 : : uint64_t rx_ucast_pkts; 735 : : /* Number of received multicast packets */ 736 : : uint64_t rx_mcast_pkts; 737 : : /* Number of received broadcast packets */ 738 : : uint64_t rx_bcast_pkts; 739 : : /* Number of discarded packets on receive path */ 740 : : uint64_t rx_discard_pkts; 741 : : /* Number of packets on receive path with error */ 742 : : uint64_t rx_error_pkts; 743 : : /* Number of received bytes for unicast traffic */ 744 : : uint64_t rx_ucast_bytes; 745 : : /* Number of received bytes for multicast traffic */ 746 : : uint64_t rx_mcast_bytes; 747 : : /* Number of received bytes for broadcast traffic */ 748 : : uint64_t rx_bcast_bytes; 749 : : /* Number of transmitted unicast packets */ 750 : : uint64_t tx_ucast_pkts; 751 : : /* Number of transmitted multicast packets */ 752 : : uint64_t tx_mcast_pkts; 753 : : /* Number of transmitted broadcast packets */ 754 : : uint64_t tx_bcast_pkts; 755 : : /* Number of packets on transmit path with error */ 756 : : uint64_t tx_error_pkts; 757 : : /* Number of discarded packets on transmit path */ 758 : : uint64_t tx_discard_pkts; 759 : : /* Number of transmitted bytes for unicast traffic */ 760 : : uint64_t tx_ucast_bytes; 761 : : /* Number of transmitted bytes for multicast traffic */ 762 : : uint64_t tx_mcast_bytes; 763 : : /* Number of transmitted bytes for broadcast traffic */ 764 : : uint64_t tx_bcast_bytes; 765 : : /* Number of TPA eligible packets */ 766 : : uint64_t rx_tpa_eligible_pkt; 767 : : /* Number of TPA eligible bytes */ 768 : : uint64_t rx_tpa_eligible_bytes; 769 : : /* Number of TPA packets */ 770 : : uint64_t rx_tpa_pkt; 771 : : /* Number of TPA bytes */ 772 : : uint64_t rx_tpa_bytes; 773 : : /* Number of TPA errors */ 774 : : uint64_t rx_tpa_errors; 775 : : /* Number of TPA events */ 776 : : uint64_t rx_tpa_events; 777 : : }; 778 : : 779 : : enum bnxt_session_type { 780 : : BNXT_SESSION_TYPE_REGULAR = 0, 781 : : BNXT_SESSION_TYPE_SHARED_COMMON, 782 : : BNXT_SESSION_TYPE_SHARED_WC, 783 : : BNXT_SESSION_TYPE_LAST 784 : : }; 785 : : 786 : : #define BNXT_MAX_BUFFER_SPLIT_SEGS 2 787 : : #define BNXT_MULTI_POOL_BUF_SPLIT_CAP 1 788 : : #define BNXT_BUF_SPLIT_OFFSET_CAP 1 789 : : #define BNXT_BUF_SPLIT_ALIGN_CAP 0 790 : : 791 : : struct bnxt { 792 : : void *bar0; 793 : : 794 : : struct rte_eth_dev *eth_dev; 795 : : struct rte_pci_device *pdev; 796 : : void *doorbell_base; 797 : : int legacy_db_size; 798 : : 799 : : uint32_t flags; 800 : : #define BNXT_FLAG_REGISTERED BIT(0) 801 : : #define BNXT_FLAG_VF BIT(1) 802 : : #define BNXT_FLAG_PORT_STATS BIT(2) 803 : : #define BNXT_FLAG_JUMBO BIT(3) 804 : : #define BNXT_FLAG_SHORT_CMD BIT(4) 805 : : #define BNXT_FLAG_PTP_SUPPORTED BIT(6) 806 : : #define BNXT_FLAG_MULTI_HOST BIT(7) 807 : : #define BNXT_FLAG_EXT_RX_PORT_STATS BIT(8) 808 : : #define BNXT_FLAG_EXT_TX_PORT_STATS BIT(9) 809 : : #define BNXT_FLAG_KONG_MB_EN BIT(10) 810 : : #define BNXT_FLAG_TRUSTED_VF_EN BIT(11) 811 : : #define BNXT_FLAG_DFLT_VNIC_SET BIT(12) 812 : : #define BNXT_FLAG_CHIP_P5 BIT(13) 813 : : #define BNXT_FLAG_STINGRAY BIT(14) 814 : : #define BNXT_FLAG_FW_RESET BIT(15) 815 : : #define BNXT_FLAG_FATAL_ERROR BIT(16) 816 : : #define BNXT_FLAG_IF_CHANGE_HOT_FW_RESET_DONE BIT(17) 817 : : #define BNXT_FLAG_FW_HEALTH_CHECK_SCHEDULED BIT(18) 818 : : #define BNXT_FLAG_EXT_STATS_SUPPORTED BIT(19) 819 : : #define BNXT_FLAG_NEW_RM BIT(20) 820 : : #define BNXT_FLAG_NPAR_PF BIT(21) 821 : : #define BNXT_FLAG_FW_CAP_ONE_STEP_TX_TS BIT(22) 822 : : #define BNXT_FLAG_FC_THREAD BIT(23) 823 : : #define BNXT_FLAG_RX_VECTOR_PKT_MODE BIT(24) 824 : : #define BNXT_FLAG_FLOW_XSTATS_EN BIT(25) 825 : : #define BNXT_FLAG_DFLT_MAC_SET BIT(26) 826 : : #define BNXT_FLAG_GFID_ENABLE BIT(27) 827 : : #define BNXT_FLAG_CHIP_P7 BIT(28) 828 : : #define BNXT_FLAG_FW_TIMEDOUT BIT(29) 829 : : #define BNXT_FLAG_RFS_NEEDS_VNIC BIT(30) 830 : : #define BNXT_FLAG_FLOW_CFA_RFS_RING_TBL_IDX_V2 BIT(31) 831 : : #define BNXT_RFS_NEEDS_VNIC(bp) ((bp)->flags & BNXT_FLAG_RFS_NEEDS_VNIC) 832 : : #define BNXT_PF(bp) (!((bp)->flags & BNXT_FLAG_VF)) 833 : : #define BNXT_VF(bp) ((bp)->flags & BNXT_FLAG_VF) 834 : : #define BNXT_NPAR(bp) ((bp)->flags & BNXT_FLAG_NPAR_PF) 835 : : #define BNXT_MH(bp) ((bp)->flags & BNXT_FLAG_MULTI_HOST) 836 : : #define BNXT_SINGLE_PF(bp) (BNXT_PF(bp) && !BNXT_NPAR(bp) && !BNXT_MH(bp)) 837 : : #define BNXT_USE_CHIMP_MB 0 //For non-CFA commands, everything uses Chimp. 838 : : #define BNXT_USE_KONG(bp) ((bp)->flags & BNXT_FLAG_KONG_MB_EN) 839 : : #define BNXT_VF_IS_TRUSTED(bp) ((bp)->flags & BNXT_FLAG_TRUSTED_VF_EN) 840 : : #define BNXT_CHIP_P5(bp) ((bp)->flags & BNXT_FLAG_CHIP_P5) 841 : : #define BNXT_CHIP_P7(bp) ((bp)->flags & BNXT_FLAG_CHIP_P7) 842 : : #define BNXT_CHIP_P5_P7(bp) (BNXT_CHIP_P5(bp) || BNXT_CHIP_P7(bp)) 843 : : #define BNXT_STINGRAY(bp) ((bp)->flags & BNXT_FLAG_STINGRAY) 844 : : #define BNXT_HAS_NQ(bp) BNXT_CHIP_P5_P7(bp) 845 : : #define BNXT_HAS_RING_GRPS(bp) (!BNXT_CHIP_P5_P7(bp)) 846 : : #define BNXT_FLOW_XSTATS_EN(bp) ((bp)->flags & BNXT_FLAG_FLOW_XSTATS_EN) 847 : : #define BNXT_HAS_DFLT_MAC_SET(bp) ((bp)->flags & BNXT_FLAG_DFLT_MAC_SET) 848 : : #define BNXT_GFID_ENABLED(bp) ((bp)->flags & BNXT_FLAG_GFID_ENABLE) 849 : : #define BNXT_P7_MAX_NQ_RING_CNT 512 850 : : #define BNXT_P7_CQ_MAX_L2_ENT 8192 851 : : 852 : : uint32_t flags2; 853 : : #define BNXT_FLAGS2_PTP_TIMESYNC_ENABLED BIT(0) 854 : : #define BNXT_FLAGS2_PTP_ALARM_SCHEDULED BIT(1) 855 : : #define BNXT_P5_PTP_TIMESYNC_ENABLED(bp) \ 856 : : ((bp)->flags2 & BNXT_FLAGS2_PTP_TIMESYNC_ENABLED) 857 : : #define BNXT_FLAGS2_TESTPMD_EN BIT(3) 858 : : #define BNXT_TESTPMD_EN(bp) \ 859 : : ((bp)->flags2 & BNXT_FLAGS2_TESTPMD_EN) 860 : : 861 : : uint16_t multi_host_pf_pci_id; 862 : : uint16_t chip_num; 863 : : #define BNXT_FLAGS2_MULTIROOT_EN BIT(4) 864 : : #define BNXT_MULTIROOT_EN(bp) \ 865 : : ((bp)->flags2 & BNXT_FLAGS2_MULTIROOT_EN) 866 : : 867 : : #define BNXT_FLAGS2_COMPRESSED_RX_CQE BIT(5) 868 : : #define BNXT_FLAGS2_REP_MODE BIT(7) 869 : : #define BNXT_REP_MODE_EN(bp) \ 870 : : ((bp)->flags2 & BNXT_FLAGS2_REP_MODE) 871 : : 872 : : uint32_t fw_cap; 873 : : #define BNXT_FW_CAP_HOT_RESET BIT(0) 874 : : #define BNXT_FW_CAP_IF_CHANGE BIT(1) 875 : : #define BNXT_FW_CAP_ERROR_RECOVERY BIT(2) 876 : : #define BNXT_FW_CAP_ERR_RECOVER_RELOAD BIT(3) 877 : : #define BNXT_FW_CAP_HCOMM_FW_STATUS BIT(4) 878 : : #define BNXT_FW_CAP_ADV_FLOW_MGMT BIT(5) 879 : : #define BNXT_FW_CAP_ADV_FLOW_COUNTERS BIT(6) 880 : : #define BNXT_FW_CAP_LINK_ADMIN BIT(7) 881 : : #define BNXT_FW_CAP_TRUFLOW_EN BIT(8) 882 : : #define BNXT_FW_CAP_VLAN_TX_INSERT BIT(9) 883 : : #define BNXT_FW_CAP_TX_COAL_CMPL BIT(10) 884 : : #define BNXT_FW_CAP_RX_ALL_PKT_TS BIT(11) 885 : : #define BNXT_FW_CAP_BACKING_STORE_V2 BIT(12) 886 : : #define BNXT_FW_CAP_RX_RATE_PROFILE BIT(17) 887 : : #define BNXT_FW_CAP_MULTI_DB BIT(18) 888 : : #define BNXT_FW_BACKING_STORE_V2_EN(bp) \ 889 : : ((bp)->fw_cap & BNXT_FW_CAP_BACKING_STORE_V2) 890 : : #define BNXT_FW_BACKING_STORE_V1_EN(bp) \ 891 : : (BNXT_CHIP_P5_P7((bp)) && \ 892 : : (bp)->hwrm_spec_code >= HWRM_VERSION_1_9_2 && \ 893 : : !BNXT_VF((bp))) 894 : : #define BNXT_FW_CAP_UDP_GSO BIT(13) 895 : : #define BNXT_TRUFLOW_EN(bp) ((bp)->fw_cap & BNXT_FW_CAP_TRUFLOW_EN &&\ 896 : : (bp)->app_id != 0xFF) 897 : : 898 : : pthread_mutex_t flow_lock; 899 : : 900 : : uint32_t vnic_cap_flags; 901 : : #define BNXT_VNIC_CAP_COS_CLASSIFY BIT(0) 902 : : #define BNXT_VNIC_CAP_OUTER_RSS BIT(1) 903 : : #define BNXT_VNIC_CAP_RX_CMPL_V2 BIT(2) 904 : : #define BNXT_VNIC_CAP_VLAN_RX_STRIP BIT(3) 905 : : #define BNXT_RX_VLAN_STRIP_EN(bp) ((bp)->vnic_cap_flags & BNXT_VNIC_CAP_VLAN_RX_STRIP) 906 : : #define BNXT_VNIC_CAP_OUTER_RSS_TRUSTED_VF BIT(4) 907 : : #define BNXT_VNIC_CAP_XOR_MODE BIT(5) 908 : : #define BNXT_VNIC_CAP_CHKSM_MODE BIT(6) 909 : : #define BNXT_VNIC_CAP_IPV6_FLOW_LABEL_MODE BIT(7) 910 : : #define BNXT_VNIC_CAP_L2_CQE_MODE BIT(8) 911 : : #define BNXT_VNIC_CAP_AH_SPI4_CAP BIT(9) 912 : : #define BNXT_VNIC_CAP_AH_SPI6_CAP BIT(10) 913 : : #define BNXT_VNIC_CAP_ESP_SPI4_CAP BIT(11) 914 : : #define BNXT_VNIC_CAP_ESP_SPI6_CAP BIT(12) 915 : : #define BNXT_VNIC_CAP_AH_SPI_CAP (BNXT_VNIC_CAP_AH_SPI4_CAP | BNXT_VNIC_CAP_AH_SPI6_CAP) 916 : : #define BNXT_VNIC_CAP_ESP_SPI_CAP (BNXT_VNIC_CAP_ESP_SPI4_CAP | BNXT_VNIC_CAP_ESP_SPI6_CAP) 917 : : #define BNXT_VNIC_CAP_VNIC_TUNNEL_TPA BIT(13) 918 : : 919 : : unsigned int rx_nr_rings; 920 : : unsigned int rx_cp_nr_rings; 921 : : unsigned int rx_num_qs_per_vnic; 922 : : struct bnxt_rx_queue **rx_queues; 923 : : const void *rx_mem_zone; 924 : : struct rx_port_stats *hw_rx_port_stats; 925 : : rte_iova_t hw_rx_port_stats_map; 926 : : struct rx_port_stats_ext *hw_rx_port_stats_ext; 927 : : rte_iova_t hw_rx_port_stats_ext_map; 928 : : uint16_t fw_rx_port_stats_ext_size; 929 : : 930 : : unsigned int tx_nr_rings; 931 : : unsigned int tx_cp_nr_rings; 932 : : struct bnxt_tx_queue **tx_queues; 933 : : const void *tx_mem_zone; 934 : : struct tx_port_stats *hw_tx_port_stats; 935 : : rte_iova_t hw_tx_port_stats_map; 936 : : struct tx_port_stats_ext *hw_tx_port_stats_ext; 937 : : rte_iova_t hw_tx_port_stats_ext_map; 938 : : uint16_t fw_tx_port_stats_ext_size; 939 : : 940 : : /* Default completion ring */ 941 : : struct bnxt_cp_ring_info *async_cp_ring; 942 : : struct bnxt_cp_ring_info *rxtx_nq_ring; 943 : : uint32_t max_ring_grps; 944 : : struct bnxt_ring_grp_info *grp_info; 945 : : 946 : : uint16_t nr_vnics; 947 : : 948 : : struct bnxt_vnic_info *vnic_info; 949 : : STAILQ_HEAD(, bnxt_vnic_info) free_vnic_list; 950 : : const struct rte_memzone *vnic_rss_mz; 951 : : 952 : : struct bnxt_filter_info *filter_info; 953 : : STAILQ_HEAD(, bnxt_filter_info) free_filter_list; 954 : : 955 : : struct bnxt_irq *irq_tbl; 956 : : 957 : : uint8_t mac_addr[RTE_ETHER_ADDR_LEN]; 958 : : 959 : : uint16_t chimp_cmd_seq; 960 : : uint16_t kong_cmd_seq; 961 : : void *hwrm_cmd_resp_addr; 962 : : rte_iova_t hwrm_cmd_resp_dma_addr; 963 : : void *hwrm_short_cmd_req_addr; 964 : : rte_iova_t hwrm_short_cmd_req_dma_addr; 965 : : rte_spinlock_t hwrm_lock; 966 : : /* synchronize between dev_configure_op and int handler */ 967 : : pthread_mutex_t def_cp_lock; 968 : : /* synchronize between dev_start_op and async evt handler 969 : : * Locking sequence in async evt handler will be 970 : : * def_cp_lock 971 : : * health_check_lock 972 : : */ 973 : : pthread_mutex_t health_check_lock; 974 : : /* synchronize between dev_stop/dev_close_op and 975 : : * error recovery thread triggered as part of 976 : : * HWRM_ASYNC_EVENT_CMPL_EVENT_ID_RESET_NOTIFY 977 : : */ 978 : : pthread_mutex_t err_recovery_lock; 979 : : uint16_t max_req_len; 980 : : uint16_t max_resp_len; 981 : : uint16_t hwrm_max_ext_req_len; 982 : : 983 : : /* default command timeout value of 500ms */ 984 : : #define DFLT_HWRM_CMD_TIMEOUT 500000 985 : : #define PCI_FUNC_RESET_WAIT_TIMEOUT 1500000 986 : : /* short command timeout value of 50ms */ 987 : : #define SHORT_HWRM_CMD_TIMEOUT 50000 988 : : /* default HWRM request timeout value */ 989 : : uint32_t hwrm_cmd_timeout; 990 : : 991 : : struct bnxt_link_info *link_info; 992 : : struct bnxt_cos_queue_info *rx_cos_queue; 993 : : struct bnxt_cos_queue_info *tx_cos_queue; 994 : : uint8_t tx_cosq_id[BNXT_COS_QUEUE_COUNT]; 995 : : uint8_t rx_cosq_cnt; 996 : : uint8_t max_tc; 997 : : uint8_t max_lltc; 998 : : uint8_t max_q; 999 : : 1000 : : uint16_t fw_fid; 1001 : : uint16_t max_rsscos_ctx; 1002 : : uint16_t max_cp_rings; 1003 : : uint16_t max_tx_rings; 1004 : : uint16_t max_rx_rings; 1005 : : #define MAX_STINGRAY_RINGS 236U 1006 : : #define BNXT_MAX_VF_REP_RINGS 8U 1007 : : 1008 : : uint16_t max_nq_rings; 1009 : : uint16_t max_l2_ctx; 1010 : : uint16_t max_rx_em_flows; 1011 : : uint16_t max_vnics; 1012 : : #define BNXT_MAX_VNICS_COS_CLASSIFY 8 1013 : : uint16_t max_stat_ctx; 1014 : : uint16_t max_tpa_v2; 1015 : : uint16_t first_vf_id; 1016 : : uint16_t vlan; 1017 : : #define BNXT_OUTER_TPID_MASK 0x0000ffff 1018 : : #define BNXT_OUTER_TPID_BD_MASK 0xffff0000 1019 : : #define BNXT_OUTER_TPID_BD_SHFT 16 1020 : : uint32_t outer_tpid_bd; 1021 : : struct bnxt_pf_info *pf; 1022 : : struct bnxt_parent_info *parent; 1023 : : uint8_t port_cnt; 1024 : : uint8_t vxlan_port_cnt; 1025 : : uint8_t geneve_port_cnt; 1026 : : uint8_t ecpri_port_cnt; 1027 : : uint8_t l2_etype_tunnel_cnt; 1028 : : uint16_t vxlan_port; 1029 : : uint16_t vxlan_ip_port; 1030 : : uint16_t geneve_port; 1031 : : uint16_t ecpri_port; 1032 : : uint16_t vxlan_fw_dst_port_id; 1033 : : uint16_t geneve_fw_dst_port_id; 1034 : : uint16_t ecpri_fw_dst_port_id; 1035 : : #define BNXT_L2_ETYPE_TUNNEL_ID 0xFFFF /* CUSTOM L2 ENCAP - VF representors */ 1036 : : uint16_t l2_etype_tunnel_id; 1037 : : uint16_t ecpri_upar_in_use; 1038 : : uint8_t l2_etype_upar_in_use; 1039 : : uint8_t vxlan_ip_upar_in_use; 1040 : : uint32_t fw_ver; 1041 : : uint32_t hwrm_spec_code; 1042 : : 1043 : : struct bnxt_led_info *leds; 1044 : : uint8_t ieee_1588; 1045 : : struct bnxt_ptp_cfg *ptp_cfg; 1046 : : uint8_t ptp_all_rx_tstamp; 1047 : : uint16_t vf_resv_strategy; 1048 : : struct bnxt_ctx_mem_info *ctx; 1049 : : 1050 : : uint16_t fw_reset_min_msecs; 1051 : : uint16_t fw_reset_max_msecs; 1052 : : uint16_t switch_domain_id; 1053 : : uint16_t num_reps; 1054 : : struct bnxt_rep_info *rep_info; 1055 : : uint16_t *cfa_code_map; 1056 : : /* Device Serial Number */ 1057 : : uint8_t dsn[BNXT_DEVICE_SERIAL_NUM_SIZE]; 1058 : : /* Struct to hold adapter error recovery related info */ 1059 : : struct bnxt_error_recovery_info *recovery_info; 1060 : : #define BNXT_MARK_TABLE_SZ (sizeof(struct bnxt_mark_info) * 64 * 1024) 1061 : : /* TCAM and EM should be 16-bit only. Other modes not supported. */ 1062 : : #define BNXT_FLOW_ID_MASK 0x0000ffff 1063 : : struct bnxt_mark_info *mark_table; 1064 : : 1065 : : #define BNXT_SVIF_INVALID 0xFFFF 1066 : : uint16_t func_svif; 1067 : : uint16_t port_svif; 1068 : : 1069 : : struct tf tfp[BNXT_SESSION_TYPE_LAST]; 1070 : : struct tfc tfcp; 1071 : : struct bnxt_ulp_context *ulp_ctx; 1072 : : struct bnxt_flow_stat_info *flow_stat; 1073 : : uint16_t max_num_kflows; 1074 : : uint8_t app_id; 1075 : : uint8_t app_instance_id; 1076 : : uint32_t tx_cfa_action; 1077 : : struct bnxt_ring_stats *prev_rx_ring_stats; 1078 : : struct bnxt_ring_stats *prev_tx_ring_stats; 1079 : : struct bnxt_ring_stats_ext *prev_rx_ring_stats_ext; 1080 : : struct bnxt_ring_stats_ext *prev_tx_ring_stats_ext; 1081 : : struct bnxt_vnic_queue_db vnic_queue_db; 1082 : : 1083 : : struct bnxt_mpc *mpc; 1084 : : #define BNXT_MAX_MC_ADDRS ((bp)->max_mcast_addr) 1085 : : struct rte_ether_addr *mcast_addr_list; 1086 : : rte_iova_t mc_list_dma_addr; 1087 : : uint32_t nb_mc_addr; 1088 : : #define BNXT_DFLT_MAX_MC_ADDR 16 /* for compatibility with older firmware */ 1089 : : uint32_t max_mcast_addr; /* maximum number of mcast filters supported */ 1090 : : 1091 : : struct rte_eth_rss_conf rss_conf; /* RSS configuration. */ 1092 : : uint16_t tunnel_disable_flag; /* tunnel stateless offloads status */ 1093 : : uint8_t chip_rev; 1094 : : uint16_t l2_db_multi_page_size_kb; /* Multi-L2 DB BAR size in KB */ 1095 : : uint16_t db_page_size; /* DB page size (typically 4KB) */ 1096 : : uint8_t nq_dpi_start; /* Starting DPI for NQ rings */ 1097 : : uint8_t nq_dpi_count; /* Number of DPI pages for NQ */ 1098 : : uint8_t nq_dpi_counter; /* Round-robin counter for NQ DPI */ 1099 : : }; 1100 : : 1101 : : static 1102 : 0 : inline uint16_t bnxt_max_rings(struct bnxt *bp) 1103 : : { 1104 : 0 : uint16_t max_tx_rings = bp->max_tx_rings; 1105 : 0 : uint16_t max_rx_rings = bp->max_rx_rings; 1106 : 0 : uint16_t max_cp_rings = bp->max_cp_rings; 1107 : : uint16_t max_rings; 1108 : : 1109 : : /* For the sake of symmetry: 1110 : : * max Tx rings == max Rx rings, one stat ctx for each. 1111 : : */ 1112 [ # # ]: 0 : if (BNXT_STINGRAY(bp)) { 1113 : 0 : max_rx_rings = RTE_MIN(RTE_MIN(max_rx_rings / 2U, 1114 : : MAX_STINGRAY_RINGS), 1115 : : bp->max_stat_ctx / 2U); 1116 : : } else { 1117 : 0 : max_rx_rings = RTE_MIN(max_rx_rings / 2U, 1118 : : bp->max_stat_ctx / 2U); 1119 : : } 1120 : : 1121 : : /* 1122 : : * RSS table size in P5 is 512. 1123 : : * Cap max Rx rings to the same value for RSS. 1124 : : */ 1125 [ # # ]: 0 : if (BNXT_CHIP_P5_P7(bp)) 1126 : 0 : max_rx_rings = RTE_MIN(max_rx_rings, BNXT_RSS_TBL_SIZE_P5); 1127 : : 1128 : 0 : max_tx_rings = RTE_MIN(max_tx_rings, max_rx_rings); 1129 [ # # ]: 0 : if (max_cp_rings > BNXT_NUM_ASYNC_CPR(bp)) 1130 : 0 : max_cp_rings -= BNXT_NUM_ASYNC_CPR(bp); 1131 : 0 : max_rings = RTE_MIN(max_cp_rings / 2U, max_tx_rings); 1132 : : 1133 : 0 : return max_rings; 1134 : : } 1135 : : 1136 : : static inline bool 1137 : : bnxt_compressed_rx_cqe_mode_enabled(struct bnxt *bp) 1138 : : { 1139 [ # # # # : 0 : if (bp->vnic_cap_flags & BNXT_VNIC_CAP_L2_CQE_MODE && # # ] 1140 [ # # # # : 0 : bp->flags2 & BNXT_FLAGS2_COMPRESSED_RX_CQE && # # ] 1141 [ # # # # : 0 : !bp->num_reps && !bp->ieee_1588) # # # # # # # # ] 1142 : : return true; 1143 : : 1144 : : return false; 1145 : : } 1146 : : 1147 : : #define BNXT_FC_TIMER 1 /* Timer freq in Sec Flow Counters */ 1148 : : 1149 : : /** 1150 : : * Structure to store private data for each VF representor instance 1151 : : */ 1152 : : struct bnxt_representor { 1153 : : uint16_t switch_domain_id; 1154 : : uint16_t vf_id; 1155 : : #define BNXT_REP_IS_PF BIT(0) 1156 : : #define BNXT_REP_Q_R2F_VALID BIT(1) 1157 : : #define BNXT_REP_Q_F2R_VALID BIT(2) 1158 : : #define BNXT_REP_FC_R2F_VALID BIT(3) 1159 : : #define BNXT_REP_FC_F2R_VALID BIT(4) 1160 : : #define BNXT_REP_BASED_PF_VALID BIT(5) 1161 : : uint32_t flags; 1162 : : uint16_t fw_fid; 1163 : : #define BNXT_DFLT_VNIC_ID_INVALID 0xFFFF 1164 : : uint16_t dflt_vnic_id; 1165 : : uint16_t svif; 1166 : : uint32_t vfr_tx_cfa_action; 1167 : : uint8_t parent_pf_idx; /* Logical PF index */ 1168 : : uint32_t dpdk_port_id; 1169 : : uint32_t rep_based_pf; 1170 : : uint8_t rep_q_r2f; 1171 : : uint8_t rep_q_f2r; 1172 : : uint8_t rep_fc_r2f; 1173 : : uint8_t rep_fc_f2r; 1174 : : /* Private data store of associated PF/Trusted VF */ 1175 : : struct rte_eth_dev *parent_dev; 1176 : : uint8_t mac_addr[RTE_ETHER_ADDR_LEN]; 1177 : : uint8_t dflt_mac_addr[RTE_ETHER_ADDR_LEN]; 1178 : : struct bnxt_rx_queue **rx_queues; 1179 : : unsigned int rx_nr_rings; 1180 : : unsigned int tx_nr_rings; 1181 : : uint64_t tx_pkts[BNXT_MAX_VF_REP_RINGS]; 1182 : : uint64_t tx_bytes[BNXT_MAX_VF_REP_RINGS]; 1183 : : uint64_t rx_pkts[BNXT_MAX_VF_REP_RINGS]; 1184 : : uint64_t rx_bytes[BNXT_MAX_VF_REP_RINGS]; 1185 : : uint64_t rx_drop_pkts[BNXT_MAX_VF_REP_RINGS]; 1186 : : uint64_t rx_drop_bytes[BNXT_MAX_VF_REP_RINGS]; 1187 : : }; 1188 : : 1189 : : #define BNXT_REP_PF(vfr_bp) ((vfr_bp)->flags & BNXT_REP_IS_PF) 1190 : : #define BNXT_REP_BASED_PF(vfr_bp) \ 1191 : : ((vfr_bp)->flags & BNXT_REP_BASED_PF_VALID) 1192 : : 1193 : : struct bnxt_vf_rep_tx_queue { 1194 : : struct bnxt_tx_queue *txq; 1195 : : struct bnxt_representor *bp; 1196 : : }; 1197 : : 1198 : : #define I2C_DEV_ADDR_A0 0xa0 1199 : : #define I2C_DEV_ADDR_A2 0xa2 1200 : : #define SFF_DIAG_SUPPORT_OFFSET 0x5c 1201 : : #define SFF_MODULE_ID_SFP 0x3 1202 : : #define SFF_MODULE_ID_QSFP 0xc 1203 : : #define SFF_MODULE_ID_QSFP_PLUS 0xd 1204 : : #define SFF_MODULE_ID_QSFP28 0x11 1205 : : #define SFF8636_FLATMEM_OFFSET 0x2 1206 : : #define SFF8636_FLATMEM_MASK 0x4 1207 : : #define SFF8636_OPT_PAGES_OFFSET 0xc3 1208 : : #define SFF8636_PAGE1_MASK 0x40 1209 : : #define SFF8636_PAGE2_MASK 0x80 1210 : : #define BNXT_MAX_PHY_I2C_RESP_SIZE 64 1211 : : 1212 : : int bnxt_mtu_set_op(struct rte_eth_dev *eth_dev, uint16_t new_mtu); 1213 : : int bnxt_link_update(struct rte_eth_dev *eth_dev, int wait_to_complete, 1214 : : bool exp_link_status); 1215 : : int bnxt_rcv_msg_from_vf(struct bnxt *bp, uint16_t vf_id, void *msg); 1216 : : int is_bnxt_in_error(struct bnxt *bp); 1217 : : 1218 : : int bnxt_map_fw_health_status_regs(struct bnxt *bp); 1219 : : uint32_t bnxt_read_fw_status_reg(struct bnxt *bp, uint32_t index); 1220 : : void bnxt_schedule_fw_health_check(struct bnxt *bp); 1221 : : 1222 : : bool is_bnxt_supported(struct rte_eth_dev *dev); 1223 : : bool bnxt_stratus_device(struct bnxt *bp); 1224 : : void bnxt_print_link_info(struct rte_eth_dev *eth_dev); 1225 : : uint16_t bnxt_rss_ctxts(const struct bnxt *bp); 1226 : : uint16_t bnxt_rss_hash_tbl_size(const struct bnxt *bp); 1227 : : int bnxt_link_update_op(struct rte_eth_dev *eth_dev, 1228 : : int wait_to_complete); 1229 : : int 1230 : : bnxt_udp_tunnel_port_del_op(struct rte_eth_dev *eth_dev, 1231 : : struct rte_eth_udp_tunnel *udp_tunnel); 1232 : : int 1233 : : bnxt_udp_tunnel_port_add_op(struct rte_eth_dev *eth_dev, 1234 : : struct rte_eth_udp_tunnel *udp_tunnel); 1235 : : 1236 : : extern const struct rte_flow_ops bnxt_flow_ops; 1237 : : extern const struct rte_flow_ops bnxt_flow_meter_ops; 1238 : : 1239 : : #define bnxt_acquire_flow_lock(bp) \ 1240 : : pthread_mutex_lock(&(bp)->flow_lock) 1241 : : 1242 : : #define bnxt_release_flow_lock(bp) \ 1243 : : pthread_mutex_unlock(&(bp)->flow_lock) 1244 : : 1245 : : #define BNXT_VALID_VNIC_OR_RET(bp, vnic_id) do { \ 1246 : : if ((vnic_id) >= (bp)->max_vnics) { \ 1247 : : rte_flow_error_set(error, \ 1248 : : EINVAL, \ 1249 : : RTE_FLOW_ERROR_TYPE_ATTR_GROUP, \ 1250 : : NULL, \ 1251 : : "Group id is invalid!"); \ 1252 : : rc = -rte_errno; \ 1253 : : goto ret; \ 1254 : : } \ 1255 : : } while (0) 1256 : : 1257 : : #define BNXT_ETH_DEV_IS_REPRESENTOR(eth_dev) \ 1258 : : ((eth_dev)->data->dev_flags & RTE_ETH_DEV_REPRESENTOR) 1259 : : 1260 : : extern int bnxt_logtype_driver; 1261 : : #define RTE_LOGTYPE_BNXT bnxt_logtype_driver 1262 : : #define PMD_DRV_LOG_LINE(level, ...) \ 1263 : : RTE_LOG_LINE_PREFIX(level, BNXT, "%s(): ", __func__, __VA_ARGS__) 1264 : : 1265 : : #define BNXT_LINK_SPEEDS_V2_OPTIONS(f) \ 1266 : : ((f) & HWRM_PORT_PHY_QCFG_OUTPUT_OPTION_FLAGS_SPEEDS2_SUPPORTED) 1267 : : #define BNXT_LINK_SPEEDS_V2_VF(bp) (BNXT_VF((bp)) && ((bp)->link_info->option_flags)) 1268 : : #define BNXT_LINK_SPEEDS_V2(bp) (((bp)->link_info) && (((bp)->link_info->support_speeds_v2) || \ 1269 : : BNXT_LINK_SPEEDS_V2_VF((bp)))) 1270 : : #define BNXT_MAX_SPEED_LANES 8 1271 : : extern const struct rte_flow_ops bnxt_ulp_rte_flow_ops; 1272 : : int32_t bnxt_ulp_port_init(struct bnxt *bp); 1273 : : void bnxt_ulp_port_deinit(struct bnxt *bp); 1274 : : int32_t bnxt_ulp_create_df_rules(struct bnxt *bp); 1275 : : void bnxt_ulp_destroy_df_rules(struct bnxt *bp, bool global); 1276 : : int32_t 1277 : : bnxt_ulp_create_vfr_default_rules(struct rte_eth_dev *vfr_ethdev); 1278 : : int32_t 1279 : : bnxt_ulp_delete_vfr_default_rules(struct bnxt_representor *vfr); 1280 : : int bnxt_rep_dev_start_op(struct rte_eth_dev *eth_dev); 1281 : : 1282 : : void bnxt_cancel_fc_thread(struct bnxt *bp); 1283 : : void bnxt_flow_cnt_alarm_cb(void *arg); 1284 : : int bnxt_flow_stats_req(struct bnxt *bp); 1285 : : int bnxt_flow_stats_cnt(struct bnxt *bp); 1286 : : uint32_t bnxt_get_speed_capabilities(struct bnxt *bp); 1287 : : int bnxt_flow_ops_get_op(struct rte_eth_dev *dev, 1288 : : const struct rte_flow_ops **ops); 1289 : : int bnxt_dev_start_op(struct rte_eth_dev *eth_dev); 1290 : : int bnxt_dev_stop_op(struct rte_eth_dev *eth_dev); 1291 : : void bnxt_handle_vf_cfg_change(void *arg); 1292 : : int bnxt_flow_meter_ops_get(struct rte_eth_dev *eth_dev, void *arg); 1293 : : struct bnxt_vnic_info *bnxt_get_default_vnic(struct bnxt *bp); 1294 : : uint64_t bnxt_eth_rss_support(struct bnxt *bp); 1295 : : uint16_t bnxt_parse_eth_link_speed_v2(struct bnxt *bp); 1296 : : struct bnxt *bnxt_pmd_get_bp(uint16_t port); 1297 : : #endif