Branch data Line data Source code
1 : : /* SPDX-License-Identifier: BSD-3-Clause
2 : : * Copyright (c) 2015-2020 Amazon.com, Inc. or its affiliates.
3 : : * All rights reserved.
4 : : */
5 : :
6 : : #include <rte_alarm.h>
7 : : #include <rte_string_fns.h>
8 : : #include <rte_errno.h>
9 : : #include <rte_version.h>
10 : : #include <rte_net.h>
11 : : #include <rte_kvargs.h>
12 : : #include <rte_eal_paging.h>
13 : :
14 : : #include "ena_ethdev.h"
15 : : #include "ena_logs.h"
16 : : #include "ena_platform.h"
17 : : #include "ena_com.h"
18 : : #include "ena_eth_com.h"
19 : :
20 : : #include <ena_common_defs.h>
21 : : #include <ena_regs_defs.h>
22 : : #include <ena_admin_defs.h>
23 : : #include <ena_eth_io_defs.h>
24 : :
25 : : #define DRV_MODULE_VER_MAJOR 2
26 : : #define DRV_MODULE_VER_MINOR 14
27 : : #define DRV_MODULE_VER_SUBMINOR 0
28 : :
29 : : #define __MERGE_64B_H_L(h, l) (((uint64_t)h << 32) | l)
30 : :
31 : : #define GET_L4_HDR_LEN(mbuf) \
32 : : ((rte_pktmbuf_mtod_offset(mbuf, struct rte_tcp_hdr *, \
33 : : mbuf->l3_len + mbuf->l2_len)->data_off) >> 4)
34 : :
35 : : /* return val clamped to the [min, max] range */
36 : : #define CLAMP_VAL(val, min, max) \
37 : : (RTE_MIN(RTE_MAX((val), (typeof(val))(min)), (typeof(val))(max)))
38 : :
39 : : #define ETH_GSTRING_LEN 32
40 : :
41 : : #define ARRAY_SIZE(x) RTE_DIM(x)
42 : :
43 : : #define ENA_MIN_RING_DESC 128
44 : :
45 : : #define USEC_PER_MSEC 1000UL
46 : :
47 : : #define BITS_PER_BYTE 8
48 : :
49 : : #define BITS_PER_TYPE(type) (sizeof(type) * BITS_PER_BYTE)
50 : :
51 : : #define DECIMAL_BASE 10
52 : :
53 : : #define MAX_WIDE_LLQ_DEPTH_UNSUPPORTED 0
54 : :
55 : : #define ENA_TS_OFFSET_UNSET -1
56 : :
57 : : /*
58 : : * We should try to keep ENA_CLEANUP_BUF_THRESH lower than
59 : : * RTE_MEMPOOL_CACHE_MAX_SIZE, so we can fit this in mempool local cache.
60 : : */
61 : : #define ENA_CLEANUP_BUF_THRESH 256
62 : :
63 : : struct ena_stats {
64 : : char name[ETH_GSTRING_LEN];
65 : : int stat_offset;
66 : : };
67 : :
68 : : #define ENA_STAT_ENTRY(stat, stat_type) { \
69 : : .name = #stat, \
70 : : .stat_offset = offsetof(struct ena_stats_##stat_type, stat) \
71 : : }
72 : :
73 : : #define ENA_STAT_RX_ENTRY(stat) \
74 : : ENA_STAT_ENTRY(stat, rx)
75 : :
76 : : #define ENA_STAT_TX_ENTRY(stat) \
77 : : ENA_STAT_ENTRY(stat, tx)
78 : :
79 : : #define ENA_STAT_METRICS_ENTRY(stat) \
80 : : ENA_STAT_ENTRY(stat, metrics)
81 : :
82 : : #define ENA_STAT_GLOBAL_ENTRY(stat) \
83 : : ENA_STAT_ENTRY(stat, dev)
84 : :
85 : : #define ENA_STAT_ENA_SRD_ENTRY(stat) \
86 : : ENA_STAT_ENTRY(stat, srd)
87 : :
88 : : /* Device arguments */
89 : :
90 : : /* llq_policy Controls whether to disable LLQ, use device recommended
91 : : * header policy or overriding the device recommendation.
92 : : * 0 - Disable LLQ. Use with extreme caution as it leads to a huge
93 : : * performance degradation on AWS instances built with Nitro v4 onwards.
94 : : * 1 - Accept device recommended LLQ policy (Default).
95 : : * Device can recommend normal or large LLQ policy.
96 : : * 2 - Enforce normal LLQ policy.
97 : : * 3 - Enforce large LLQ policy.
98 : : * Required for packets with header that exceed 96 bytes on
99 : : * AWS instances built with Nitro v2 and Nitro v1.
100 : : */
101 : : #define ENA_DEVARG_LLQ_POLICY "llq_policy"
102 : :
103 : : /* Timeout in seconds after which a single uncompleted Tx packet should be
104 : : * considered as a missing.
105 : : */
106 : : #define ENA_DEVARG_MISS_TXC_TO "miss_txc_to"
107 : :
108 : : /*
109 : : * Controls the period of time (in milliseconds) between two consecutive inspections of
110 : : * the control queues when the driver is in poll mode and not using interrupts.
111 : : * By default, this value is zero, indicating that the driver will not be in poll mode and will
112 : : * use interrupts. A non-zero value for this argument is mandatory when using uio_pci_generic
113 : : * driver.
114 : : */
115 : : #define ENA_DEVARG_CONTROL_PATH_POLL_INTERVAL "control_path_poll_interval"
116 : :
117 : : /*
118 : : * Toggles fragment bypass mode. Fragmented egress packets are rate limited by
119 : : * EC2 per ENI; this devarg bypasses the PPS limit but may impact performance.
120 : : * Disabled by default.
121 : : */
122 : : #define ENA_DEVARG_ENABLE_FRAG_BYPASS "enable_frag_bypass"
123 : :
124 : : /*
125 : : * Each rte_memzone should have unique name.
126 : : * To satisfy it, count number of allocation and add it to name.
127 : : */
128 : : rte_atomic64_t ena_alloc_cnt;
129 : :
130 : : static const struct ena_stats ena_stats_global_strings[] = {
131 : : ENA_STAT_GLOBAL_ENTRY(wd_expired),
132 : : ENA_STAT_GLOBAL_ENTRY(dev_start),
133 : : ENA_STAT_GLOBAL_ENTRY(dev_stop),
134 : : ENA_STAT_GLOBAL_ENTRY(tx_drops),
135 : : };
136 : :
137 : : /*
138 : : * The legacy metrics (also known as eni stats) consisted of 5 stats, while the reworked
139 : : * metrics (also known as customer metrics) support an additional stat.
140 : : */
141 : : static struct ena_stats ena_stats_metrics_strings[] = {
142 : : ENA_STAT_METRICS_ENTRY(bw_in_allowance_exceeded),
143 : : ENA_STAT_METRICS_ENTRY(bw_out_allowance_exceeded),
144 : : ENA_STAT_METRICS_ENTRY(pps_allowance_exceeded),
145 : : ENA_STAT_METRICS_ENTRY(conntrack_allowance_exceeded),
146 : : ENA_STAT_METRICS_ENTRY(linklocal_allowance_exceeded),
147 : : ENA_STAT_METRICS_ENTRY(conntrack_allowance_available),
148 : : };
149 : :
150 : : static const struct ena_stats ena_stats_srd_strings[] = {
151 : : ENA_STAT_ENA_SRD_ENTRY(ena_srd_mode),
152 : : ENA_STAT_ENA_SRD_ENTRY(ena_srd_tx_pkts),
153 : : ENA_STAT_ENA_SRD_ENTRY(ena_srd_eligible_tx_pkts),
154 : : ENA_STAT_ENA_SRD_ENTRY(ena_srd_rx_pkts),
155 : : ENA_STAT_ENA_SRD_ENTRY(ena_srd_resource_utilization),
156 : : };
157 : :
158 : : static const struct ena_stats ena_stats_tx_strings[] = {
159 : : ENA_STAT_TX_ENTRY(cnt),
160 : : ENA_STAT_TX_ENTRY(bytes),
161 : : ENA_STAT_TX_ENTRY(prepare_ctx_err),
162 : : ENA_STAT_TX_ENTRY(tx_poll),
163 : : ENA_STAT_TX_ENTRY(doorbells),
164 : : ENA_STAT_TX_ENTRY(bad_req_id),
165 : : ENA_STAT_TX_ENTRY(available_desc),
166 : : ENA_STAT_TX_ENTRY(missed_tx),
167 : : };
168 : :
169 : : static const struct ena_stats ena_stats_rx_strings[] = {
170 : : ENA_STAT_RX_ENTRY(cnt),
171 : : ENA_STAT_RX_ENTRY(bytes),
172 : : ENA_STAT_RX_ENTRY(refill_partial),
173 : : ENA_STAT_RX_ENTRY(l3_csum_bad),
174 : : ENA_STAT_RX_ENTRY(l4_csum_bad),
175 : : ENA_STAT_RX_ENTRY(l4_csum_good),
176 : : ENA_STAT_RX_ENTRY(mbuf_alloc_fail),
177 : : ENA_STAT_RX_ENTRY(bad_desc_num),
178 : : ENA_STAT_RX_ENTRY(bad_req_id),
179 : : ENA_STAT_RX_ENTRY(bad_desc),
180 : : ENA_STAT_RX_ENTRY(unknown_error),
181 : : };
182 : :
183 : : #define ENA_STATS_ARRAY_GLOBAL ARRAY_SIZE(ena_stats_global_strings)
184 : : #define ENA_STATS_ARRAY_METRICS ARRAY_SIZE(ena_stats_metrics_strings)
185 : : #define ENA_STATS_ARRAY_METRICS_LEGACY (ENA_STATS_ARRAY_METRICS - 1)
186 : : #define ENA_STATS_ARRAY_ENA_SRD ARRAY_SIZE(ena_stats_srd_strings)
187 : : #define ENA_STATS_ARRAY_TX ARRAY_SIZE(ena_stats_tx_strings)
188 : : #define ENA_STATS_ARRAY_RX ARRAY_SIZE(ena_stats_rx_strings)
189 : :
190 : : #define QUEUE_OFFLOADS (RTE_ETH_TX_OFFLOAD_TCP_CKSUM |\
191 : : RTE_ETH_TX_OFFLOAD_UDP_CKSUM |\
192 : : RTE_ETH_TX_OFFLOAD_IPV4_CKSUM |\
193 : : RTE_ETH_TX_OFFLOAD_TCP_TSO)
194 : : #define MBUF_OFFLOADS (RTE_MBUF_F_TX_L4_MASK |\
195 : : RTE_MBUF_F_TX_IP_CKSUM |\
196 : : RTE_MBUF_F_TX_TCP_SEG)
197 : :
198 : : /** Vendor ID used by Amazon devices */
199 : : #define PCI_VENDOR_ID_AMAZON 0x1D0F
200 : : /** Amazon devices */
201 : : #define PCI_DEVICE_ID_ENA_VF 0xEC20
202 : : #define PCI_DEVICE_ID_ENA_VF_RSERV0 0xEC21
203 : :
204 : : #define ENA_TX_OFFLOAD_MASK (RTE_MBUF_F_TX_L4_MASK | \
205 : : RTE_MBUF_F_TX_IPV6 | \
206 : : RTE_MBUF_F_TX_IPV4 | \
207 : : RTE_MBUF_F_TX_IP_CKSUM | \
208 : : RTE_MBUF_F_TX_TCP_SEG)
209 : :
210 : : #define ENA_TX_OFFLOAD_NOTSUP_MASK \
211 : : (RTE_MBUF_F_TX_OFFLOAD_MASK ^ ENA_TX_OFFLOAD_MASK)
212 : :
213 : : /** HW specific offloads capabilities. */
214 : : /* IPv4 checksum offload. */
215 : : #define ENA_L3_IPV4_CSUM 0x0001
216 : : /* TCP/UDP checksum offload for IPv4 packets. */
217 : : #define ENA_L4_IPV4_CSUM 0x0002
218 : : /* TCP/UDP checksum offload for IPv4 packets with pseudo header checksum. */
219 : : #define ENA_L4_IPV4_CSUM_PARTIAL 0x0004
220 : : /* TCP/UDP checksum offload for IPv6 packets. */
221 : : #define ENA_L4_IPV6_CSUM 0x0008
222 : : /* TCP/UDP checksum offload for IPv6 packets with pseudo header checksum. */
223 : : #define ENA_L4_IPV6_CSUM_PARTIAL 0x0010
224 : : /* TSO support for IPv4 packets. */
225 : : #define ENA_IPV4_TSO 0x0020
226 : :
227 : : /* Device supports setting RSS hash. */
228 : : #define ENA_RX_RSS_HASH 0x0040
229 : :
230 : : static const struct rte_pci_id pci_id_ena_map[] = {
231 : : { RTE_PCI_DEVICE(PCI_VENDOR_ID_AMAZON, PCI_DEVICE_ID_ENA_VF) },
232 : : { RTE_PCI_DEVICE(PCI_VENDOR_ID_AMAZON, PCI_DEVICE_ID_ENA_VF_RSERV0) },
233 : : { .device_id = 0 },
234 : : };
235 : :
236 : : static struct ena_aenq_handlers aenq_handlers;
237 : :
238 : : static int ena_device_init(struct ena_adapter *adapter,
239 : : struct rte_pci_device *pdev,
240 : : struct ena_com_dev_get_features_ctx *get_feat_ctx);
241 : : static int ena_dev_configure(struct rte_eth_dev *dev);
242 : : static void ena_tx_map_mbuf(struct ena_ring *tx_ring,
243 : : struct ena_tx_buffer *tx_info,
244 : : struct rte_mbuf *mbuf,
245 : : void **push_header,
246 : : uint16_t *header_len);
247 : : static int ena_xmit_mbuf(struct ena_ring *tx_ring, struct rte_mbuf *mbuf);
248 : : static int ena_tx_cleanup(void *txp, uint32_t free_pkt_cnt);
249 : : static uint16_t eth_ena_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
250 : : uint16_t nb_pkts);
251 : : static uint16_t eth_ena_prep_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
252 : : uint16_t nb_pkts);
253 : : static int ena_tx_queue_setup(struct rte_eth_dev *dev, uint16_t queue_idx,
254 : : uint16_t nb_desc, unsigned int socket_id,
255 : : const struct rte_eth_txconf *tx_conf);
256 : : static int ena_rx_queue_setup(struct rte_eth_dev *dev, uint16_t queue_idx,
257 : : uint16_t nb_desc, unsigned int socket_id,
258 : : const struct rte_eth_rxconf *rx_conf,
259 : : struct rte_mempool *mp);
260 : : static inline void ena_init_rx_mbuf(struct rte_mbuf *mbuf, uint16_t len);
261 : : static struct rte_mbuf *ena_rx_mbuf(struct ena_ring *rx_ring,
262 : : struct ena_com_rx_buf_info *ena_bufs,
263 : : uint32_t descs,
264 : : uint16_t *next_to_clean,
265 : : uint8_t offset);
266 : : static uint16_t eth_ena_recv_pkts(void *rx_queue,
267 : : struct rte_mbuf **rx_pkts, uint16_t nb_pkts);
268 : : static int ena_add_single_rx_desc(struct ena_com_io_sq *io_sq,
269 : : struct rte_mbuf *mbuf, uint16_t id);
270 : : static int ena_populate_rx_queue(struct ena_ring *rxq, unsigned int count);
271 : : static void ena_init_rings(struct ena_adapter *adapter,
272 : : bool disable_meta_caching);
273 : : static int ena_mtu_set(struct rte_eth_dev *dev, uint16_t mtu);
274 : : static int ena_start(struct rte_eth_dev *dev);
275 : : static int ena_stop(struct rte_eth_dev *dev);
276 : : static int ena_close(struct rte_eth_dev *dev);
277 : : static int ena_dev_reset(struct rte_eth_dev *dev);
278 : : static int ena_stats_get(struct rte_eth_dev *dev, struct rte_eth_stats *stats,
279 : : struct eth_queue_stats *qstats);
280 : : static void ena_rx_queue_release_all(struct rte_eth_dev *dev);
281 : : static void ena_tx_queue_release_all(struct rte_eth_dev *dev);
282 : : static void ena_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid);
283 : : static void ena_tx_queue_release(struct rte_eth_dev *dev, uint16_t qid);
284 : : static void ena_rx_queue_release_bufs(struct ena_ring *ring);
285 : : static void ena_tx_queue_release_bufs(struct ena_ring *ring);
286 : : static int ena_link_update(struct rte_eth_dev *dev,
287 : : int wait_to_complete);
288 : : static int ena_create_io_queue(struct rte_eth_dev *dev, struct ena_ring *ring);
289 : : static void ena_queue_stop(struct ena_ring *ring);
290 : : static void ena_queue_stop_all(struct rte_eth_dev *dev,
291 : : enum ena_ring_type ring_type);
292 : : static int ena_queue_start(struct rte_eth_dev *dev, struct ena_ring *ring);
293 : : static int ena_queue_start_all(struct rte_eth_dev *dev,
294 : : enum ena_ring_type ring_type);
295 : : static void ena_stats_restart(struct rte_eth_dev *dev);
296 : : static uint64_t ena_get_rx_port_offloads(struct ena_adapter *adapter);
297 : : static uint64_t ena_get_tx_port_offloads(struct ena_adapter *adapter);
298 : : static uint64_t ena_get_rx_queue_offloads(struct ena_adapter *adapter);
299 : : static uint64_t ena_get_tx_queue_offloads(struct ena_adapter *adapter);
300 : : static int ena_infos_get(struct rte_eth_dev *dev,
301 : : struct rte_eth_dev_info *dev_info);
302 : : static void ena_control_path_handler(void *cb_arg);
303 : : static void ena_control_path_poll_handler(void *cb_arg);
304 : : static void ena_timer_wd_callback(struct rte_timer *timer, void *arg);
305 : : static int eth_ena_dev_init(struct rte_eth_dev *eth_dev);
306 : : static int eth_ena_dev_uninit(struct rte_eth_dev *eth_dev);
307 : : static int ena_xstats_get_names(struct rte_eth_dev *dev,
308 : : struct rte_eth_xstat_name *xstats_names,
309 : : unsigned int n);
310 : : static int ena_xstats_get_names_by_id(struct rte_eth_dev *dev,
311 : : const uint64_t *ids,
312 : : struct rte_eth_xstat_name *xstats_names,
313 : : unsigned int size);
314 : : static int ena_xstats_get(struct rte_eth_dev *dev,
315 : : struct rte_eth_xstat *stats,
316 : : unsigned int n);
317 : : static int ena_xstats_get_by_id(struct rte_eth_dev *dev,
318 : : const uint64_t *ids,
319 : : uint64_t *values,
320 : : unsigned int n);
321 : : static int ena_process_llq_policy_devarg(const char *key,
322 : : const char *value,
323 : : void *opaque);
324 : : static int ena_process_bool_devarg(const char *key,
325 : : const char *value,
326 : : void *opaque);
327 : : static int ena_parse_devargs(struct ena_adapter *adapter,
328 : : struct rte_devargs *devargs);
329 : : static void ena_copy_customer_metrics(struct ena_adapter *adapter,
330 : : uint64_t *buf,
331 : : size_t buf_size);
332 : : static void ena_copy_ena_srd_info(struct ena_adapter *adapter,
333 : : struct ena_stats_srd *srd_info);
334 : : static int ena_setup_rx_intr(struct rte_eth_dev *dev);
335 : : static int ena_rx_queue_intr_enable(struct rte_eth_dev *dev,
336 : : uint16_t queue_id);
337 : : static int ena_rx_queue_intr_disable(struct rte_eth_dev *dev,
338 : : uint16_t queue_id);
339 : : static int ena_configure_aenq(struct ena_adapter *adapter);
340 : : static int ena_mp_primary_handle(const struct rte_mp_msg *mp_msg,
341 : : const void *peer);
342 : : static bool ena_use_large_llq_hdr(struct ena_adapter *adapter, uint8_t recommended_entry_size);
343 : :
344 : : static const struct eth_dev_ops ena_dev_ops = {
345 : : .dev_configure = ena_dev_configure,
346 : : .dev_infos_get = ena_infos_get,
347 : : .rx_queue_setup = ena_rx_queue_setup,
348 : : .tx_queue_setup = ena_tx_queue_setup,
349 : : .dev_start = ena_start,
350 : : .dev_stop = ena_stop,
351 : : .link_update = ena_link_update,
352 : : .stats_get = ena_stats_get,
353 : : .xstats_get_names = ena_xstats_get_names,
354 : : .xstats_get_names_by_id = ena_xstats_get_names_by_id,
355 : : .xstats_get = ena_xstats_get,
356 : : .xstats_get_by_id = ena_xstats_get_by_id,
357 : : .mtu_set = ena_mtu_set,
358 : : .rx_queue_release = ena_rx_queue_release,
359 : : .tx_queue_release = ena_tx_queue_release,
360 : : .dev_close = ena_close,
361 : : .dev_reset = ena_dev_reset,
362 : : .reta_update = ena_rss_reta_update,
363 : : .reta_query = ena_rss_reta_query,
364 : : .rx_queue_intr_enable = ena_rx_queue_intr_enable,
365 : : .rx_queue_intr_disable = ena_rx_queue_intr_disable,
366 : : .rss_hash_update = ena_rss_hash_update,
367 : : .rss_hash_conf_get = ena_rss_hash_conf_get,
368 : : .tx_done_cleanup = ena_tx_cleanup,
369 : : };
370 : :
371 : : /*********************************************************************
372 : : * Multi-Process communication bits
373 : : *********************************************************************/
374 : : /* rte_mp IPC message name */
375 : : #define ENA_MP_NAME "net_ena_mp"
376 : : /* Request timeout in seconds */
377 : : #define ENA_MP_REQ_TMO 5
378 : :
379 : : /** Proxy request type */
380 : : enum ena_mp_req {
381 : : ENA_MP_DEV_STATS_GET,
382 : : ENA_MP_ENI_STATS_GET,
383 : : ENA_MP_MTU_SET,
384 : : ENA_MP_IND_TBL_GET,
385 : : ENA_MP_IND_TBL_SET,
386 : : ENA_MP_CUSTOMER_METRICS_GET,
387 : : ENA_MP_SRD_STATS_GET,
388 : : };
389 : :
390 : : /** Proxy message body. Shared between requests and responses. */
391 : : struct ena_mp_body {
392 : : /* Message type */
393 : : enum ena_mp_req type;
394 : : int port_id;
395 : : /* Processing result. Set in replies. 0 if message succeeded, negative
396 : : * error code otherwise.
397 : : */
398 : : int result;
399 : : union {
400 : : int mtu; /* For ENA_MP_MTU_SET */
401 : : } args;
402 : : };
403 : :
404 : : /**
405 : : * Initialize IPC message.
406 : : *
407 : : * @param[out] msg
408 : : * Pointer to the message to initialize.
409 : : * @param[in] type
410 : : * Message type.
411 : : * @param[in] port_id
412 : : * Port ID of target device.
413 : : *
414 : : */
415 : : static void
416 : 0 : mp_msg_init(struct rte_mp_msg *msg, enum ena_mp_req type, int port_id)
417 : : {
418 : : struct ena_mp_body *body = (struct ena_mp_body *)&msg->param;
419 : :
420 : : memset(msg, 0, sizeof(*msg));
421 : 0 : strlcpy(msg->name, ENA_MP_NAME, sizeof(msg->name));
422 : 0 : msg->len_param = sizeof(*body);
423 : 0 : body->type = type;
424 : 0 : body->port_id = port_id;
425 : 0 : }
426 : :
427 : : /*********************************************************************
428 : : * Multi-Process communication PMD API
429 : : *********************************************************************/
430 : : /**
431 : : * Define proxy request descriptor
432 : : *
433 : : * Used to define all structures and functions required for proxying a given
434 : : * function to the primary process including the code to perform to prepare the
435 : : * request and process the response.
436 : : *
437 : : * @param[in] f
438 : : * Name of the function to proxy
439 : : * @param[in] t
440 : : * Message type to use
441 : : * @param[in] prep
442 : : * Body of a function to prepare the request in form of a statement
443 : : * expression. It is passed all the original function arguments along with two
444 : : * extra ones:
445 : : * - struct ena_adapter *adapter - PMD data of the device calling the proxy.
446 : : * - struct ena_mp_body *req - body of a request to prepare.
447 : : * @param[in] proc
448 : : * Body of a function to process the response in form of a statement
449 : : * expression. It is passed all the original function arguments along with two
450 : : * extra ones:
451 : : * - struct ena_adapter *adapter - PMD data of the device calling the proxy.
452 : : * - struct ena_mp_body *rsp - body of a response to process.
453 : : * @param ...
454 : : * Proxied function's arguments
455 : : *
456 : : * @note Inside prep and proc any parameters which aren't used should be marked
457 : : * as such (with ENA_TOUCH or __rte_unused).
458 : : */
459 : : #define ENA_PROXY_DESC(f, t, prep, proc, ...) \
460 : : static const enum ena_mp_req mp_type_ ## f = t; \
461 : : static const char *mp_name_ ## f = #t; \
462 : : static void mp_prep_ ## f(struct ena_adapter *adapter, \
463 : : struct ena_mp_body *req, \
464 : : __VA_ARGS__) \
465 : : { \
466 : : prep; \
467 : : } \
468 : : static void mp_proc_ ## f(struct ena_adapter *adapter, \
469 : : struct ena_mp_body *rsp, \
470 : : __VA_ARGS__) \
471 : : { \
472 : : proc; \
473 : : }
474 : :
475 : : /**
476 : : * Proxy wrapper for calling primary functions in a secondary process.
477 : : *
478 : : * Depending on whether called in primary or secondary process, calls the
479 : : * @p func directly or proxies the call to the primary process via rte_mp IPC.
480 : : * This macro requires a proxy request descriptor to be defined for @p func
481 : : * using ENA_PROXY_DESC() macro.
482 : : *
483 : : * @param[in/out] a
484 : : * Device PMD data. Used for sending the message and sharing message results
485 : : * between primary and secondary.
486 : : * @param[in] f
487 : : * Function to proxy.
488 : : * @param ...
489 : : * Arguments of @p func.
490 : : *
491 : : * @return
492 : : * - 0: Processing succeeded and response handler was called.
493 : : * - -EPERM: IPC is unavailable on this platform. This means only primary
494 : : * process may call the proxied function.
495 : : * - -EIO: IPC returned error on request send. Inspect rte_errno detailed
496 : : * error code.
497 : : * - Negative error code from the proxied function.
498 : : *
499 : : * @note This mechanism is geared towards control-path tasks. Avoid calling it
500 : : * in fast-path unless unbound delays are allowed. This is due to the IPC
501 : : * mechanism itself (socket based).
502 : : * @note Due to IPC parameter size limitations the proxy logic shares call
503 : : * results through the struct ena_adapter shared memory. This makes the
504 : : * proxy mechanism strictly single-threaded. Therefore be sure to make all
505 : : * calls to the same proxied function under the same lock.
506 : : */
507 : : #define ENA_PROXY(a, f, ...) \
508 : : __extension__ ({ \
509 : : struct ena_adapter *_a = (a); \
510 : : struct timespec ts = { .tv_sec = ENA_MP_REQ_TMO }; \
511 : : struct ena_mp_body *req, *rsp; \
512 : : struct rte_mp_reply mp_rep; \
513 : : struct rte_mp_msg mp_req; \
514 : : int ret; \
515 : : \
516 : : if (rte_eal_process_type() == RTE_PROC_PRIMARY) { \
517 : : ret = f(__VA_ARGS__); \
518 : : } else { \
519 : : /* Prepare and send request */ \
520 : : req = (struct ena_mp_body *)&mp_req.param; \
521 : : mp_msg_init(&mp_req, mp_type_ ## f, _a->edev_data->port_id); \
522 : : mp_prep_ ## f(_a, req, ## __VA_ARGS__); \
523 : : \
524 : : ret = rte_mp_request_sync(&mp_req, &mp_rep, &ts); \
525 : : if (likely(!ret)) { \
526 : : RTE_ASSERT(mp_rep.nb_received == 1); \
527 : : rsp = (struct ena_mp_body *)&mp_rep.msgs[0].param; \
528 : : ret = rsp->result; \
529 : : if (ret == 0) { \
530 : : mp_proc_##f(_a, rsp, ## __VA_ARGS__); \
531 : : } else { \
532 : : PMD_DRV_LOG_LINE(ERR, \
533 : : "%s returned error: %d", \
534 : : mp_name_ ## f, rsp->result);\
535 : : } \
536 : : free(mp_rep.msgs); \
537 : : } else if (rte_errno == ENOTSUP) { \
538 : : PMD_DRV_LOG_LINE(ERR, \
539 : : "No IPC, can't proxy to primary");\
540 : : ret = -rte_errno; \
541 : : } else { \
542 : : PMD_DRV_LOG_LINE(ERR, "Request %s failed: %s", \
543 : : mp_name_ ## f, \
544 : : rte_strerror(rte_errno)); \
545 : : ret = -EIO; \
546 : : } \
547 : : } \
548 : : ret; \
549 : : })
550 : :
551 : : /*********************************************************************
552 : : * Multi-Process communication request descriptors
553 : : *********************************************************************/
554 : :
555 [ # # ]: 0 : ENA_PROXY_DESC(ena_com_get_dev_basic_stats, ENA_MP_DEV_STATS_GET,
556 : : __extension__ ({
557 : : ENA_TOUCH(adapter);
558 : : ENA_TOUCH(req);
559 : : ENA_TOUCH(ena_dev);
560 : : ENA_TOUCH(stats);
561 : : }),
562 : : __extension__ ({
563 : : ENA_TOUCH(rsp);
564 : : ENA_TOUCH(ena_dev);
565 : : if (stats != &adapter->basic_stats)
566 : : rte_memcpy(stats, &adapter->basic_stats, sizeof(*stats));
567 : : }),
568 : : struct ena_com_dev *ena_dev, struct ena_admin_basic_stats *stats);
569 : :
570 [ # # ]: 0 : ENA_PROXY_DESC(ena_com_get_eni_stats, ENA_MP_ENI_STATS_GET,
571 : : __extension__ ({
572 : : ENA_TOUCH(adapter);
573 : : ENA_TOUCH(req);
574 : : ENA_TOUCH(ena_dev);
575 : : ENA_TOUCH(stats);
576 : : }),
577 : : __extension__ ({
578 : : ENA_TOUCH(rsp);
579 : : ENA_TOUCH(ena_dev);
580 : : if (stats != (struct ena_admin_eni_stats *)adapter->metrics_stats)
581 : : rte_memcpy(stats, adapter->metrics_stats, sizeof(*stats));
582 : : }),
583 : : struct ena_com_dev *ena_dev, struct ena_admin_eni_stats *stats);
584 : :
585 : 0 : ENA_PROXY_DESC(ena_com_set_dev_mtu, ENA_MP_MTU_SET,
586 : : __extension__ ({
587 : : ENA_TOUCH(adapter);
588 : : ENA_TOUCH(ena_dev);
589 : : req->args.mtu = mtu;
590 : : }),
591 : : __extension__ ({
592 : : ENA_TOUCH(adapter);
593 : : ENA_TOUCH(rsp);
594 : : ENA_TOUCH(ena_dev);
595 : : ENA_TOUCH(mtu);
596 : : }),
597 : : struct ena_com_dev *ena_dev, int mtu);
598 : :
599 : : ENA_PROXY_DESC(ena_com_indirect_table_set, ENA_MP_IND_TBL_SET,
600 : : __extension__ ({
601 : : ENA_TOUCH(adapter);
602 : : ENA_TOUCH(req);
603 : : ENA_TOUCH(ena_dev);
604 : : }),
605 : : __extension__ ({
606 : : ENA_TOUCH(adapter);
607 : : ENA_TOUCH(rsp);
608 : : ENA_TOUCH(ena_dev);
609 : : }),
610 : : struct ena_com_dev *ena_dev);
611 : :
612 [ # # # # ]: 0 : ENA_PROXY_DESC(ena_com_indirect_table_get, ENA_MP_IND_TBL_GET,
613 : : __extension__ ({
614 : : ENA_TOUCH(adapter);
615 : : ENA_TOUCH(req);
616 : : ENA_TOUCH(ena_dev);
617 : : ENA_TOUCH(ind_tbl);
618 : : }),
619 : : __extension__ ({
620 : : ENA_TOUCH(rsp);
621 : : ENA_TOUCH(ena_dev);
622 : : if (ind_tbl != adapter->indirect_table)
623 : : rte_memcpy(ind_tbl, adapter->indirect_table,
624 : : sizeof(u32) * adapter->indirect_table_size);
625 : : }),
626 : : struct ena_com_dev *ena_dev, u32 *ind_tbl);
627 : :
628 [ # # ]: 0 : ENA_PROXY_DESC(ena_com_get_customer_metrics, ENA_MP_CUSTOMER_METRICS_GET,
629 : : __extension__ ({
630 : : ENA_TOUCH(adapter);
631 : : ENA_TOUCH(req);
632 : : ENA_TOUCH(ena_dev);
633 : : ENA_TOUCH(buf);
634 : : ENA_TOUCH(buf_size);
635 : : }),
636 : : __extension__ ({
637 : : ENA_TOUCH(rsp);
638 : : ENA_TOUCH(ena_dev);
639 : : if (buf != (char *)adapter->metrics_stats)
640 : : rte_memcpy(buf, adapter->metrics_stats, buf_size);
641 : : }),
642 : : struct ena_com_dev *ena_dev, char *buf, size_t buf_size);
643 : :
644 [ # # ]: 0 : ENA_PROXY_DESC(ena_com_get_ena_srd_info, ENA_MP_SRD_STATS_GET,
645 : : __extension__ ({
646 : : ENA_TOUCH(adapter);
647 : : ENA_TOUCH(req);
648 : : ENA_TOUCH(ena_dev);
649 : : ENA_TOUCH(info);
650 : : }),
651 : : __extension__ ({
652 : : ENA_TOUCH(rsp);
653 : : ENA_TOUCH(ena_dev);
654 : : if ((struct ena_stats_srd *)info != &adapter->srd_stats)
655 : : rte_memcpy((struct ena_stats_srd *)info,
656 : : &adapter->srd_stats,
657 : : sizeof(struct ena_stats_srd));
658 : : }),
659 : : struct ena_com_dev *ena_dev, struct ena_admin_ena_srd_info *info);
660 : :
661 : : static inline void ena_trigger_reset(struct ena_adapter *adapter,
662 : : enum ena_regs_reset_reason_types reason)
663 : : {
664 [ # # # # : 0 : if (likely(!adapter->trigger_reset)) {
# # ]
665 : 0 : adapter->reset_reason = reason;
666 : 0 : adapter->trigger_reset = true;
667 : : }
668 : : }
669 : :
670 : 0 : static inline void ena_rx_mbuf_prepare(struct ena_ring *rx_ring,
671 : : struct rte_mbuf *mbuf,
672 : : struct ena_com_rx_ctx *ena_rx_ctx)
673 : : {
674 : : struct ena_stats_rx *rx_stats = &rx_ring->rx_stats;
675 : : uint64_t ol_flags = 0;
676 : : uint32_t packet_type = 0;
677 : :
678 [ # # # ]: 0 : switch (ena_rx_ctx->l3_proto) {
679 : 0 : case ENA_ETH_IO_L3_PROTO_IPV4:
680 : : packet_type |= RTE_PTYPE_L3_IPV4;
681 [ # # ]: 0 : if (unlikely(ena_rx_ctx->l3_csum_err)) {
682 : 0 : ++rx_stats->l3_csum_bad;
683 : : ol_flags |= RTE_MBUF_F_RX_IP_CKSUM_BAD;
684 : : } else {
685 : : ol_flags |= RTE_MBUF_F_RX_IP_CKSUM_GOOD;
686 : : }
687 : : break;
688 : 0 : case ENA_ETH_IO_L3_PROTO_IPV6:
689 : : packet_type |= RTE_PTYPE_L3_IPV6;
690 : 0 : break;
691 : : default:
692 : : break;
693 : : }
694 : :
695 [ # # # ]: 0 : switch (ena_rx_ctx->l4_proto) {
696 : 0 : case ENA_ETH_IO_L4_PROTO_TCP:
697 : 0 : packet_type |= RTE_PTYPE_L4_TCP;
698 : 0 : break;
699 : 0 : case ENA_ETH_IO_L4_PROTO_UDP:
700 : 0 : packet_type |= RTE_PTYPE_L4_UDP;
701 : 0 : break;
702 : : default:
703 : : break;
704 : : }
705 : :
706 : : /* L4 csum is relevant only for TCP/UDP packets */
707 [ # # # # ]: 0 : if ((packet_type & (RTE_PTYPE_L4_TCP | RTE_PTYPE_L4_UDP)) && !ena_rx_ctx->frag) {
708 [ # # ]: 0 : if (ena_rx_ctx->l4_csum_checked) {
709 [ # # ]: 0 : if (likely(!ena_rx_ctx->l4_csum_err)) {
710 : 0 : ++rx_stats->l4_csum_good;
711 : 0 : ol_flags |= RTE_MBUF_F_RX_L4_CKSUM_GOOD;
712 : : } else {
713 : 0 : ++rx_stats->l4_csum_bad;
714 : 0 : ol_flags |= RTE_MBUF_F_RX_L4_CKSUM_BAD;
715 : : }
716 : : } else {
717 : : ol_flags |= RTE_MBUF_F_RX_L4_CKSUM_UNKNOWN;
718 : : }
719 : :
720 [ # # ]: 0 : if (rx_ring->offloads & RTE_ETH_RX_OFFLOAD_RSS_HASH) {
721 : 0 : ol_flags |= RTE_MBUF_F_RX_RSS_HASH;
722 : 0 : mbuf->hash.rss = ena_rx_ctx->hash;
723 : : }
724 : : } else {
725 : : ol_flags |= RTE_MBUF_F_RX_L4_CKSUM_UNKNOWN;
726 : : }
727 : :
728 [ # # ]: 0 : if (rx_ring->ts_mbuf.offset != ENA_TS_OFFSET_UNSET) {
729 : 0 : *RTE_MBUF_DYNFIELD(mbuf,
730 : : rx_ring->ts_mbuf.offset,
731 : 0 : rte_mbuf_timestamp_t *) = ena_rx_ctx->timestamp;
732 : 0 : ol_flags |= rx_ring->ts_mbuf.rx_flag;
733 : : }
734 : :
735 : 0 : mbuf->ol_flags = ol_flags;
736 : 0 : mbuf->packet_type = packet_type;
737 : 0 : }
738 : :
739 : 0 : static inline void ena_tx_mbuf_prepare(struct rte_mbuf *mbuf,
740 : : struct ena_com_tx_ctx *ena_tx_ctx,
741 : : uint64_t queue_offloads,
742 : : bool disable_meta_caching)
743 : : {
744 : 0 : struct ena_com_tx_meta *ena_meta = &ena_tx_ctx->ena_meta;
745 : :
746 [ # # ]: 0 : if ((mbuf->ol_flags & MBUF_OFFLOADS) &&
747 [ # # ]: 0 : (queue_offloads & QUEUE_OFFLOADS)) {
748 : : /* check if TSO is required */
749 [ # # ]: 0 : if ((mbuf->ol_flags & RTE_MBUF_F_TX_TCP_SEG) &&
750 [ # # ]: 0 : (queue_offloads & RTE_ETH_TX_OFFLOAD_TCP_TSO)) {
751 : 0 : ena_tx_ctx->tso_enable = true;
752 : :
753 : 0 : ena_meta->l4_hdr_len = GET_L4_HDR_LEN(mbuf);
754 : : }
755 : :
756 : : /* check if L3 checksum is needed */
757 [ # # ]: 0 : if ((mbuf->ol_flags & RTE_MBUF_F_TX_IP_CKSUM) &&
758 [ # # ]: 0 : (queue_offloads & RTE_ETH_TX_OFFLOAD_IPV4_CKSUM))
759 : 0 : ena_tx_ctx->l3_csum_enable = true;
760 : :
761 [ # # ]: 0 : if (mbuf->ol_flags & RTE_MBUF_F_TX_IPV6) {
762 : 0 : ena_tx_ctx->l3_proto = ENA_ETH_IO_L3_PROTO_IPV6;
763 : : /* For the IPv6 packets, DF always needs to be true. */
764 : 0 : ena_tx_ctx->df = 1;
765 : : } else {
766 : 0 : ena_tx_ctx->l3_proto = ENA_ETH_IO_L3_PROTO_IPV4;
767 : :
768 : : /* set don't fragment (DF) flag */
769 [ # # ]: 0 : if (mbuf->packet_type &
770 : : (RTE_PTYPE_L4_NONFRAG
771 : : | RTE_PTYPE_INNER_L4_NONFRAG))
772 : 0 : ena_tx_ctx->df = 1;
773 : : }
774 : :
775 : : /* check if L4 checksum is needed */
776 [ # # ]: 0 : if (((mbuf->ol_flags & RTE_MBUF_F_TX_L4_MASK) == RTE_MBUF_F_TX_TCP_CKSUM) &&
777 [ # # ]: 0 : (queue_offloads & RTE_ETH_TX_OFFLOAD_TCP_CKSUM)) {
778 : 0 : ena_tx_ctx->l4_proto = ENA_ETH_IO_L4_PROTO_TCP;
779 : 0 : ena_tx_ctx->l4_csum_enable = true;
780 [ # # ]: 0 : } else if (((mbuf->ol_flags & RTE_MBUF_F_TX_L4_MASK) ==
781 : 0 : RTE_MBUF_F_TX_UDP_CKSUM) &&
782 [ # # ]: 0 : (queue_offloads & RTE_ETH_TX_OFFLOAD_UDP_CKSUM)) {
783 : 0 : ena_tx_ctx->l4_proto = ENA_ETH_IO_L4_PROTO_UDP;
784 : 0 : ena_tx_ctx->l4_csum_enable = true;
785 : : } else {
786 : 0 : ena_tx_ctx->l4_proto = ENA_ETH_IO_L4_PROTO_UNKNOWN;
787 : 0 : ena_tx_ctx->l4_csum_enable = false;
788 : : }
789 : :
790 : 0 : ena_meta->mss = mbuf->tso_segsz;
791 : 0 : ena_meta->l3_hdr_len = mbuf->l3_len;
792 : 0 : ena_meta->l3_hdr_offset = mbuf->l2_len;
793 : :
794 : 0 : ena_tx_ctx->meta_valid = true;
795 [ # # ]: 0 : } else if (disable_meta_caching) {
796 : : memset(ena_meta, 0, sizeof(*ena_meta));
797 : 0 : ena_tx_ctx->meta_valid = true;
798 : : } else {
799 : 0 : ena_tx_ctx->meta_valid = false;
800 : : }
801 : 0 : }
802 : :
803 : : static int validate_tx_req_id(struct ena_ring *tx_ring, u16 req_id)
804 : : {
805 : : struct ena_tx_buffer *tx_info = NULL;
806 : :
807 : 0 : if (likely(req_id < tx_ring->ring_size)) {
808 : 0 : tx_info = &tx_ring->tx_buffer_info[req_id];
809 [ # # ]: 0 : if (likely(tx_info->mbuf))
810 : : return 0;
811 : : }
812 : :
813 : : if (tx_info)
814 : : PMD_TX_LOG_LINE(ERR, "tx_info doesn't have valid mbuf. queue %d:%d req_id %u",
815 : : tx_ring->port_id, tx_ring->id, req_id);
816 : : else
817 : : PMD_TX_LOG_LINE(ERR, "Invalid req_id: %hu in queue %d:%d",
818 : : req_id, tx_ring->port_id, tx_ring->id);
819 : :
820 : : /* Trigger device reset */
821 : 0 : ++tx_ring->tx_stats.bad_req_id;
822 [ # # ]: 0 : ena_trigger_reset(tx_ring->adapter, ENA_REGS_RESET_INV_TX_REQ_ID);
823 : : return -EFAULT;
824 : : }
825 : :
826 : 0 : static void ena_config_host_info(struct ena_com_dev *ena_dev)
827 : : {
828 : : struct ena_admin_host_info *host_info;
829 : : int rc;
830 : :
831 : : /* Allocate only the host info */
832 : 0 : rc = ena_com_allocate_host_info(ena_dev);
833 [ # # ]: 0 : if (rc) {
834 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot allocate host info");
835 : 0 : return;
836 : : }
837 : :
838 : 0 : host_info = ena_dev->host_attr.host_info;
839 : :
840 : 0 : host_info->os_type = ENA_ADMIN_OS_DPDK;
841 : 0 : host_info->kernel_ver = RTE_VERSION;
842 : 0 : strlcpy((char *)host_info->kernel_ver_str, rte_version(),
843 : : sizeof(host_info->kernel_ver_str));
844 : 0 : host_info->os_dist = RTE_VERSION;
845 : 0 : strlcpy((char *)host_info->os_dist_str, rte_version(),
846 : : sizeof(host_info->os_dist_str));
847 : 0 : host_info->driver_version =
848 : : (DRV_MODULE_VER_MAJOR) |
849 : : (DRV_MODULE_VER_MINOR << ENA_ADMIN_HOST_INFO_MINOR_SHIFT) |
850 : : (DRV_MODULE_VER_SUBMINOR <<
851 : : ENA_ADMIN_HOST_INFO_SUB_MINOR_SHIFT);
852 : 0 : host_info->num_cpus = rte_lcore_count();
853 : :
854 : 0 : host_info->driver_supported_features =
855 : : ENA_ADMIN_HOST_INFO_RX_OFFSET_MASK |
856 : : ENA_ADMIN_HOST_INFO_RSS_CONFIGURABLE_FUNCTION_KEY_MASK;
857 : :
858 : 0 : rc = ena_com_set_host_attributes(ena_dev);
859 [ # # ]: 0 : if (rc) {
860 [ # # ]: 0 : if (rc == ENA_COM_UNSUPPORTED)
861 : 0 : PMD_DRV_LOG_LINE(WARNING, "Cannot set host attributes");
862 : : else
863 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot set host attributes");
864 : :
865 : 0 : goto err;
866 : : }
867 : :
868 : : return;
869 : :
870 : : err:
871 : 0 : ena_com_delete_host_info(ena_dev);
872 : : }
873 : :
874 : : /* This function calculates the number of xstats based on the current config */
875 : : static unsigned int ena_xstats_calc_num(struct rte_eth_dev_data *data)
876 : : {
877 : 0 : struct ena_adapter *adapter = data->dev_private;
878 : :
879 : : return ENA_STATS_ARRAY_GLOBAL +
880 : 0 : adapter->metrics_num +
881 : : ENA_STATS_ARRAY_ENA_SRD +
882 : 0 : (data->nb_tx_queues * ENA_STATS_ARRAY_TX) +
883 : 0 : (data->nb_rx_queues * ENA_STATS_ARRAY_RX);
884 : : }
885 : :
886 : 0 : static void ena_config_debug_area(struct ena_adapter *adapter)
887 : : {
888 : : u32 debug_area_size;
889 : : int rc, ss_count;
890 : :
891 : 0 : ss_count = ena_xstats_calc_num(adapter->edev_data);
892 : :
893 : : /* allocate 32 bytes for each string and 64bit for the value */
894 : 0 : debug_area_size = ss_count * ETH_GSTRING_LEN + sizeof(u64) * ss_count;
895 : :
896 : 0 : rc = ena_com_allocate_debug_area(&adapter->ena_dev, debug_area_size);
897 [ # # ]: 0 : if (rc) {
898 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot allocate debug area");
899 : 0 : return;
900 : : }
901 : :
902 : 0 : rc = ena_com_set_host_attributes(&adapter->ena_dev);
903 [ # # ]: 0 : if (rc) {
904 [ # # ]: 0 : if (rc == ENA_COM_UNSUPPORTED)
905 : 0 : PMD_DRV_LOG_LINE(WARNING, "Cannot set host attributes");
906 : : else
907 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot set host attributes");
908 : :
909 : 0 : goto err;
910 : : }
911 : :
912 : : return;
913 : : err:
914 : 0 : ena_com_delete_debug_area(&adapter->ena_dev);
915 : : }
916 : :
917 : : static inline void ena_indirect_table_release(struct ena_adapter *adapter)
918 : : {
919 [ # # ]: 0 : if (likely(adapter->indirect_table)) {
920 : 0 : rte_free(adapter->indirect_table);
921 : 0 : adapter->indirect_table = NULL;
922 : : }
923 : : }
924 : :
925 : 0 : static int ena_close(struct rte_eth_dev *dev)
926 : : {
927 : 0 : struct rte_pci_device *pci_dev = RTE_ETH_DEV_TO_PCI(dev);
928 : 0 : struct rte_intr_handle *intr_handle = pci_dev->intr_handle;
929 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
930 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
931 : : int ret = 0;
932 : : int rc;
933 : :
934 [ # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY)
935 : : return 0;
936 : :
937 [ # # ]: 0 : if (adapter->state == ENA_ADAPTER_STATE_CLOSED)
938 : : return 0;
939 : :
940 [ # # ]: 0 : if (adapter->state == ENA_ADAPTER_STATE_RUNNING)
941 : 0 : ret = ena_stop(dev);
942 : 0 : adapter->state = ENA_ADAPTER_STATE_CLOSED;
943 : :
944 [ # # ]: 0 : if (!adapter->control_path_poll_interval) {
945 : 0 : rte_intr_disable(intr_handle);
946 : 0 : rc = rte_intr_callback_unregister_sync(intr_handle, ena_control_path_handler, dev);
947 [ # # ]: 0 : if (unlikely(rc < 0))
948 : 0 : PMD_INIT_LOG_LINE(ERR, "Failed to unregister interrupt handler (%d)", rc);
949 : : } else {
950 : 0 : rte_eal_alarm_cancel(ena_control_path_poll_handler, dev);
951 : : }
952 : :
953 : : ena_rx_queue_release_all(dev);
954 : : ena_tx_queue_release_all(dev);
955 : :
956 : : ena_indirect_table_release(adapter);
957 : 0 : rte_free(adapter->drv_stats);
958 : 0 : adapter->drv_stats = NULL;
959 : 0 : ena_com_set_admin_running_state(ena_dev, false);
960 : 0 : ena_com_rss_destroy(ena_dev);
961 : 0 : ena_com_delete_debug_area(ena_dev);
962 : 0 : ena_com_delete_host_info(ena_dev);
963 : 0 : ena_com_abort_admin_commands(ena_dev);
964 : 0 : ena_com_wait_for_abort_completion(ena_dev);
965 : 0 : ena_com_admin_destroy(ena_dev);
966 : 0 : ena_com_mmio_reg_read_request_destroy(ena_dev);
967 : 0 : ena_com_delete_customer_metrics_buffer(ena_dev);
968 : :
969 : : /*
970 : : * MAC is not allocated dynamically. Setting NULL should prevent from
971 : : * release of the resource in the rte_eth_dev_release_port().
972 : : */
973 : 0 : dev->data->mac_addrs = NULL;
974 : :
975 : 0 : return ret;
976 : : }
977 : :
978 : : static int
979 : 0 : ena_dev_reset(struct rte_eth_dev *dev)
980 : : {
981 : : int rc = 0;
982 : :
983 : : /* Cannot release memory in secondary process */
984 [ # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY) {
985 : 0 : PMD_DRV_LOG_LINE(WARNING, "dev_reset not supported in secondary.");
986 : 0 : return -EPERM;
987 : : }
988 : :
989 : : rc = eth_ena_dev_uninit(dev);
990 : : if (rc) {
991 : : PMD_INIT_LOG_LINE(CRIT, "Failed to un-initialize device");
992 : : return rc;
993 : : }
994 : :
995 : 0 : rc = eth_ena_dev_init(dev);
996 [ # # ]: 0 : if (rc)
997 : 0 : PMD_INIT_LOG_LINE(CRIT, "Cannot initialize device");
998 : :
999 : : return rc;
1000 : : }
1001 : :
1002 : : static void ena_rx_queue_release_all(struct rte_eth_dev *dev)
1003 : : {
1004 : 0 : int nb_queues = dev->data->nb_rx_queues;
1005 : : int i;
1006 : :
1007 [ # # ]: 0 : for (i = 0; i < nb_queues; i++)
1008 : 0 : ena_rx_queue_release(dev, i);
1009 : : }
1010 : :
1011 : : static void ena_tx_queue_release_all(struct rte_eth_dev *dev)
1012 : : {
1013 : 0 : int nb_queues = dev->data->nb_tx_queues;
1014 : : int i;
1015 : :
1016 [ # # ]: 0 : for (i = 0; i < nb_queues; i++)
1017 : 0 : ena_tx_queue_release(dev, i);
1018 : : }
1019 : :
1020 : 0 : static void ena_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid)
1021 : : {
1022 : 0 : struct ena_ring *ring = dev->data->rx_queues[qid];
1023 : :
1024 [ # # ]: 0 : if (!ring)
1025 : : return;
1026 : :
1027 : : /* Free ring resources */
1028 : 0 : rte_free(ring->rx_buffer_info);
1029 : 0 : ring->rx_buffer_info = NULL;
1030 : :
1031 : 0 : rte_free(ring->rx_refill_buffer);
1032 : 0 : ring->rx_refill_buffer = NULL;
1033 : :
1034 : 0 : rte_free(ring->empty_rx_reqs);
1035 : 0 : ring->empty_rx_reqs = NULL;
1036 : :
1037 : 0 : ring->configured = 0;
1038 : :
1039 : 0 : PMD_DRV_LOG_LINE(NOTICE, "Rx queue %d:%d released",
1040 : : ring->port_id, ring->id);
1041 : : }
1042 : :
1043 : 0 : static void ena_tx_queue_release(struct rte_eth_dev *dev, uint16_t qid)
1044 : : {
1045 : 0 : struct ena_ring *ring = dev->data->tx_queues[qid];
1046 : :
1047 [ # # ]: 0 : if (!ring)
1048 : : return;
1049 : :
1050 : : /* Free ring resources */
1051 : 0 : rte_free(ring->push_buf_intermediate_buf);
1052 : :
1053 : 0 : rte_free(ring->tx_buffer_info);
1054 : :
1055 : 0 : rte_free(ring->empty_tx_reqs);
1056 : :
1057 : 0 : ring->empty_tx_reqs = NULL;
1058 : 0 : ring->tx_buffer_info = NULL;
1059 : 0 : ring->push_buf_intermediate_buf = NULL;
1060 : :
1061 : 0 : ring->configured = 0;
1062 : :
1063 : 0 : PMD_DRV_LOG_LINE(NOTICE, "Tx queue %d:%d released",
1064 : : ring->port_id, ring->id);
1065 : : }
1066 : :
1067 : 0 : static void ena_rx_queue_release_bufs(struct ena_ring *ring)
1068 : : {
1069 : : unsigned int i;
1070 : :
1071 [ # # ]: 0 : for (i = 0; i < ring->ring_size; ++i) {
1072 : 0 : struct ena_rx_buffer *rx_info = &ring->rx_buffer_info[i];
1073 [ # # ]: 0 : if (rx_info->mbuf) {
1074 : : rte_mbuf_raw_free(rx_info->mbuf);
1075 : 0 : rx_info->mbuf = NULL;
1076 : : }
1077 : : }
1078 : 0 : }
1079 : :
1080 : 0 : static void ena_tx_queue_release_bufs(struct ena_ring *ring)
1081 : : {
1082 : : unsigned int i;
1083 : :
1084 [ # # ]: 0 : for (i = 0; i < ring->ring_size; ++i) {
1085 : 0 : struct ena_tx_buffer *tx_buf = &ring->tx_buffer_info[i];
1086 : :
1087 [ # # ]: 0 : if (tx_buf->mbuf) {
1088 : 0 : rte_pktmbuf_free(tx_buf->mbuf);
1089 : 0 : tx_buf->mbuf = NULL;
1090 : : }
1091 : : }
1092 : 0 : }
1093 : :
1094 : 0 : static int ena_link_update(struct rte_eth_dev *dev,
1095 : : __rte_unused int wait_to_complete)
1096 : : {
1097 : 0 : struct rte_eth_link *link = &dev->data->dev_link;
1098 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1099 : :
1100 : 0 : link->link_status = adapter->link_status ? RTE_ETH_LINK_UP : RTE_ETH_LINK_DOWN;
1101 : 0 : link->link_speed = RTE_ETH_SPEED_NUM_NONE;
1102 : 0 : link->link_duplex = RTE_ETH_LINK_FULL_DUPLEX;
1103 : :
1104 : 0 : return 0;
1105 : : }
1106 : :
1107 : 0 : static int ena_queue_start_all(struct rte_eth_dev *dev,
1108 : : enum ena_ring_type ring_type)
1109 : : {
1110 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1111 : : struct ena_ring *queues = NULL;
1112 : : int nb_queues;
1113 : : int i = 0;
1114 : : int rc = 0;
1115 : :
1116 [ # # ]: 0 : if (ring_type == ENA_RING_TYPE_RX) {
1117 : 0 : queues = adapter->rx_ring;
1118 : 0 : nb_queues = dev->data->nb_rx_queues;
1119 : : } else {
1120 : 0 : queues = adapter->tx_ring;
1121 : 0 : nb_queues = dev->data->nb_tx_queues;
1122 : : }
1123 [ # # ]: 0 : for (i = 0; i < nb_queues; i++) {
1124 [ # # ]: 0 : if (queues[i].configured) {
1125 [ # # ]: 0 : if (ring_type == ENA_RING_TYPE_RX) {
1126 [ # # ]: 0 : ena_assert_msg(
1127 : : dev->data->rx_queues[i] == &queues[i],
1128 : : "Inconsistent state of Rx queues\n");
1129 : : } else {
1130 [ # # ]: 0 : ena_assert_msg(
1131 : : dev->data->tx_queues[i] == &queues[i],
1132 : : "Inconsistent state of Tx queues\n");
1133 : : }
1134 : :
1135 : 0 : rc = ena_queue_start(dev, &queues[i]);
1136 : :
1137 [ # # ]: 0 : if (rc) {
1138 : 0 : PMD_INIT_LOG_LINE(ERR,
1139 : : "Failed to start queue[%d] of type(%d)",
1140 : : i, ring_type);
1141 : 0 : goto err;
1142 : : }
1143 : : }
1144 : : }
1145 : :
1146 : : return 0;
1147 : :
1148 : : err:
1149 [ # # ]: 0 : while (i--)
1150 [ # # ]: 0 : if (queues[i].configured)
1151 : 0 : ena_queue_stop(&queues[i]);
1152 : :
1153 : : return rc;
1154 : : }
1155 : :
1156 : : static int
1157 : 0 : ena_calc_io_queue_size(struct ena_calc_queue_size_ctx *ctx,
1158 : : bool use_large_llq_hdr)
1159 : : {
1160 : 0 : struct ena_admin_feature_llq_desc *dev = &ctx->get_feat_ctx->llq;
1161 : 0 : struct ena_com_dev *ena_dev = ctx->ena_dev;
1162 : : uint32_t max_tx_queue_size;
1163 : : uint32_t max_rx_queue_size;
1164 : :
1165 [ # # ]: 0 : if (ena_dev->supported_features & BIT(ENA_ADMIN_MAX_QUEUES_EXT)) {
1166 : : struct ena_admin_queue_ext_feature_fields *max_queue_ext =
1167 : : &ctx->get_feat_ctx->max_queue_ext.max_queue_ext;
1168 : 0 : max_rx_queue_size = RTE_MIN(max_queue_ext->max_rx_cq_depth,
1169 : : max_queue_ext->max_rx_sq_depth);
1170 : 0 : max_tx_queue_size = max_queue_ext->max_tx_cq_depth;
1171 : :
1172 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type ==
1173 : : ENA_ADMIN_PLACEMENT_POLICY_DEV) {
1174 : 0 : max_tx_queue_size = RTE_MIN(max_tx_queue_size,
1175 : : dev->max_llq_depth);
1176 : : } else {
1177 : 0 : max_tx_queue_size = RTE_MIN(max_tx_queue_size,
1178 : : max_queue_ext->max_tx_sq_depth);
1179 : : }
1180 : :
1181 : 0 : ctx->max_rx_sgl_size = RTE_MIN(ENA_PKT_MAX_BUFS,
1182 : : max_queue_ext->max_per_packet_rx_descs);
1183 : 0 : ctx->max_tx_sgl_size = RTE_MIN(ENA_PKT_MAX_BUFS,
1184 : : max_queue_ext->max_per_packet_tx_descs);
1185 : : } else {
1186 : : struct ena_admin_queue_feature_desc *max_queues =
1187 : : &ctx->get_feat_ctx->max_queues;
1188 : 0 : max_rx_queue_size = RTE_MIN(max_queues->max_cq_depth,
1189 : : max_queues->max_sq_depth);
1190 : : max_tx_queue_size = max_queues->max_cq_depth;
1191 : :
1192 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type ==
1193 : : ENA_ADMIN_PLACEMENT_POLICY_DEV) {
1194 : 0 : max_tx_queue_size = RTE_MIN(max_tx_queue_size,
1195 : : dev->max_llq_depth);
1196 : : } else {
1197 : : max_tx_queue_size = RTE_MIN(max_tx_queue_size,
1198 : : max_queues->max_sq_depth);
1199 : : }
1200 : :
1201 : 0 : ctx->max_rx_sgl_size = RTE_MIN(ENA_PKT_MAX_BUFS,
1202 : : max_queues->max_packet_rx_descs);
1203 : 0 : ctx->max_tx_sgl_size = RTE_MIN(ENA_PKT_MAX_BUFS,
1204 : : max_queues->max_packet_tx_descs);
1205 : : }
1206 : :
1207 : : /* Round down to the nearest power of 2 */
1208 : : max_rx_queue_size = rte_align32prevpow2(max_rx_queue_size);
1209 : : max_tx_queue_size = rte_align32prevpow2(max_tx_queue_size);
1210 : :
1211 [ # # # # ]: 0 : if (ena_dev->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_DEV && use_large_llq_hdr) {
1212 : : /* intersection between driver configuration and device capabilities */
1213 [ # # ]: 0 : if (dev->entry_size_ctrl_supported & ENA_ADMIN_LIST_ENTRY_SIZE_256B) {
1214 [ # # ]: 0 : if (dev->max_wide_llq_depth == MAX_WIDE_LLQ_DEPTH_UNSUPPORTED) {
1215 : : /* Devices that do not support the double-sized ENA memory BAR will
1216 : : * report max_wide_llq_depth as 0. In such case, driver halves the
1217 : : * queue depth when working in large llq policy.
1218 : : */
1219 : 0 : max_tx_queue_size >>= 1;
1220 : 0 : PMD_INIT_LOG_LINE(INFO,
1221 : : "large LLQ policy requires limiting Tx queue size to %u entries",
1222 : : max_tx_queue_size);
1223 : 0 : } else if (dev->max_wide_llq_depth < max_tx_queue_size) {
1224 : : /* In case the queue depth that the driver calculated exceeds
1225 : : * the maximal value that the device allows, it will be limited
1226 : : * to that maximal value
1227 : : */
1228 : : max_tx_queue_size = dev->max_wide_llq_depth;
1229 : : }
1230 : : } else {
1231 : 0 : PMD_INIT_LOG_LINE(INFO,
1232 : : "Forcing large LLQ headers failed since device lacks this support");
1233 : : }
1234 : : }
1235 : :
1236 [ # # ]: 0 : if (unlikely(max_rx_queue_size == 0 || max_tx_queue_size == 0)) {
1237 : 0 : PMD_INIT_LOG_LINE(ERR, "Invalid queue size");
1238 : 0 : return -EFAULT;
1239 : : }
1240 : :
1241 : 0 : ctx->max_tx_queue_size = max_tx_queue_size;
1242 : 0 : ctx->max_rx_queue_size = max_rx_queue_size;
1243 : :
1244 : 0 : PMD_DRV_LOG_LINE(INFO, "tx queue size %u", max_tx_queue_size);
1245 : 0 : return 0;
1246 : : }
1247 : :
1248 : : static void ena_stats_restart(struct rte_eth_dev *dev)
1249 : : {
1250 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1251 : :
1252 : 0 : rte_atomic64_init(&adapter->drv_stats->ierrors);
1253 : : rte_atomic64_init(&adapter->drv_stats->oerrors);
1254 : : rte_atomic64_init(&adapter->drv_stats->rx_nombuf);
1255 : 0 : adapter->drv_stats->rx_drops = 0;
1256 : : }
1257 : :
1258 : 0 : static int ena_stats_get(struct rte_eth_dev *dev,
1259 : : struct rte_eth_stats *stats,
1260 : : struct eth_queue_stats *qstats)
1261 : : {
1262 : : struct ena_admin_basic_stats ena_stats;
1263 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1264 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
1265 : : int rc;
1266 : : int i;
1267 : : int max_rings_stats;
1268 : :
1269 : : memset(&ena_stats, 0, sizeof(ena_stats));
1270 : :
1271 : 0 : rte_spinlock_lock(&adapter->admin_lock);
1272 [ # # # # : 0 : rc = ENA_PROXY(adapter, ena_com_get_dev_basic_stats, ena_dev,
# # # # ]
1273 : : &ena_stats);
1274 : : rte_spinlock_unlock(&adapter->admin_lock);
1275 [ # # ]: 0 : if (unlikely(rc)) {
1276 : 0 : PMD_DRV_LOG_LINE(ERR, "Could not retrieve statistics from ENA");
1277 : 0 : return rc;
1278 : : }
1279 : :
1280 : : /* Set of basic statistics from ENA */
1281 : 0 : stats->ipackets = __MERGE_64B_H_L(ena_stats.rx_pkts_high,
1282 : : ena_stats.rx_pkts_low);
1283 : 0 : stats->opackets = __MERGE_64B_H_L(ena_stats.tx_pkts_high,
1284 : : ena_stats.tx_pkts_low);
1285 : 0 : stats->ibytes = __MERGE_64B_H_L(ena_stats.rx_bytes_high,
1286 : : ena_stats.rx_bytes_low);
1287 : 0 : stats->obytes = __MERGE_64B_H_L(ena_stats.tx_bytes_high,
1288 : : ena_stats.tx_bytes_low);
1289 : :
1290 : : /* Driver related stats */
1291 [ # # ]: 0 : stats->imissed = adapter->drv_stats->rx_drops;
1292 : 0 : stats->ierrors = rte_atomic64_read(&adapter->drv_stats->ierrors);
1293 : 0 : stats->oerrors = rte_atomic64_read(&adapter->drv_stats->oerrors);
1294 : 0 : stats->rx_nombuf = rte_atomic64_read(&adapter->drv_stats->rx_nombuf);
1295 : :
1296 : : /* Queue statistics */
1297 [ # # ]: 0 : if (qstats) {
1298 : 0 : max_rings_stats = RTE_MIN(dev->data->nb_rx_queues,
1299 : : RTE_ETHDEV_QUEUE_STAT_CNTRS);
1300 [ # # ]: 0 : for (i = 0; i < max_rings_stats; ++i) {
1301 : : struct ena_stats_rx *rx_stats = &adapter->rx_ring[i].rx_stats;
1302 : :
1303 : 0 : qstats->q_ibytes[i] = rx_stats->bytes;
1304 : 0 : qstats->q_ipackets[i] = rx_stats->cnt;
1305 : 0 : qstats->q_errors[i] = rx_stats->bad_desc_num +
1306 : 0 : rx_stats->bad_req_id +
1307 : 0 : rx_stats->bad_desc +
1308 : 0 : rx_stats->unknown_error;
1309 : : }
1310 : :
1311 : 0 : max_rings_stats = RTE_MIN(dev->data->nb_tx_queues,
1312 : : RTE_ETHDEV_QUEUE_STAT_CNTRS);
1313 [ # # ]: 0 : for (i = 0; i < max_rings_stats; ++i) {
1314 : : struct ena_stats_tx *tx_stats = &adapter->tx_ring[i].tx_stats;
1315 : :
1316 : 0 : qstats->q_obytes[i] = tx_stats->bytes;
1317 : 0 : qstats->q_opackets[i] = tx_stats->cnt;
1318 : : }
1319 : : }
1320 : :
1321 : : return 0;
1322 : : }
1323 : :
1324 : 0 : static int ena_mtu_set(struct rte_eth_dev *dev, uint16_t mtu)
1325 : : {
1326 : : struct ena_adapter *adapter;
1327 : : struct ena_com_dev *ena_dev;
1328 : : int rc = 0;
1329 : :
1330 [ # # ]: 0 : ena_assert_msg(dev->data != NULL, "Uninitialized device\n");
1331 [ # # ]: 0 : ena_assert_msg(dev->data->dev_private != NULL, "Uninitialized device\n");
1332 : : adapter = dev->data->dev_private;
1333 : :
1334 : 0 : ena_dev = &adapter->ena_dev;
1335 : : ena_assert_msg(ena_dev != NULL, "Uninitialized device\n");
1336 : :
1337 [ # # # # : 0 : rc = ENA_PROXY(adapter, ena_com_set_dev_mtu, ena_dev, mtu);
# # # # ]
1338 [ # # ]: 0 : if (rc)
1339 : 0 : PMD_DRV_LOG_LINE(ERR, "Could not set MTU: %d", mtu);
1340 : : else
1341 : 0 : PMD_DRV_LOG_LINE(NOTICE, "MTU set to: %d", mtu);
1342 : :
1343 : 0 : return rc;
1344 : : }
1345 : :
1346 : 0 : static int ena_set_hw_timestamp_rx_params(struct ena_adapter *adapter,
1347 : : bool hw_rx_requested)
1348 : : {
1349 : : int i, rc, timestamp_offset;
1350 : : uint64_t timestamp_rx_flag;
1351 : : struct ena_ring *rx_ring;
1352 : :
1353 [ # # ]: 0 : if (hw_rx_requested) {
1354 : 0 : rc = rte_mbuf_dyn_rx_timestamp_register(×tamp_offset,
1355 : : ×tamp_rx_flag);
1356 [ # # ]: 0 : if (rc) {
1357 : 0 : PMD_INIT_LOG_LINE(ERR,
1358 : : "Failed to register Rx timestamp field/flag");
1359 : 0 : return rc;
1360 : : }
1361 : : } else {
1362 : 0 : timestamp_offset = ENA_TS_OFFSET_UNSET;
1363 : 0 : timestamp_rx_flag = 0;
1364 : : }
1365 : :
1366 [ # # ]: 0 : for (i = 0; i < adapter->edev_data->nb_rx_queues; i++) {
1367 : : rx_ring = &adapter->rx_ring[i];
1368 : 0 : rx_ring->ts_mbuf.offset = timestamp_offset;
1369 : 0 : rx_ring->ts_mbuf.rx_flag = timestamp_rx_flag;
1370 : : }
1371 : :
1372 : : return 0;
1373 : : }
1374 : :
1375 : 0 : static int ena_configure_hw_timestamping(struct ena_adapter *adapter)
1376 : : {
1377 : 0 : bool hw_rx_requested = !!(adapter->edev_data->dev_conf.rxmode.offloads &
1378 : : RTE_ETH_RX_OFFLOAD_TIMESTAMP);
1379 : : int rc;
1380 : :
1381 : 0 : rc = ena_com_set_hw_timestamping_configuration(&adapter->ena_dev, false,
1382 : : hw_rx_requested);
1383 [ # # ]: 0 : if (rc && rc != ENA_COM_UNSUPPORTED) {
1384 : 0 : PMD_INIT_LOG_LINE(ERR,
1385 : : "Failed to set Rx timestamp configuration");
1386 : 0 : return rc;
1387 : : }
1388 : :
1389 : 0 : adapter->ena_dev.use_extended_rx_cdesc = hw_rx_requested;
1390 : :
1391 : 0 : return ena_set_hw_timestamp_rx_params(adapter, hw_rx_requested);
1392 : : }
1393 : :
1394 : 0 : static int ena_start(struct rte_eth_dev *dev)
1395 : : {
1396 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1397 : : uint64_t ticks;
1398 : : int rc = 0;
1399 : : uint16_t i;
1400 : :
1401 : : /* Cannot allocate memory in secondary process */
1402 [ # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY) {
1403 : 0 : PMD_DRV_LOG_LINE(WARNING, "dev_start not supported in secondary.");
1404 : 0 : return -EPERM;
1405 : : }
1406 : :
1407 : 0 : rc = ena_setup_rx_intr(dev);
1408 [ # # ]: 0 : if (rc)
1409 : : return rc;
1410 : :
1411 : 0 : rc = ena_queue_start_all(dev, ENA_RING_TYPE_RX);
1412 [ # # ]: 0 : if (rc)
1413 : : return rc;
1414 : :
1415 : 0 : rc = ena_queue_start_all(dev, ENA_RING_TYPE_TX);
1416 [ # # ]: 0 : if (rc)
1417 : 0 : goto err_start_tx;
1418 : :
1419 [ # # ]: 0 : if (adapter->enable_frag_bypass) {
1420 : 0 : rc = ena_com_set_frag_bypass(&adapter->ena_dev, true);
1421 [ # # ]: 0 : if (rc)
1422 : 0 : PMD_DRV_LOG_LINE(WARNING, "Failed to enable frag bypass, rc: %d", rc);
1423 : : }
1424 [ # # ]: 0 : if (adapter->edev_data->dev_conf.rxmode.mq_mode & RTE_ETH_MQ_RX_RSS_FLAG) {
1425 : 0 : rc = ena_rss_configure(adapter);
1426 [ # # ]: 0 : if (rc)
1427 : 0 : goto err_rss_init;
1428 : : }
1429 : :
1430 : : ena_stats_restart(dev);
1431 : :
1432 : 0 : adapter->timestamp_wd = rte_get_timer_cycles();
1433 : 0 : adapter->keep_alive_timeout = ENA_DEVICE_KALIVE_TIMEOUT;
1434 : :
1435 : : ticks = rte_get_timer_hz();
1436 : 0 : rte_timer_reset(&adapter->timer_wd, ticks, PERIODICAL, rte_lcore_id(),
1437 : : ena_timer_wd_callback, dev);
1438 : :
1439 : 0 : ++adapter->dev_stats.dev_start;
1440 : 0 : adapter->state = ENA_ADAPTER_STATE_RUNNING;
1441 : :
1442 [ # # ]: 0 : for (i = 0; i < dev->data->nb_rx_queues; i++)
1443 : 0 : dev->data->rx_queue_state[i] = RTE_ETH_QUEUE_STATE_STARTED;
1444 [ # # ]: 0 : for (i = 0; i < dev->data->nb_tx_queues; i++)
1445 : 0 : dev->data->tx_queue_state[i] = RTE_ETH_QUEUE_STATE_STARTED;
1446 : :
1447 : : return 0;
1448 : :
1449 : : err_rss_init:
1450 : 0 : ena_queue_stop_all(dev, ENA_RING_TYPE_TX);
1451 : 0 : err_start_tx:
1452 : 0 : ena_queue_stop_all(dev, ENA_RING_TYPE_RX);
1453 : 0 : return rc;
1454 : : }
1455 : :
1456 : 0 : static int ena_stop(struct rte_eth_dev *dev)
1457 : : {
1458 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1459 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
1460 : 0 : struct rte_pci_device *pci_dev = RTE_ETH_DEV_TO_PCI(dev);
1461 : 0 : struct rte_intr_handle *intr_handle = pci_dev->intr_handle;
1462 : : uint16_t i;
1463 : : int rc;
1464 : :
1465 : : /* Cannot free memory in secondary process */
1466 [ # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY) {
1467 : 0 : PMD_DRV_LOG_LINE(WARNING, "dev_stop not supported in secondary.");
1468 : 0 : return -EPERM;
1469 : : }
1470 : :
1471 : 0 : rte_timer_stop_sync(&adapter->timer_wd);
1472 : 0 : ena_queue_stop_all(dev, ENA_RING_TYPE_TX);
1473 : 0 : ena_queue_stop_all(dev, ENA_RING_TYPE_RX);
1474 : :
1475 [ # # ]: 0 : if (adapter->trigger_reset) {
1476 : 0 : rc = ena_com_dev_reset(ena_dev, adapter->reset_reason);
1477 [ # # ]: 0 : if (rc)
1478 : 0 : PMD_DRV_LOG_LINE(ERR, "Device reset failed, rc: %d", rc);
1479 : : }
1480 : :
1481 : 0 : rte_intr_disable(intr_handle);
1482 : :
1483 : 0 : rte_intr_efd_disable(intr_handle);
1484 : :
1485 : : /* Cleanup vector list */
1486 : 0 : rte_intr_vec_list_free(intr_handle);
1487 : :
1488 : 0 : rte_intr_enable(intr_handle);
1489 : :
1490 : 0 : ++adapter->dev_stats.dev_stop;
1491 : 0 : adapter->state = ENA_ADAPTER_STATE_STOPPED;
1492 : 0 : dev->data->dev_started = 0;
1493 : :
1494 [ # # ]: 0 : for (i = 0; i < dev->data->nb_rx_queues; i++)
1495 : 0 : dev->data->rx_queue_state[i] = RTE_ETH_QUEUE_STATE_STOPPED;
1496 [ # # ]: 0 : for (i = 0; i < dev->data->nb_tx_queues; i++)
1497 : 0 : dev->data->tx_queue_state[i] = RTE_ETH_QUEUE_STATE_STOPPED;
1498 : :
1499 : : return 0;
1500 : : }
1501 : :
1502 : 0 : static int ena_create_io_queue(struct rte_eth_dev *dev, struct ena_ring *ring)
1503 : : {
1504 : 0 : struct ena_adapter *adapter = ring->adapter;
1505 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
1506 : 0 : struct rte_pci_device *pci_dev = RTE_ETH_DEV_TO_PCI(dev);
1507 : 0 : struct rte_intr_handle *intr_handle = pci_dev->intr_handle;
1508 : 0 : struct ena_com_create_io_ctx ctx =
1509 : : /* policy set to _HOST just to satisfy icc compiler */
1510 : : { ENA_ADMIN_PLACEMENT_POLICY_HOST,
1511 : : 0, 0, 0, 0, 0, 0 };
1512 : : uint16_t ena_qid;
1513 : : unsigned int i;
1514 : : int rc;
1515 : :
1516 : 0 : ctx.msix_vector = -1;
1517 [ # # ]: 0 : if (ring->type == ENA_RING_TYPE_TX) {
1518 : 0 : ena_qid = ENA_IO_TXQ_IDX(ring->id);
1519 : : ctx.direction = ENA_COM_IO_QUEUE_DIRECTION_TX;
1520 : 0 : ctx.mem_queue_type = ena_dev->tx_mem_queue_type;
1521 [ # # ]: 0 : for (i = 0; i < ring->ring_size; i++)
1522 : 0 : ring->empty_tx_reqs[i] = i;
1523 : : } else {
1524 : 0 : ena_qid = ENA_IO_RXQ_IDX(ring->id);
1525 : 0 : ctx.direction = ENA_COM_IO_QUEUE_DIRECTION_RX;
1526 : 0 : ctx.use_extended_cdesc = ena_dev->use_extended_rx_cdesc;
1527 [ # # ]: 0 : if (rte_intr_dp_is_en(intr_handle))
1528 : 0 : ctx.msix_vector =
1529 : 0 : rte_intr_vec_list_index_get(intr_handle,
1530 : 0 : ring->id);
1531 : :
1532 [ # # ]: 0 : for (i = 0; i < ring->ring_size; i++)
1533 : 0 : ring->empty_rx_reqs[i] = i;
1534 : : }
1535 : 0 : ctx.queue_size = ring->ring_size;
1536 : 0 : ctx.qid = ena_qid;
1537 : 0 : ctx.numa_node = ring->numa_socket_id;
1538 : :
1539 : 0 : rc = ena_com_create_io_queue(ena_dev, &ctx);
1540 [ # # ]: 0 : if (rc) {
1541 : 0 : PMD_DRV_LOG_LINE(ERR,
1542 : : "Failed to create IO queue[%d] (qid:%d), rc: %d",
1543 : : ring->id, ena_qid, rc);
1544 : 0 : return rc;
1545 : : }
1546 : :
1547 : 0 : rc = ena_com_get_io_handlers(ena_dev, ena_qid,
1548 : : &ring->ena_com_io_sq,
1549 : : &ring->ena_com_io_cq);
1550 [ # # ]: 0 : if (rc) {
1551 : 0 : PMD_DRV_LOG_LINE(ERR,
1552 : : "Failed to get IO queue[%d] handlers, rc: %d",
1553 : : ring->id, rc);
1554 : 0 : ena_com_destroy_io_queue(ena_dev, ena_qid);
1555 : 0 : return rc;
1556 : : }
1557 : :
1558 [ # # ]: 0 : if (ring->type == ENA_RING_TYPE_TX)
1559 [ # # ]: 0 : ena_com_update_numa_node(ring->ena_com_io_cq, ctx.numa_node);
1560 : :
1561 : : /* Start with Rx interrupts being masked. */
1562 [ # # # # ]: 0 : if (ring->type == ENA_RING_TYPE_RX && rte_intr_dp_is_en(intr_handle))
1563 : 0 : ena_rx_queue_intr_disable(dev, ring->id);
1564 : :
1565 : : return 0;
1566 : : }
1567 : :
1568 : 0 : static void ena_queue_stop(struct ena_ring *ring)
1569 : : {
1570 : 0 : struct ena_com_dev *ena_dev = &ring->adapter->ena_dev;
1571 : :
1572 [ # # ]: 0 : if (ring->type == ENA_RING_TYPE_RX) {
1573 : 0 : ena_com_destroy_io_queue(ena_dev, ENA_IO_RXQ_IDX(ring->id));
1574 : 0 : ena_rx_queue_release_bufs(ring);
1575 : : } else {
1576 : 0 : ena_com_destroy_io_queue(ena_dev, ENA_IO_TXQ_IDX(ring->id));
1577 : 0 : ena_tx_queue_release_bufs(ring);
1578 : : }
1579 : 0 : }
1580 : :
1581 : 0 : static void ena_queue_stop_all(struct rte_eth_dev *dev,
1582 : : enum ena_ring_type ring_type)
1583 : : {
1584 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1585 : : struct ena_ring *queues = NULL;
1586 : : uint16_t nb_queues, i;
1587 : :
1588 [ # # ]: 0 : if (ring_type == ENA_RING_TYPE_RX) {
1589 : 0 : queues = adapter->rx_ring;
1590 : 0 : nb_queues = dev->data->nb_rx_queues;
1591 : : } else {
1592 : 0 : queues = adapter->tx_ring;
1593 : 0 : nb_queues = dev->data->nb_tx_queues;
1594 : : }
1595 : :
1596 [ # # ]: 0 : for (i = 0; i < nb_queues; ++i)
1597 [ # # ]: 0 : if (queues[i].configured)
1598 : 0 : ena_queue_stop(&queues[i]);
1599 : 0 : }
1600 : :
1601 : 0 : static int ena_queue_start(struct rte_eth_dev *dev, struct ena_ring *ring)
1602 : : {
1603 : : int rc, bufs_num;
1604 : :
1605 [ # # ]: 0 : ena_assert_msg(ring->configured == 1,
1606 : : "Trying to start unconfigured queue\n");
1607 : :
1608 : 0 : rc = ena_create_io_queue(dev, ring);
1609 [ # # ]: 0 : if (rc) {
1610 : 0 : PMD_INIT_LOG_LINE(ERR, "Failed to create IO queue");
1611 : 0 : return rc;
1612 : : }
1613 : :
1614 : 0 : ring->next_to_clean = 0;
1615 : 0 : ring->next_to_use = 0;
1616 : :
1617 [ # # ]: 0 : if (ring->type == ENA_RING_TYPE_TX) {
1618 : 0 : ring->tx_stats.available_desc =
1619 : 0 : ena_com_free_q_entries(ring->ena_com_io_sq);
1620 : 0 : return 0;
1621 : : }
1622 : :
1623 : 0 : bufs_num = ring->ring_size - 1;
1624 : 0 : rc = ena_populate_rx_queue(ring, bufs_num);
1625 [ # # ]: 0 : if (rc != bufs_num) {
1626 : 0 : ena_com_destroy_io_queue(&ring->adapter->ena_dev,
1627 : 0 : ENA_IO_RXQ_IDX(ring->id));
1628 : 0 : PMD_INIT_LOG_LINE(ERR, "Failed to populate Rx ring");
1629 : 0 : return ENA_COM_FAULT;
1630 : : }
1631 : : /* Flush per-core RX buffers pools cache as they can be used on other
1632 : : * cores as well.
1633 : : */
1634 [ # # ]: 0 : rte_mempool_cache_flush(NULL, ring->mb_pool);
1635 : :
1636 : : return 0;
1637 : : }
1638 : :
1639 : 0 : static int ena_tx_queue_setup(struct rte_eth_dev *dev,
1640 : : uint16_t queue_idx,
1641 : : uint16_t nb_desc,
1642 : : unsigned int socket_id,
1643 : : const struct rte_eth_txconf *tx_conf)
1644 : : {
1645 : : struct ena_ring *txq = NULL;
1646 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1647 : : unsigned int i;
1648 : : uint16_t dyn_thresh;
1649 : :
1650 : 0 : txq = &adapter->tx_ring[queue_idx];
1651 : :
1652 [ # # ]: 0 : if (txq->configured) {
1653 : 0 : PMD_DRV_LOG_LINE(CRIT,
1654 : : "API violation. Queue[%d] is already configured",
1655 : : queue_idx);
1656 : 0 : return ENA_COM_FAULT;
1657 : : }
1658 : :
1659 [ # # ]: 0 : if (!rte_is_power_of_2(nb_desc)) {
1660 : 0 : PMD_DRV_LOG_LINE(ERR,
1661 : : "Unsupported size of Tx queue: %d is not a power of 2.",
1662 : : nb_desc);
1663 : 0 : return -EINVAL;
1664 : : }
1665 : :
1666 [ # # ]: 0 : if (nb_desc > adapter->max_tx_ring_size) {
1667 : 0 : PMD_DRV_LOG_LINE(ERR,
1668 : : "Unsupported size of Tx queue (max size: %d)",
1669 : : adapter->max_tx_ring_size);
1670 : 0 : return -EINVAL;
1671 : : }
1672 : :
1673 : 0 : txq->port_id = dev->data->port_id;
1674 : 0 : txq->next_to_clean = 0;
1675 : 0 : txq->next_to_use = 0;
1676 : 0 : txq->ring_size = nb_desc;
1677 : 0 : txq->size_mask = nb_desc - 1;
1678 : 0 : txq->numa_socket_id = socket_id;
1679 : 0 : txq->pkts_without_db = false;
1680 : 0 : txq->last_cleanup_ticks = 0;
1681 : :
1682 : 0 : txq->tx_buffer_info = rte_zmalloc_socket("txq->tx_buffer_info",
1683 : 0 : sizeof(struct ena_tx_buffer) * txq->ring_size,
1684 : : RTE_CACHE_LINE_SIZE,
1685 : : socket_id);
1686 [ # # ]: 0 : if (!txq->tx_buffer_info) {
1687 : 0 : PMD_DRV_LOG_LINE(ERR,
1688 : : "Failed to allocate memory for Tx buffer info");
1689 : 0 : return -ENOMEM;
1690 : : }
1691 : :
1692 : 0 : txq->empty_tx_reqs = rte_zmalloc_socket("txq->empty_tx_reqs",
1693 : 0 : sizeof(uint16_t) * txq->ring_size,
1694 : : RTE_CACHE_LINE_SIZE,
1695 : : socket_id);
1696 [ # # ]: 0 : if (!txq->empty_tx_reqs) {
1697 : 0 : PMD_DRV_LOG_LINE(ERR,
1698 : : "Failed to allocate memory for empty Tx requests");
1699 : 0 : rte_free(txq->tx_buffer_info);
1700 : 0 : return -ENOMEM;
1701 : : }
1702 : :
1703 : 0 : txq->push_buf_intermediate_buf =
1704 : 0 : rte_zmalloc_socket("txq->push_buf_intermediate_buf",
1705 : 0 : txq->tx_max_header_size,
1706 : : RTE_CACHE_LINE_SIZE,
1707 : : socket_id);
1708 [ # # ]: 0 : if (!txq->push_buf_intermediate_buf) {
1709 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to alloc push buffer for LLQ");
1710 : 0 : rte_free(txq->tx_buffer_info);
1711 : 0 : rte_free(txq->empty_tx_reqs);
1712 : 0 : return -ENOMEM;
1713 : : }
1714 : :
1715 [ # # ]: 0 : for (i = 0; i < txq->ring_size; i++)
1716 : 0 : txq->empty_tx_reqs[i] = i;
1717 : :
1718 : 0 : txq->offloads = tx_conf->offloads | dev->data->dev_conf.txmode.offloads;
1719 : :
1720 : : /* Check if caller provided the Tx cleanup threshold value. */
1721 [ # # ]: 0 : if (tx_conf->tx_free_thresh != 0) {
1722 : 0 : txq->tx_free_thresh = tx_conf->tx_free_thresh;
1723 : : } else {
1724 : 0 : dyn_thresh = txq->ring_size -
1725 : 0 : txq->ring_size / ENA_REFILL_THRESH_DIVIDER;
1726 : 0 : txq->tx_free_thresh = RTE_MAX(dyn_thresh,
1727 : : txq->ring_size - ENA_REFILL_THRESH_PACKET);
1728 : : }
1729 : :
1730 : 0 : txq->missing_tx_completion_threshold =
1731 : 0 : RTE_MIN(txq->ring_size / 2, ENA_DEFAULT_MISSING_COMP);
1732 : :
1733 : : /* Store pointer to this queue in upper layer */
1734 : 0 : txq->configured = 1;
1735 : 0 : dev->data->tx_queues[queue_idx] = txq;
1736 : :
1737 : 0 : return 0;
1738 : : }
1739 : :
1740 : 0 : static int ena_rx_queue_setup(struct rte_eth_dev *dev,
1741 : : uint16_t queue_idx,
1742 : : uint16_t nb_desc,
1743 : : unsigned int socket_id,
1744 : : const struct rte_eth_rxconf *rx_conf,
1745 : : struct rte_mempool *mp)
1746 : : {
1747 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
1748 : : struct ena_ring *rxq = NULL;
1749 : : size_t buffer_size;
1750 : : int i;
1751 : : uint16_t dyn_thresh;
1752 : :
1753 : 0 : rxq = &adapter->rx_ring[queue_idx];
1754 [ # # ]: 0 : if (rxq->configured) {
1755 : 0 : PMD_DRV_LOG_LINE(CRIT,
1756 : : "API violation. Queue[%d] is already configured",
1757 : : queue_idx);
1758 : 0 : return ENA_COM_FAULT;
1759 : : }
1760 : :
1761 [ # # ]: 0 : if (!rte_is_power_of_2(nb_desc)) {
1762 : 0 : PMD_DRV_LOG_LINE(ERR,
1763 : : "Unsupported size of Rx queue: %d is not a power of 2.",
1764 : : nb_desc);
1765 : 0 : return -EINVAL;
1766 : : }
1767 : :
1768 [ # # ]: 0 : if (nb_desc > adapter->max_rx_ring_size) {
1769 : 0 : PMD_DRV_LOG_LINE(ERR,
1770 : : "Unsupported size of Rx queue (max size: %d)",
1771 : : adapter->max_rx_ring_size);
1772 : 0 : return -EINVAL;
1773 : : }
1774 : :
1775 : : /* ENA isn't supporting buffers smaller than 1400 bytes */
1776 : 0 : buffer_size = rte_pktmbuf_data_room_size(mp) - RTE_PKTMBUF_HEADROOM;
1777 [ # # ]: 0 : if (buffer_size < ENA_RX_BUF_MIN_SIZE) {
1778 : 0 : PMD_DRV_LOG_LINE(ERR,
1779 : : "Unsupported size of Rx buffer: %zu (min size: %d)",
1780 : : buffer_size, ENA_RX_BUF_MIN_SIZE);
1781 : 0 : return -EINVAL;
1782 : : }
1783 : :
1784 : 0 : rxq->port_id = dev->data->port_id;
1785 : 0 : rxq->next_to_clean = 0;
1786 : 0 : rxq->next_to_use = 0;
1787 : 0 : rxq->ring_size = nb_desc;
1788 : 0 : rxq->size_mask = nb_desc - 1;
1789 : 0 : rxq->numa_socket_id = socket_id;
1790 : 0 : rxq->mb_pool = mp;
1791 : :
1792 : 0 : rxq->rx_buffer_info = rte_zmalloc_socket("rxq->buffer_info",
1793 : : sizeof(struct ena_rx_buffer) * nb_desc,
1794 : : RTE_CACHE_LINE_SIZE,
1795 : : socket_id);
1796 [ # # ]: 0 : if (!rxq->rx_buffer_info) {
1797 : 0 : PMD_DRV_LOG_LINE(ERR,
1798 : : "Failed to allocate memory for Rx buffer info");
1799 : 0 : return -ENOMEM;
1800 : : }
1801 : :
1802 : 0 : rxq->rx_refill_buffer = rte_zmalloc_socket("rxq->rx_refill_buffer",
1803 : : sizeof(struct rte_mbuf *) * nb_desc,
1804 : : RTE_CACHE_LINE_SIZE,
1805 : : socket_id);
1806 [ # # ]: 0 : if (!rxq->rx_refill_buffer) {
1807 : 0 : PMD_DRV_LOG_LINE(ERR,
1808 : : "Failed to allocate memory for Rx refill buffer");
1809 : 0 : rte_free(rxq->rx_buffer_info);
1810 : 0 : rxq->rx_buffer_info = NULL;
1811 : 0 : return -ENOMEM;
1812 : : }
1813 : :
1814 : 0 : rxq->empty_rx_reqs = rte_zmalloc_socket("rxq->empty_rx_reqs",
1815 : : sizeof(uint16_t) * nb_desc,
1816 : : RTE_CACHE_LINE_SIZE,
1817 : : socket_id);
1818 [ # # ]: 0 : if (!rxq->empty_rx_reqs) {
1819 : 0 : PMD_DRV_LOG_LINE(ERR,
1820 : : "Failed to allocate memory for empty Rx requests");
1821 : 0 : rte_free(rxq->rx_buffer_info);
1822 : 0 : rxq->rx_buffer_info = NULL;
1823 : 0 : rte_free(rxq->rx_refill_buffer);
1824 : 0 : rxq->rx_refill_buffer = NULL;
1825 : 0 : return -ENOMEM;
1826 : : }
1827 : :
1828 [ # # ]: 0 : for (i = 0; i < nb_desc; i++)
1829 : 0 : rxq->empty_rx_reqs[i] = i;
1830 : :
1831 : 0 : rxq->offloads = rx_conf->offloads | dev->data->dev_conf.rxmode.offloads;
1832 : :
1833 [ # # ]: 0 : if (rx_conf->rx_free_thresh != 0) {
1834 : 0 : rxq->rx_free_thresh = rx_conf->rx_free_thresh;
1835 : : } else {
1836 : 0 : dyn_thresh = rxq->ring_size / ENA_REFILL_THRESH_DIVIDER;
1837 : 0 : rxq->rx_free_thresh = RTE_MIN(dyn_thresh,
1838 : : (uint16_t)(ENA_REFILL_THRESH_PACKET));
1839 : : }
1840 : :
1841 : : /* Store pointer to this queue in upper layer */
1842 : 0 : rxq->configured = 1;
1843 : 0 : dev->data->rx_queues[queue_idx] = rxq;
1844 : :
1845 : 0 : return 0;
1846 : : }
1847 : :
1848 : : static int ena_add_single_rx_desc(struct ena_com_io_sq *io_sq,
1849 : : struct rte_mbuf *mbuf, uint16_t id)
1850 : : {
1851 : : struct ena_com_buf ebuf;
1852 : : int rc;
1853 : :
1854 : : /* prepare physical address for DMA transaction */
1855 : 0 : ebuf.paddr = mbuf->buf_iova + RTE_PKTMBUF_HEADROOM;
1856 : 0 : ebuf.len = mbuf->buf_len - RTE_PKTMBUF_HEADROOM;
1857 : :
1858 : : /* pass resource to device */
1859 : 0 : rc = ena_com_add_single_rx_desc(io_sq, &ebuf, id);
1860 : : if (unlikely(rc != 0))
1861 : : PMD_RX_LOG_LINE(WARNING, "Failed adding Rx desc");
1862 : :
1863 : : return rc;
1864 : : }
1865 : :
1866 : 0 : static int ena_populate_rx_queue(struct ena_ring *rxq, unsigned int count)
1867 : : {
1868 : : unsigned int i;
1869 : : int rc;
1870 : 0 : uint16_t next_to_use = rxq->next_to_use;
1871 : : uint16_t req_id;
1872 : : #ifdef RTE_ETHDEV_DEBUG_RX
1873 : : uint16_t in_use;
1874 : : #endif
1875 : 0 : struct rte_mbuf **mbufs = rxq->rx_refill_buffer;
1876 : :
1877 [ # # ]: 0 : if (unlikely(!count))
1878 : : return 0;
1879 : :
1880 : : #ifdef RTE_ETHDEV_DEBUG_RX
1881 : : in_use = rxq->ring_size - 1 -
1882 : : ena_com_free_q_entries(rxq->ena_com_io_sq);
1883 : : if (unlikely((in_use + count) >= rxq->ring_size))
1884 : : PMD_RX_LOG_LINE(ERR, "Bad Rx ring state");
1885 : : #endif
1886 : :
1887 : : /* get resources for incoming packets */
1888 : 0 : rc = rte_pktmbuf_alloc_bulk(rxq->mb_pool, mbufs, count);
1889 [ # # ]: 0 : if (unlikely(rc < 0)) {
1890 : 0 : rte_atomic64_inc(&rxq->adapter->drv_stats->rx_nombuf);
1891 : 0 : ++rxq->rx_stats.mbuf_alloc_fail;
1892 : : PMD_RX_LOG_LINE(DEBUG, "There are not enough free buffers");
1893 : 0 : return 0;
1894 : : }
1895 : :
1896 [ # # ]: 0 : for (i = 0; i < count; i++) {
1897 : 0 : struct rte_mbuf *mbuf = mbufs[i];
1898 : : struct ena_rx_buffer *rx_info;
1899 : :
1900 [ # # ]: 0 : if (likely((i + 4) < count))
1901 : 0 : rte_prefetch0(mbufs[i + 4]);
1902 : :
1903 : 0 : req_id = rxq->empty_rx_reqs[next_to_use];
1904 : 0 : rx_info = &rxq->rx_buffer_info[req_id];
1905 : :
1906 : 0 : rc = ena_add_single_rx_desc(rxq->ena_com_io_sq, mbuf, req_id);
1907 [ # # ]: 0 : if (unlikely(rc != 0))
1908 : : break;
1909 : :
1910 : 0 : rx_info->mbuf = mbuf;
1911 : 0 : next_to_use = ENA_IDX_NEXT_MASKED(next_to_use, rxq->size_mask);
1912 : : }
1913 : :
1914 [ # # ]: 0 : if (unlikely(i < count)) {
1915 : : PMD_RX_LOG_LINE(WARNING,
1916 : : "Refilled Rx queue[%d] with only %d/%d buffers",
1917 : : rxq->id, i, count);
1918 : 0 : rte_pktmbuf_free_bulk(&mbufs[i], count - i);
1919 : 0 : ++rxq->rx_stats.refill_partial;
1920 : : }
1921 : :
1922 : : /* When we submitted free resources to device... */
1923 [ # # ]: 0 : if (likely(i > 0)) {
1924 : : /* ...let HW know that it can fill buffers with data. */
1925 : 0 : ena_com_write_rx_sq_doorbell(rxq->ena_com_io_sq);
1926 : :
1927 : 0 : rxq->next_to_use = next_to_use;
1928 : : }
1929 : :
1930 : 0 : return i;
1931 : : }
1932 : :
1933 [ # # ]: 0 : static size_t ena_get_metrics_entries(struct ena_adapter *adapter)
1934 : : {
1935 : : struct ena_com_dev *ena_dev = &adapter->ena_dev;
1936 : : size_t metrics_num = 0;
1937 : :
1938 [ # # ]: 0 : if (ena_com_get_cap(ena_dev, ENA_ADMIN_CUSTOMER_METRICS))
1939 : : metrics_num = ENA_STATS_ARRAY_METRICS;
1940 [ # # ]: 0 : else if (ena_com_get_cap(ena_dev, ENA_ADMIN_ENI_STATS))
1941 : : metrics_num = ENA_STATS_ARRAY_METRICS_LEGACY;
1942 : 0 : PMD_DRV_LOG_LINE(NOTICE, "0x%x customer metrics are supported", (unsigned int)metrics_num);
1943 : : if (metrics_num > ENA_MAX_CUSTOMER_METRICS) {
1944 : : PMD_DRV_LOG_LINE(NOTICE, "Not enough space for the requested customer metrics");
1945 : : metrics_num = ENA_MAX_CUSTOMER_METRICS;
1946 : : }
1947 : 0 : return metrics_num;
1948 : : }
1949 : :
1950 : 0 : static int ena_device_init(struct ena_adapter *adapter,
1951 : : struct rte_pci_device *pdev,
1952 : : struct ena_com_dev_get_features_ctx *get_feat_ctx)
1953 : : {
1954 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
1955 : : uint32_t aenq_groups;
1956 : : int dma_width, rc;
1957 : : bool readless_supported;
1958 : :
1959 : : /* Initialize mmio registers */
1960 : 0 : rc = ena_com_mmio_reg_read_request_init(ena_dev);
1961 [ # # ]: 0 : if (rc) {
1962 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to init MMIO read less");
1963 : 0 : return rc;
1964 : : }
1965 : :
1966 : : /* The PCIe configuration space revision id indicate if mmio reg
1967 : : * read is disabled.
1968 : : */
1969 : 0 : readless_supported = !(pdev->id.class_id & ENA_MMIO_DISABLE_REG_READ);
1970 : 0 : ena_com_set_mmio_read_mode(ena_dev, readless_supported);
1971 : :
1972 : : /* reset device */
1973 : 0 : rc = ena_com_dev_reset(ena_dev, ENA_REGS_RESET_NORMAL);
1974 [ # # ]: 0 : if (rc) {
1975 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot reset device");
1976 : 0 : goto err_mmio_read_less;
1977 : : }
1978 : :
1979 : : /* check FW version */
1980 : 0 : rc = ena_com_validate_version(ena_dev);
1981 [ # # ]: 0 : if (rc) {
1982 : 0 : PMD_DRV_LOG_LINE(ERR, "Device version is too low");
1983 : 0 : goto err_mmio_read_less;
1984 : : }
1985 : :
1986 : 0 : dma_width = ena_com_get_dma_width(ena_dev);
1987 [ # # ]: 0 : if (unlikely(dma_width < 0)) {
1988 : 0 : PMD_DRV_LOG_LINE(ERR, "Invalid dma width value %d", dma_width);
1989 : : rc = dma_width;
1990 : 0 : goto err_mmio_read_less;
1991 : : }
1992 : :
1993 : : /* ENA device administration layer init */
1994 : 0 : rc = ena_com_admin_init(ena_dev, &aenq_handlers);
1995 [ # # ]: 0 : if (rc) {
1996 : 0 : PMD_DRV_LOG_LINE(ERR,
1997 : : "Cannot initialize ENA admin queue");
1998 : 0 : goto err_mmio_read_less;
1999 : : }
2000 : :
2001 : : /* To enable the msix interrupts the driver needs to know the number
2002 : : * of queues. So the driver uses polling mode to retrieve this
2003 : : * information.
2004 : : */
2005 : 0 : ena_com_set_admin_polling_mode(ena_dev, true);
2006 : :
2007 : 0 : ena_config_host_info(ena_dev);
2008 : :
2009 : : /* Get Device Attributes and features */
2010 : 0 : rc = ena_com_get_dev_attr_feat(ena_dev, get_feat_ctx);
2011 [ # # ]: 0 : if (rc) {
2012 : 0 : PMD_DRV_LOG_LINE(ERR,
2013 : : "Cannot get attribute for ENA device, rc: %d", rc);
2014 : 0 : goto err_admin_init;
2015 : : }
2016 : :
2017 : 0 : rc = ena_com_get_hw_timestamping_support(ena_dev,
2018 : : &adapter->ts.hw_tx_supported,
2019 : : &adapter->ts.hw_rx_supported);
2020 [ # # ]: 0 : if (unlikely(rc && rc != ENA_COM_UNSUPPORTED)) {
2021 : 0 : PMD_DRV_LOG_LINE(ERR,
2022 : : "Cannot get HW timestamping support, rc: %d", rc);
2023 : 0 : goto err_admin_init;
2024 : : }
2025 : :
2026 : : aenq_groups = BIT(ENA_ADMIN_LINK_CHANGE) |
2027 : : BIT(ENA_ADMIN_KEEP_ALIVE) |
2028 : : BIT(ENA_ADMIN_CONF_NOTIFICATIONS);
2029 : :
2030 : 0 : aenq_groups &= get_feat_ctx->aenq.supported_groups;
2031 : :
2032 : 0 : adapter->all_aenq_groups = aenq_groups;
2033 : : /* The actual supported number of metrics is negotiated with the device at runtime */
2034 : 0 : adapter->metrics_num = ena_get_metrics_entries(adapter);
2035 : :
2036 : 0 : return 0;
2037 : :
2038 : 0 : err_admin_init:
2039 : 0 : ena_com_admin_destroy(ena_dev);
2040 : :
2041 : 0 : err_mmio_read_less:
2042 : 0 : ena_com_mmio_reg_read_request_destroy(ena_dev);
2043 : :
2044 : 0 : return rc;
2045 : : }
2046 : :
2047 : 0 : static void ena_control_path_handler(void *cb_arg)
2048 : : {
2049 : : struct rte_eth_dev *dev = cb_arg;
2050 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
2051 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
2052 : :
2053 [ # # ]: 0 : if (likely(adapter->state != ENA_ADAPTER_STATE_CLOSED)) {
2054 : 0 : ena_com_admin_q_comp_intr_handler(ena_dev);
2055 : 0 : ena_com_aenq_intr_handler(ena_dev, dev);
2056 : : }
2057 : 0 : }
2058 : :
2059 : 0 : static void ena_control_path_poll_handler(void *cb_arg)
2060 : : {
2061 : : struct rte_eth_dev *dev = cb_arg;
2062 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
2063 : : int rc;
2064 : :
2065 [ # # ]: 0 : if (likely(adapter->state != ENA_ADAPTER_STATE_CLOSED)) {
2066 : 0 : ena_control_path_handler(cb_arg);
2067 : 0 : rc = rte_eal_alarm_set(adapter->control_path_poll_interval,
2068 : : ena_control_path_poll_handler, cb_arg);
2069 [ # # ]: 0 : if (unlikely(rc != 0)) {
2070 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to retrigger control path alarm");
2071 : : ena_trigger_reset(adapter, ENA_REGS_RESET_GENERIC);
2072 : : }
2073 : : }
2074 : 0 : }
2075 : :
2076 : 0 : static void check_for_missing_keep_alive(struct ena_adapter *adapter)
2077 : : {
2078 [ # # ]: 0 : if (!(adapter->active_aenq_groups & BIT(ENA_ADMIN_KEEP_ALIVE)))
2079 : : return;
2080 : :
2081 [ # # ]: 0 : if (adapter->keep_alive_timeout == ENA_HW_HINTS_NO_TIMEOUT)
2082 : : return;
2083 : :
2084 [ # # ]: 0 : if (unlikely((rte_get_timer_cycles() - adapter->timestamp_wd) >=
2085 : : adapter->keep_alive_timeout)) {
2086 : 0 : PMD_DRV_LOG_LINE(ERR, "Keep alive timeout");
2087 : : ena_trigger_reset(adapter, ENA_REGS_RESET_KEEP_ALIVE_TO);
2088 : 0 : ++adapter->dev_stats.wd_expired;
2089 : : }
2090 : : }
2091 : :
2092 : : /* Check if admin queue is enabled */
2093 : 0 : static void check_for_admin_com_state(struct ena_adapter *adapter)
2094 : : {
2095 [ # # ]: 0 : if (unlikely(!ena_com_get_admin_running_state(&adapter->ena_dev))) {
2096 : 0 : PMD_DRV_LOG_LINE(ERR, "ENA admin queue is not in running state");
2097 : : ena_trigger_reset(adapter, ENA_REGS_RESET_ADMIN_TO);
2098 : : }
2099 : 0 : }
2100 : :
2101 : 0 : static int check_for_tx_completion_in_queue(struct ena_adapter *adapter,
2102 : : struct ena_ring *tx_ring)
2103 : : {
2104 : : struct ena_tx_buffer *tx_buf;
2105 : : uint64_t timestamp;
2106 : : uint64_t completion_delay;
2107 : : uint32_t missed_tx = 0;
2108 : : unsigned int i;
2109 : : int rc = 0;
2110 : :
2111 [ # # ]: 0 : for (i = 0; i < tx_ring->ring_size; ++i) {
2112 : 0 : tx_buf = &tx_ring->tx_buffer_info[i];
2113 : 0 : timestamp = tx_buf->timestamp;
2114 : :
2115 [ # # ]: 0 : if (timestamp == 0)
2116 : 0 : continue;
2117 : :
2118 : 0 : completion_delay = rte_get_timer_cycles() - timestamp;
2119 [ # # ]: 0 : if (completion_delay > adapter->missing_tx_completion_to) {
2120 [ # # ]: 0 : if (unlikely(!tx_buf->print_once)) {
2121 : : PMD_TX_LOG_LINE(WARNING,
2122 : : "Found a Tx that wasn't completed on time, qid %d, index %d. "
2123 : : "Missing Tx outstanding for %" PRIu64 " msecs.",
2124 : : tx_ring->id, i, completion_delay /
2125 : : rte_get_timer_hz() * 1000);
2126 : 0 : tx_buf->print_once = true;
2127 : : }
2128 : 0 : ++missed_tx;
2129 : : }
2130 : : }
2131 : :
2132 [ # # ]: 0 : if (unlikely(missed_tx > tx_ring->missing_tx_completion_threshold)) {
2133 : 0 : PMD_DRV_LOG_LINE(ERR,
2134 : : "The number of lost Tx completions is above the threshold (%d > %d). "
2135 : : "Trigger the device reset.",
2136 : : missed_tx,
2137 : : tx_ring->missing_tx_completion_threshold);
2138 : 0 : adapter->reset_reason = ENA_REGS_RESET_MISS_TX_CMPL;
2139 : 0 : adapter->trigger_reset = true;
2140 : : rc = -EIO;
2141 : : }
2142 : :
2143 : 0 : tx_ring->tx_stats.missed_tx += missed_tx;
2144 : :
2145 : 0 : return rc;
2146 : : }
2147 : :
2148 : 0 : static void check_for_tx_completions(struct ena_adapter *adapter)
2149 : : {
2150 : : struct ena_ring *tx_ring;
2151 : : uint64_t tx_cleanup_delay;
2152 : : size_t qid;
2153 : : int budget;
2154 : 0 : uint16_t nb_tx_queues = adapter->edev_data->nb_tx_queues;
2155 : :
2156 [ # # ]: 0 : if (adapter->missing_tx_completion_to == ENA_HW_HINTS_NO_TIMEOUT)
2157 : : return;
2158 : :
2159 : : nb_tx_queues = adapter->edev_data->nb_tx_queues;
2160 : 0 : budget = adapter->missing_tx_completion_budget;
2161 : :
2162 : 0 : qid = adapter->last_tx_comp_qid;
2163 [ # # ]: 0 : while (budget-- > 0) {
2164 : 0 : tx_ring = &adapter->tx_ring[qid];
2165 : :
2166 : : /* Tx cleanup is called only by the burst function and can be
2167 : : * called dynamically by the application. Also cleanup is
2168 : : * limited by the threshold. To avoid false detection of the
2169 : : * missing HW Tx completion, get the delay since last cleanup
2170 : : * function was called.
2171 : : */
2172 : 0 : tx_cleanup_delay = rte_get_timer_cycles() -
2173 : 0 : tx_ring->last_cleanup_ticks;
2174 [ # # ]: 0 : if (tx_cleanup_delay < adapter->tx_cleanup_stall_delay)
2175 : 0 : check_for_tx_completion_in_queue(adapter, tx_ring);
2176 : 0 : qid = (qid + 1) % nb_tx_queues;
2177 : : }
2178 : :
2179 : 0 : adapter->last_tx_comp_qid = qid;
2180 : : }
2181 : :
2182 : 0 : static void ena_timer_wd_callback(__rte_unused struct rte_timer *timer,
2183 : : void *arg)
2184 : : {
2185 : : struct rte_eth_dev *dev = arg;
2186 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
2187 : :
2188 [ # # ]: 0 : if (unlikely(adapter->trigger_reset))
2189 : : return;
2190 : :
2191 : 0 : check_for_missing_keep_alive(adapter);
2192 : 0 : check_for_admin_com_state(adapter);
2193 : 0 : check_for_tx_completions(adapter);
2194 : :
2195 [ # # ]: 0 : if (unlikely(adapter->trigger_reset)) {
2196 : 0 : PMD_DRV_LOG_LINE(ERR, "Trigger reset is on");
2197 : 0 : rte_eth_dev_callback_process(dev, RTE_ETH_EVENT_INTR_RESET,
2198 : : NULL);
2199 : : }
2200 : : }
2201 : :
2202 : : static inline void
2203 : : set_default_llq_configurations(struct ena_llq_configurations *llq_config,
2204 : : struct ena_admin_feature_llq_desc *llq,
2205 : : bool use_large_llq_hdr)
2206 : : {
2207 : 0 : llq_config->llq_header_location = ENA_ADMIN_INLINE_HEADER;
2208 : 0 : llq_config->llq_stride_ctrl = ENA_ADMIN_MULTIPLE_DESCS_PER_ENTRY;
2209 : 0 : llq_config->llq_num_decs_before_header =
2210 : : ENA_ADMIN_LLQ_NUM_DESCS_BEFORE_HEADER_2;
2211 : :
2212 : 0 : if (use_large_llq_hdr &&
2213 [ # # ]: 0 : (llq->entry_size_ctrl_supported & ENA_ADMIN_LIST_ENTRY_SIZE_256B)) {
2214 : 0 : llq_config->llq_ring_entry_size =
2215 : : ENA_ADMIN_LIST_ENTRY_SIZE_256B;
2216 : 0 : llq_config->llq_ring_entry_size_value = 256;
2217 : : } else {
2218 : 0 : llq_config->llq_ring_entry_size =
2219 : : ENA_ADMIN_LIST_ENTRY_SIZE_128B;
2220 : 0 : llq_config->llq_ring_entry_size_value = 128;
2221 : : }
2222 : : }
2223 : :
2224 : : static int
2225 : 0 : ena_set_queues_placement_policy(struct ena_adapter *adapter,
2226 : : struct ena_com_dev *ena_dev,
2227 : : struct ena_admin_feature_llq_desc *llq,
2228 : : struct ena_llq_configurations *llq_default_configurations)
2229 : : {
2230 : : int rc;
2231 : : u32 llq_feature_mask;
2232 : :
2233 [ # # ]: 0 : if (adapter->llq_header_policy == ENA_LLQ_POLICY_DISABLED) {
2234 : 0 : PMD_DRV_LOG_LINE(WARNING,
2235 : : "NOTE: LLQ has been disabled as per user's request. "
2236 : : "This may lead to a huge performance degradation!");
2237 : 0 : ena_dev->tx_mem_queue_type = ENA_ADMIN_PLACEMENT_POLICY_HOST;
2238 : 0 : return 0;
2239 : : }
2240 : :
2241 : : llq_feature_mask = 1 << ENA_ADMIN_LLQ;
2242 [ # # ]: 0 : if (!(ena_dev->supported_features & llq_feature_mask)) {
2243 : 0 : PMD_DRV_LOG_LINE(INFO,
2244 : : "LLQ is not supported. Fallback to host mode policy.");
2245 : 0 : ena_dev->tx_mem_queue_type = ENA_ADMIN_PLACEMENT_POLICY_HOST;
2246 : 0 : return 0;
2247 : : }
2248 : :
2249 [ # # ]: 0 : if (adapter->dev_mem_base == NULL) {
2250 : 0 : PMD_DRV_LOG_LINE(ERR,
2251 : : "LLQ is advertised as supported, but device doesn't expose mem bar");
2252 : 0 : ena_dev->tx_mem_queue_type = ENA_ADMIN_PLACEMENT_POLICY_HOST;
2253 : 0 : return 0;
2254 : : }
2255 : :
2256 : 0 : rc = ena_com_config_dev_mode(ena_dev, llq, llq_default_configurations);
2257 [ # # ]: 0 : if (unlikely(rc)) {
2258 : 0 : PMD_INIT_LOG_LINE(WARNING,
2259 : : "Failed to config dev mode. Fallback to host mode policy.");
2260 : 0 : ena_dev->tx_mem_queue_type = ENA_ADMIN_PLACEMENT_POLICY_HOST;
2261 : 0 : return 0;
2262 : : }
2263 : :
2264 : : /* Nothing to config, exit */
2265 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_HOST)
2266 : : return 0;
2267 : :
2268 : 0 : ena_dev->mem_bar = adapter->dev_mem_base;
2269 : :
2270 : 0 : return 0;
2271 : : }
2272 : :
2273 : 0 : static uint32_t ena_calc_max_io_queue_num(struct ena_com_dev *ena_dev,
2274 : : struct ena_com_dev_get_features_ctx *get_feat_ctx)
2275 : : {
2276 : : uint32_t io_tx_sq_num, io_tx_cq_num, io_rx_num, max_num_io_queues;
2277 : :
2278 : : /* Regular queues capabilities */
2279 [ # # ]: 0 : if (ena_dev->supported_features & BIT(ENA_ADMIN_MAX_QUEUES_EXT)) {
2280 : : struct ena_admin_queue_ext_feature_fields *max_queue_ext =
2281 : : &get_feat_ctx->max_queue_ext.max_queue_ext;
2282 : 0 : io_rx_num = RTE_MIN(max_queue_ext->max_rx_sq_num,
2283 : : max_queue_ext->max_rx_cq_num);
2284 : 0 : io_tx_sq_num = max_queue_ext->max_tx_sq_num;
2285 : 0 : io_tx_cq_num = max_queue_ext->max_tx_cq_num;
2286 : : } else {
2287 : : struct ena_admin_queue_feature_desc *max_queues =
2288 : : &get_feat_ctx->max_queues;
2289 : 0 : io_tx_sq_num = max_queues->max_sq_num;
2290 : 0 : io_tx_cq_num = max_queues->max_cq_num;
2291 : 0 : io_rx_num = RTE_MIN(io_tx_sq_num, io_tx_cq_num);
2292 : : }
2293 : :
2294 : : /* In case of LLQ use the llq number in the get feature cmd */
2295 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_DEV)
2296 : 0 : io_tx_sq_num = get_feat_ctx->llq.max_llq_num;
2297 : :
2298 : 0 : max_num_io_queues = RTE_MIN(ENA_MAX_NUM_IO_QUEUES, io_rx_num);
2299 : 0 : max_num_io_queues = RTE_MIN(max_num_io_queues, io_tx_sq_num);
2300 : 0 : max_num_io_queues = RTE_MIN(max_num_io_queues, io_tx_cq_num);
2301 : :
2302 [ # # ]: 0 : if (unlikely(max_num_io_queues == 0)) {
2303 : 0 : PMD_DRV_LOG_LINE(ERR, "Number of IO queues cannot not be 0");
2304 : 0 : return -EFAULT;
2305 : : }
2306 : :
2307 : : return max_num_io_queues;
2308 : : }
2309 : :
2310 : : static void
2311 : 0 : ena_set_offloads(struct ena_offloads *offloads,
2312 : : struct ena_admin_feature_offload_desc *offload_desc)
2313 : : {
2314 [ # # ]: 0 : if (offload_desc->tx & ENA_ADMIN_FEATURE_OFFLOAD_DESC_TSO_IPV4_MASK)
2315 : 0 : offloads->tx_offloads |= ENA_IPV4_TSO;
2316 : :
2317 : : /* Tx IPv4 checksum offloads */
2318 [ # # ]: 0 : if (offload_desc->tx &
2319 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_TX_L3_CSUM_IPV4_MASK)
2320 : 0 : offloads->tx_offloads |= ENA_L3_IPV4_CSUM;
2321 [ # # ]: 0 : if (offload_desc->tx &
2322 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_TX_L4_IPV4_CSUM_FULL_MASK)
2323 : 0 : offloads->tx_offloads |= ENA_L4_IPV4_CSUM;
2324 [ # # ]: 0 : if (offload_desc->tx &
2325 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_TX_L4_IPV4_CSUM_PART_MASK)
2326 : 0 : offloads->tx_offloads |= ENA_L4_IPV4_CSUM_PARTIAL;
2327 : :
2328 : : /* Tx IPv6 checksum offloads */
2329 [ # # ]: 0 : if (offload_desc->tx &
2330 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_TX_L4_IPV6_CSUM_FULL_MASK)
2331 : 0 : offloads->tx_offloads |= ENA_L4_IPV6_CSUM;
2332 [ # # ]: 0 : if (offload_desc->tx &
2333 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_TX_L4_IPV6_CSUM_PART_MASK)
2334 : 0 : offloads->tx_offloads |= ENA_L4_IPV6_CSUM_PARTIAL;
2335 : :
2336 : : /* Rx IPv4 checksum offloads */
2337 [ # # ]: 0 : if (offload_desc->rx_supported &
2338 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_RX_L3_CSUM_IPV4_MASK)
2339 : 0 : offloads->rx_offloads |= ENA_L3_IPV4_CSUM;
2340 [ # # ]: 0 : if (offload_desc->rx_supported &
2341 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_RX_L4_IPV4_CSUM_MASK)
2342 : 0 : offloads->rx_offloads |= ENA_L4_IPV4_CSUM;
2343 : :
2344 : : /* Rx IPv6 checksum offloads */
2345 [ # # ]: 0 : if (offload_desc->rx_supported &
2346 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_RX_L4_IPV6_CSUM_MASK)
2347 : 0 : offloads->rx_offloads |= ENA_L4_IPV6_CSUM;
2348 : :
2349 [ # # ]: 0 : if (offload_desc->rx_supported &
2350 : : ENA_ADMIN_FEATURE_OFFLOAD_DESC_RX_HASH_MASK)
2351 : 0 : offloads->rx_offloads |= ENA_RX_RSS_HASH;
2352 : 0 : }
2353 : :
2354 : 0 : static int ena_init_once(void)
2355 : : {
2356 : : static bool init_done;
2357 : :
2358 [ # # ]: 0 : if (init_done)
2359 : : return 0;
2360 : :
2361 [ # # ]: 0 : if (rte_eal_process_type() == RTE_PROC_PRIMARY) {
2362 : : /* Init timer subsystem for the ENA timer service. */
2363 : 0 : rte_timer_subsystem_init();
2364 : : /* Register handler for requests from secondary processes. */
2365 : 0 : rte_mp_action_register(ENA_MP_NAME, ena_mp_primary_handle);
2366 : : }
2367 : :
2368 : 0 : init_done = true;
2369 : 0 : return 0;
2370 : : }
2371 : :
2372 : : /*
2373 : : * Returns PCI BAR virtual address.
2374 : : * If the physical address is not page-aligned,
2375 : : * adjusts the virtual address by the page offset.
2376 : : * Assumes page size is a power of 2.
2377 : : */
2378 : 0 : static void *pci_bar_addr(struct rte_pci_device *dev, uint32_t bar)
2379 : : {
2380 : : const struct rte_mem_resource *res = &dev->mem_resource[bar];
2381 : 0 : size_t offset = res->phys_addr % rte_mem_page_size();
2382 : 0 : void *vaddr = RTE_PTR_ADD(res->addr, offset);
2383 : :
2384 : 0 : PMD_INIT_LOG_LINE(INFO, "PCI BAR [%u]: phys_addr=0x%" PRIx64 ", addr=%p, offset=0x%zx, adjusted_addr=%p",
2385 : : bar, res->phys_addr, res->addr, offset, vaddr);
2386 : :
2387 : 0 : return vaddr;
2388 : : }
2389 : :
2390 : 0 : static int eth_ena_dev_init(struct rte_eth_dev *eth_dev)
2391 : : {
2392 : 0 : struct ena_calc_queue_size_ctx calc_queue_ctx = { 0 };
2393 : : struct rte_pci_device *pci_dev;
2394 : : struct rte_intr_handle *intr_handle;
2395 : 0 : struct ena_adapter *adapter = eth_dev->data->dev_private;
2396 : 0 : struct ena_com_dev *ena_dev = &adapter->ena_dev;
2397 : : struct ena_com_dev_get_features_ctx get_feat_ctx;
2398 : : struct ena_llq_configurations llq_config;
2399 : : const char *queue_type_str;
2400 : : uint32_t max_num_io_queues;
2401 : : int rc;
2402 : : static int adapters_found;
2403 : : bool disable_meta_caching;
2404 : : size_t indirect_table_size;
2405 : :
2406 : 0 : eth_dev->dev_ops = &ena_dev_ops;
2407 : 0 : eth_dev->rx_pkt_burst = ð_ena_recv_pkts;
2408 : 0 : eth_dev->tx_pkt_burst = ð_ena_xmit_pkts;
2409 : 0 : eth_dev->tx_pkt_prepare = ð_ena_prep_pkts;
2410 : :
2411 : 0 : rc = ena_init_once();
2412 [ # # ]: 0 : if (rc != 0)
2413 : : return rc;
2414 : :
2415 [ # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY)
2416 : : return 0;
2417 : :
2418 : 0 : eth_dev->data->dev_flags |= RTE_ETH_DEV_AUTOFILL_QUEUE_XSTATS;
2419 : :
2420 : : memset(adapter, 0, sizeof(struct ena_adapter));
2421 : : ena_dev = &adapter->ena_dev;
2422 : :
2423 : 0 : adapter->edev_data = eth_dev->data;
2424 : :
2425 : 0 : pci_dev = RTE_ETH_DEV_TO_PCI(eth_dev);
2426 : :
2427 : 0 : PMD_INIT_LOG_LINE(INFO, "Initializing " PCI_PRI_FMT,
2428 : : pci_dev->addr.domain,
2429 : : pci_dev->addr.bus,
2430 : : pci_dev->addr.devid,
2431 : : pci_dev->addr.function);
2432 : :
2433 : 0 : intr_handle = pci_dev->intr_handle;
2434 : :
2435 : 0 : adapter->regs = pci_bar_addr(pci_dev, ENA_REGS_BAR);
2436 [ # # ]: 0 : if (!adapter->regs) {
2437 : 0 : PMD_INIT_LOG_LINE(CRIT, "Failed to access registers BAR(%d)",
2438 : : ENA_REGS_BAR);
2439 : 0 : return -ENXIO;
2440 : : }
2441 : 0 : ena_dev->reg_bar = adapter->regs;
2442 : :
2443 : : /* Memory BAR may be NULL on non LLQ supported devices */
2444 : 0 : adapter->dev_mem_base = pci_bar_addr(pci_dev, ENA_MEM_BAR);
2445 : :
2446 : : /* Pass device data as a pointer which can be passed to the IO functions
2447 : : * by the ena_com (for example - the memory allocation).
2448 : : */
2449 : 0 : ena_dev->dmadev = eth_dev->data;
2450 : :
2451 : 0 : adapter->id_number = adapters_found;
2452 : :
2453 : 0 : snprintf(adapter->name, ENA_NAME_MAX_LEN, "ena_%d",
2454 : : adapter->id_number);
2455 : :
2456 : : /* Assign default devargs values */
2457 : 0 : adapter->missing_tx_completion_to = ENA_TX_TIMEOUT;
2458 : 0 : adapter->llq_header_policy = ENA_LLQ_POLICY_RECOMMENDED;
2459 : :
2460 : : /* Get user bypass */
2461 : 0 : rc = ena_parse_devargs(adapter, pci_dev->device.devargs);
2462 [ # # ]: 0 : if (rc != 0) {
2463 : 0 : PMD_INIT_LOG_LINE(CRIT, "Failed to parse devargs");
2464 : 0 : goto err;
2465 : : }
2466 : 0 : rc = ena_com_allocate_customer_metrics_buffer(ena_dev);
2467 [ # # ]: 0 : if (rc != 0) {
2468 : 0 : PMD_INIT_LOG_LINE(CRIT, "Failed to allocate customer metrics buffer");
2469 : 0 : goto err;
2470 : : }
2471 : :
2472 : : /* device specific initialization routine */
2473 : 0 : rc = ena_device_init(adapter, pci_dev, &get_feat_ctx);
2474 [ # # ]: 0 : if (rc) {
2475 : 0 : PMD_INIT_LOG_LINE(CRIT, "Failed to init ENA device");
2476 : 0 : goto err_metrics_delete;
2477 : : }
2478 : :
2479 : : /* Check if device supports LSC */
2480 [ # # ]: 0 : if (!(adapter->all_aenq_groups & BIT(ENA_ADMIN_LINK_CHANGE)))
2481 : 0 : adapter->edev_data->dev_flags &= ~RTE_ETH_DEV_INTR_LSC;
2482 : :
2483 : 0 : bool use_large_llq_hdr = ena_use_large_llq_hdr(adapter,
2484 : 0 : get_feat_ctx.llq.entry_size_recommended);
2485 [ # # ]: 0 : set_default_llq_configurations(&llq_config, &get_feat_ctx.llq, use_large_llq_hdr);
2486 : 0 : rc = ena_set_queues_placement_policy(adapter, ena_dev,
2487 : : &get_feat_ctx.llq, &llq_config);
2488 [ # # ]: 0 : if (unlikely(rc)) {
2489 : 0 : PMD_INIT_LOG_LINE(CRIT, "Failed to set placement policy");
2490 : 0 : return rc;
2491 : : }
2492 : :
2493 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_HOST) {
2494 : : queue_type_str = "Regular";
2495 : : } else {
2496 : : queue_type_str = "Low latency";
2497 : 0 : PMD_DRV_LOG_LINE(INFO, "LLQ entry size %uB", llq_config.llq_ring_entry_size_value);
2498 : : }
2499 : 0 : PMD_DRV_LOG_LINE(INFO, "Placement policy: %s", queue_type_str);
2500 : :
2501 : 0 : calc_queue_ctx.ena_dev = ena_dev;
2502 : 0 : calc_queue_ctx.get_feat_ctx = &get_feat_ctx;
2503 : :
2504 : 0 : max_num_io_queues = ena_calc_max_io_queue_num(ena_dev, &get_feat_ctx);
2505 : 0 : rc = ena_calc_io_queue_size(&calc_queue_ctx, use_large_llq_hdr);
2506 [ # # ]: 0 : if (unlikely((rc != 0) || (max_num_io_queues == 0))) {
2507 : : rc = -EFAULT;
2508 : 0 : goto err_device_destroy;
2509 : : }
2510 : :
2511 : 0 : adapter->max_tx_ring_size = calc_queue_ctx.max_tx_queue_size;
2512 : 0 : adapter->max_rx_ring_size = calc_queue_ctx.max_rx_queue_size;
2513 : 0 : adapter->max_tx_sgl_size = calc_queue_ctx.max_tx_sgl_size;
2514 : 0 : adapter->max_rx_sgl_size = calc_queue_ctx.max_rx_sgl_size;
2515 : 0 : adapter->max_num_io_queues = max_num_io_queues;
2516 : :
2517 [ # # ]: 0 : if (ena_dev->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_DEV) {
2518 : 0 : disable_meta_caching =
2519 : 0 : !!(get_feat_ctx.llq.accel_mode.u.get.supported_flags &
2520 : : BIT(ENA_ADMIN_DISABLE_META_CACHING));
2521 : : } else {
2522 : : disable_meta_caching = false;
2523 : : }
2524 : :
2525 : : /* prepare ring structures */
2526 : 0 : ena_init_rings(adapter, disable_meta_caching);
2527 : :
2528 : 0 : ena_config_debug_area(adapter);
2529 : :
2530 : : /* Set max MTU for this device */
2531 : 0 : adapter->max_mtu = get_feat_ctx.dev_attr.max_mtu;
2532 : :
2533 : 0 : ena_set_offloads(&adapter->offloads, &get_feat_ctx.offload);
2534 : :
2535 : : /* Copy MAC address and point DPDK to it */
2536 : 0 : eth_dev->data->mac_addrs = (struct rte_ether_addr *)adapter->mac_addr;
2537 : : rte_ether_addr_copy((struct rte_ether_addr *)
2538 : : get_feat_ctx.dev_attr.mac_addr,
2539 : : (struct rte_ether_addr *)adapter->mac_addr);
2540 : :
2541 : 0 : rc = ena_com_rss_init(ena_dev);
2542 [ # # ]: 0 : if (unlikely(rc != 0)) {
2543 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to initialize RSS in ENA device");
2544 : 0 : goto err_delete_debug_area;
2545 : : }
2546 : :
2547 : 0 : indirect_table_size = ena_rss_get_indirection_table_size(adapter);
2548 [ # # ]: 0 : if (indirect_table_size) {
2549 : 0 : adapter->indirect_table = rte_zmalloc("adapter RSS indirection table",
2550 : : sizeof(u32) * indirect_table_size,
2551 : : RTE_CACHE_LINE_SIZE);
2552 [ # # ]: 0 : if (!adapter->indirect_table) {
2553 : 0 : PMD_DRV_LOG_LINE(ERR,
2554 : : "Failed to allocate memory for RSS indirection table");
2555 : : rc = -ENOMEM;
2556 : 0 : goto err_rss_destroy;
2557 : : }
2558 : : }
2559 : 0 : adapter->drv_stats = rte_zmalloc("adapter stats",
2560 : : sizeof(*adapter->drv_stats),
2561 : : RTE_CACHE_LINE_SIZE);
2562 [ # # ]: 0 : if (!adapter->drv_stats) {
2563 : 0 : PMD_DRV_LOG_LINE(ERR,
2564 : : "Failed to allocate memory for adapter statistics");
2565 : : rc = -ENOMEM;
2566 : 0 : goto err_indirect_table_destroy;
2567 : : }
2568 : :
2569 : : rte_spinlock_init(&adapter->admin_lock);
2570 : :
2571 [ # # ]: 0 : if (!adapter->control_path_poll_interval) {
2572 : : /* Control path interrupt mode */
2573 : 0 : rc = rte_intr_callback_register(intr_handle, ena_control_path_handler, eth_dev);
2574 [ # # ]: 0 : if (unlikely(rc < 0)) {
2575 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to register control path interrupt");
2576 : 0 : goto err_stats_destroy;
2577 : : }
2578 : 0 : rc = rte_intr_enable(intr_handle);
2579 [ # # ]: 0 : if (unlikely(rc < 0)) {
2580 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to enable control path interrupt");
2581 : 0 : goto err_control_path_destroy;
2582 : : }
2583 : 0 : ena_com_set_admin_polling_mode(ena_dev, false);
2584 : : } else {
2585 : : /* Control path polling mode */
2586 : 0 : rc = rte_eal_alarm_set(adapter->control_path_poll_interval,
2587 : : ena_control_path_poll_handler, eth_dev);
2588 [ # # ]: 0 : if (unlikely(rc != 0)) {
2589 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to set control path alarm");
2590 : 0 : goto err_control_path_destroy;
2591 : : }
2592 : : }
2593 : 0 : ena_com_admin_aenq_enable(ena_dev);
2594 : 0 : rte_timer_init(&adapter->timer_wd);
2595 : :
2596 : 0 : adapters_found++;
2597 : 0 : adapter->state = ENA_ADAPTER_STATE_INIT;
2598 : :
2599 : 0 : return 0;
2600 : 0 : err_control_path_destroy:
2601 [ # # ]: 0 : if (!adapter->control_path_poll_interval) {
2602 : 0 : rc = rte_intr_callback_unregister_sync(intr_handle,
2603 : : ena_control_path_handler,
2604 : : eth_dev);
2605 [ # # ]: 0 : if (unlikely(rc < 0))
2606 : 0 : PMD_INIT_LOG_LINE(ERR, "Failed to unregister interrupt handler");
2607 : : }
2608 : 0 : err_stats_destroy:
2609 : 0 : rte_free(adapter->drv_stats);
2610 [ # # ]: 0 : err_indirect_table_destroy:
2611 : : ena_indirect_table_release(adapter);
2612 : 0 : err_rss_destroy:
2613 : 0 : ena_com_rss_destroy(ena_dev);
2614 : 0 : err_delete_debug_area:
2615 : 0 : ena_com_delete_debug_area(ena_dev);
2616 : :
2617 : 0 : err_device_destroy:
2618 : 0 : ena_com_delete_host_info(ena_dev);
2619 : 0 : ena_com_admin_destroy(ena_dev);
2620 : 0 : err_metrics_delete:
2621 : 0 : ena_com_delete_customer_metrics_buffer(ena_dev);
2622 : : err:
2623 : : return rc;
2624 : : }
2625 : :
2626 : 0 : static int eth_ena_dev_uninit(struct rte_eth_dev *eth_dev)
2627 : : {
2628 [ # # # # ]: 0 : if (rte_eal_process_type() != RTE_PROC_PRIMARY)
2629 : : return 0;
2630 : :
2631 : 0 : ena_close(eth_dev);
2632 : :
2633 : 0 : return 0;
2634 : : }
2635 : :
2636 : 0 : static int ena_dev_configure(struct rte_eth_dev *dev)
2637 : : {
2638 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
2639 : : int rc;
2640 : :
2641 : 0 : adapter->state = ENA_ADAPTER_STATE_CONFIG;
2642 : :
2643 [ # # ]: 0 : if (dev->data->dev_conf.rxmode.mq_mode & RTE_ETH_MQ_RX_RSS_FLAG)
2644 : 0 : dev->data->dev_conf.rxmode.offloads |= RTE_ETH_RX_OFFLOAD_RSS_HASH;
2645 : 0 : dev->data->dev_conf.txmode.offloads |= RTE_ETH_TX_OFFLOAD_MULTI_SEGS;
2646 : :
2647 : : /* Scattered Rx cannot be turned off in the HW, so this capability must
2648 : : * be forced.
2649 : : */
2650 : 0 : dev->data->scattered_rx = 1;
2651 : :
2652 : 0 : adapter->last_tx_comp_qid = 0;
2653 : :
2654 : 0 : adapter->missing_tx_completion_budget =
2655 : 0 : RTE_MIN(ENA_MONITORED_TX_QUEUES, dev->data->nb_tx_queues);
2656 : :
2657 : : /* To avoid detection of the spurious Tx completion timeout due to
2658 : : * application not calling the Tx cleanup function, set timeout for the
2659 : : * Tx queue which should be half of the missing completion timeout for a
2660 : : * safety. If there will be a lot of missing Tx completions in the
2661 : : * queue, they will be detected sooner or later.
2662 : : */
2663 : 0 : adapter->tx_cleanup_stall_delay = adapter->missing_tx_completion_to / 2;
2664 : :
2665 : 0 : rc = ena_configure_aenq(adapter);
2666 [ # # ]: 0 : if (rc)
2667 : : return rc;
2668 : :
2669 : 0 : rc = ena_configure_hw_timestamping(adapter);
2670 : :
2671 : 0 : return rc;
2672 : : }
2673 : :
2674 : 0 : static void ena_init_rings(struct ena_adapter *adapter,
2675 : : bool disable_meta_caching)
2676 : : {
2677 : : size_t i;
2678 : :
2679 [ # # ]: 0 : for (i = 0; i < adapter->max_num_io_queues; i++) {
2680 : : struct ena_ring *ring = &adapter->tx_ring[i];
2681 : :
2682 : 0 : ring->configured = 0;
2683 : 0 : ring->type = ENA_RING_TYPE_TX;
2684 : 0 : ring->adapter = adapter;
2685 : 0 : ring->id = i;
2686 : 0 : ring->tx_mem_queue_type = adapter->ena_dev.tx_mem_queue_type;
2687 : 0 : ring->tx_max_header_size = adapter->ena_dev.tx_max_header_size;
2688 : 0 : ring->sgl_size = adapter->max_tx_sgl_size;
2689 : 0 : ring->disable_meta_caching = disable_meta_caching;
2690 : : }
2691 : :
2692 [ # # ]: 0 : for (i = 0; i < adapter->max_num_io_queues; i++) {
2693 : : struct ena_ring *ring = &adapter->rx_ring[i];
2694 : :
2695 : 0 : ring->configured = 0;
2696 : 0 : ring->type = ENA_RING_TYPE_RX;
2697 : 0 : ring->adapter = adapter;
2698 : 0 : ring->id = i;
2699 : 0 : ring->sgl_size = adapter->max_rx_sgl_size;
2700 : : }
2701 : 0 : }
2702 : :
2703 : : static uint64_t ena_get_rx_port_offloads(struct ena_adapter *adapter)
2704 : : {
2705 : : uint64_t port_offloads = 0;
2706 : :
2707 : 0 : if (adapter->offloads.rx_offloads & ENA_L3_IPV4_CSUM)
2708 : : port_offloads |= RTE_ETH_RX_OFFLOAD_IPV4_CKSUM;
2709 : :
2710 [ # # ]: 0 : if (adapter->offloads.rx_offloads &
2711 : : (ENA_L4_IPV4_CSUM | ENA_L4_IPV6_CSUM))
2712 : 0 : port_offloads |=
2713 : : RTE_ETH_RX_OFFLOAD_UDP_CKSUM | RTE_ETH_RX_OFFLOAD_TCP_CKSUM;
2714 : :
2715 [ # # ]: 0 : if (adapter->offloads.rx_offloads & ENA_RX_RSS_HASH)
2716 : 0 : port_offloads |= RTE_ETH_RX_OFFLOAD_RSS_HASH;
2717 : :
2718 : 0 : port_offloads |= RTE_ETH_RX_OFFLOAD_SCATTER;
2719 : :
2720 [ # # ]: 0 : if (adapter->ts.hw_rx_supported)
2721 : 0 : port_offloads |= RTE_ETH_RX_OFFLOAD_TIMESTAMP;
2722 : :
2723 : : return port_offloads;
2724 : : }
2725 : :
2726 : : static uint64_t ena_get_tx_port_offloads(struct ena_adapter *adapter)
2727 : : {
2728 : : uint64_t port_offloads = 0;
2729 : :
2730 : 0 : if (adapter->offloads.tx_offloads & ENA_IPV4_TSO)
2731 : : port_offloads |= RTE_ETH_TX_OFFLOAD_TCP_TSO;
2732 : :
2733 [ # # ]: 0 : if (adapter->offloads.tx_offloads & ENA_L3_IPV4_CSUM)
2734 : 0 : port_offloads |= RTE_ETH_TX_OFFLOAD_IPV4_CKSUM;
2735 [ # # ]: 0 : if (adapter->offloads.tx_offloads &
2736 : : (ENA_L4_IPV4_CSUM_PARTIAL | ENA_L4_IPV4_CSUM |
2737 : : ENA_L4_IPV6_CSUM | ENA_L4_IPV6_CSUM_PARTIAL))
2738 : 0 : port_offloads |=
2739 : : RTE_ETH_TX_OFFLOAD_UDP_CKSUM | RTE_ETH_TX_OFFLOAD_TCP_CKSUM;
2740 : :
2741 : : port_offloads |= RTE_ETH_TX_OFFLOAD_MULTI_SEGS;
2742 : :
2743 : 0 : port_offloads |= RTE_ETH_TX_OFFLOAD_MBUF_FAST_FREE;
2744 : :
2745 : : return port_offloads;
2746 : : }
2747 : :
2748 : : static uint64_t ena_get_rx_queue_offloads(struct ena_adapter *adapter)
2749 : : {
2750 : : RTE_SET_USED(adapter);
2751 : :
2752 : : return 0;
2753 : : }
2754 : :
2755 : : static uint64_t ena_get_tx_queue_offloads(struct ena_adapter *adapter)
2756 : : {
2757 : : uint64_t queue_offloads = 0;
2758 : : RTE_SET_USED(adapter);
2759 : :
2760 : : queue_offloads |= RTE_ETH_TX_OFFLOAD_MBUF_FAST_FREE;
2761 : :
2762 : : return queue_offloads;
2763 : : }
2764 : :
2765 : 0 : static int ena_infos_get(struct rte_eth_dev *dev,
2766 : : struct rte_eth_dev_info *dev_info)
2767 : : {
2768 : : struct ena_adapter *adapter;
2769 : : struct ena_com_dev *ena_dev;
2770 : :
2771 [ # # ]: 0 : ena_assert_msg(dev->data != NULL, "Uninitialized device\n");
2772 [ # # ]: 0 : ena_assert_msg(dev->data->dev_private != NULL, "Uninitialized device\n");
2773 : : adapter = dev->data->dev_private;
2774 : :
2775 : : ena_dev = &adapter->ena_dev;
2776 : : ena_assert_msg(ena_dev != NULL, "Uninitialized device\n");
2777 : :
2778 [ # # ]: 0 : dev_info->speed_capa =
2779 : : RTE_ETH_LINK_SPEED_1G |
2780 : : RTE_ETH_LINK_SPEED_2_5G |
2781 : : RTE_ETH_LINK_SPEED_5G |
2782 : : RTE_ETH_LINK_SPEED_10G |
2783 : : RTE_ETH_LINK_SPEED_25G |
2784 : : RTE_ETH_LINK_SPEED_40G |
2785 : : RTE_ETH_LINK_SPEED_50G |
2786 : : RTE_ETH_LINK_SPEED_100G |
2787 : : RTE_ETH_LINK_SPEED_200G |
2788 : : RTE_ETH_LINK_SPEED_400G;
2789 : :
2790 : : /* Inform framework about available features */
2791 [ # # ]: 0 : dev_info->rx_offload_capa = ena_get_rx_port_offloads(adapter);
2792 : 0 : dev_info->tx_offload_capa = ena_get_tx_port_offloads(adapter);
2793 : 0 : dev_info->rx_queue_offload_capa = ena_get_rx_queue_offloads(adapter);
2794 : 0 : dev_info->tx_queue_offload_capa = ena_get_tx_queue_offloads(adapter);
2795 : :
2796 : 0 : dev_info->flow_type_rss_offloads = ENA_ALL_RSS_HF;
2797 : 0 : dev_info->hash_key_size = ENA_HASH_KEY_SIZE;
2798 : :
2799 : 0 : dev_info->min_rx_bufsize = ENA_MIN_FRAME_LEN;
2800 : 0 : dev_info->max_rx_pktlen = adapter->max_mtu + RTE_ETHER_HDR_LEN +
2801 : : RTE_ETHER_CRC_LEN;
2802 : 0 : dev_info->min_mtu = ENA_MIN_MTU;
2803 : 0 : dev_info->max_mtu = adapter->max_mtu;
2804 : 0 : dev_info->max_mac_addrs = 1;
2805 : :
2806 : 0 : dev_info->max_rx_queues = adapter->max_num_io_queues;
2807 : 0 : dev_info->max_tx_queues = adapter->max_num_io_queues;
2808 : 0 : dev_info->reta_size = adapter->indirect_table_size;
2809 : :
2810 : 0 : dev_info->rx_desc_lim.nb_max = adapter->max_rx_ring_size;
2811 : 0 : dev_info->rx_desc_lim.nb_min = ENA_MIN_RING_DESC;
2812 : 0 : dev_info->rx_desc_lim.nb_seg_max = RTE_MIN(ENA_PKT_MAX_BUFS,
2813 : : adapter->max_rx_sgl_size);
2814 : 0 : dev_info->rx_desc_lim.nb_mtu_seg_max = RTE_MIN(ENA_PKT_MAX_BUFS,
2815 : : adapter->max_rx_sgl_size);
2816 : :
2817 : 0 : dev_info->tx_desc_lim.nb_max = adapter->max_tx_ring_size;
2818 : 0 : dev_info->tx_desc_lim.nb_min = ENA_MIN_RING_DESC;
2819 : 0 : dev_info->tx_desc_lim.nb_seg_max = RTE_MIN(ENA_PKT_MAX_BUFS,
2820 : : adapter->max_tx_sgl_size);
2821 : 0 : dev_info->tx_desc_lim.nb_mtu_seg_max = RTE_MIN(ENA_PKT_MAX_BUFS,
2822 : : adapter->max_tx_sgl_size);
2823 : :
2824 : 0 : dev_info->default_rxportconf.ring_size = RTE_MIN(ENA_DEFAULT_RING_SIZE,
2825 : : dev_info->rx_desc_lim.nb_max);
2826 : 0 : dev_info->default_txportconf.ring_size = RTE_MIN(ENA_DEFAULT_RING_SIZE,
2827 : : dev_info->tx_desc_lim.nb_max);
2828 : :
2829 : 0 : dev_info->err_handle_mode = RTE_ETH_ERROR_HANDLE_MODE_PASSIVE;
2830 : :
2831 : 0 : return 0;
2832 : : }
2833 : :
2834 : : static inline void ena_init_rx_mbuf(struct rte_mbuf *mbuf, uint16_t len)
2835 : : {
2836 : 0 : mbuf->data_len = len;
2837 : 0 : mbuf->data_off = RTE_PKTMBUF_HEADROOM;
2838 : 0 : mbuf->refcnt = 1;
2839 : 0 : mbuf->next = NULL;
2840 : : }
2841 : :
2842 : 0 : static struct rte_mbuf *ena_rx_mbuf(struct ena_ring *rx_ring,
2843 : : struct ena_com_rx_buf_info *ena_bufs,
2844 : : uint32_t descs,
2845 : : uint16_t *next_to_clean,
2846 : : uint8_t offset)
2847 : : {
2848 : : struct rte_mbuf *mbuf;
2849 : : struct rte_mbuf *mbuf_head;
2850 : : struct ena_rx_buffer *rx_info;
2851 : : int rc;
2852 : : uint16_t ntc, len, req_id, buf = 0;
2853 : :
2854 [ # # ]: 0 : if (unlikely(descs == 0))
2855 : : return NULL;
2856 : :
2857 : 0 : ntc = *next_to_clean;
2858 : :
2859 : 0 : len = ena_bufs[buf].len;
2860 : 0 : req_id = ena_bufs[buf].req_id;
2861 : :
2862 : 0 : rx_info = &rx_ring->rx_buffer_info[req_id];
2863 : :
2864 : 0 : mbuf = rx_info->mbuf;
2865 : : RTE_ASSERT(mbuf != NULL);
2866 : :
2867 : : ena_init_rx_mbuf(mbuf, len);
2868 : :
2869 : : /* Fill the mbuf head with the data specific for 1st segment. */
2870 : : mbuf_head = mbuf;
2871 : 0 : mbuf_head->nb_segs = descs;
2872 : 0 : mbuf_head->port = rx_ring->port_id;
2873 : 0 : mbuf_head->pkt_len = len;
2874 : 0 : mbuf_head->data_off += offset;
2875 : :
2876 : 0 : rx_info->mbuf = NULL;
2877 : 0 : rx_ring->empty_rx_reqs[ntc] = req_id;
2878 : 0 : ntc = ENA_IDX_NEXT_MASKED(ntc, rx_ring->size_mask);
2879 : :
2880 [ # # ]: 0 : while (--descs) {
2881 : 0 : ++buf;
2882 : 0 : len = ena_bufs[buf].len;
2883 : 0 : req_id = ena_bufs[buf].req_id;
2884 : :
2885 : 0 : rx_info = &rx_ring->rx_buffer_info[req_id];
2886 : : RTE_ASSERT(rx_info->mbuf != NULL);
2887 : :
2888 [ # # ]: 0 : if (unlikely(len == 0)) {
2889 : : /*
2890 : : * Some devices can pass descriptor with the length 0.
2891 : : * To avoid confusion, the PMD is simply putting the
2892 : : * descriptor back, as it was never used. We'll avoid
2893 : : * mbuf allocation that way.
2894 : : */
2895 : 0 : rc = ena_add_single_rx_desc(rx_ring->ena_com_io_sq,
2896 : : rx_info->mbuf, req_id);
2897 [ # # ]: 0 : if (unlikely(rc != 0)) {
2898 : : /* Free the mbuf in case of an error. */
2899 [ # # ]: 0 : rte_mbuf_raw_free(rx_info->mbuf);
2900 : : } else {
2901 : : /*
2902 : : * If there was no error, just exit the loop as
2903 : : * 0 length descriptor is always the last one.
2904 : : */
2905 : : break;
2906 : : }
2907 : : } else {
2908 : : /* Create an mbuf chain. */
2909 : 0 : mbuf->next = rx_info->mbuf;
2910 : : mbuf = mbuf->next;
2911 : :
2912 : : ena_init_rx_mbuf(mbuf, len);
2913 : 0 : mbuf_head->pkt_len += len;
2914 : : }
2915 : :
2916 : : /*
2917 : : * Mark the descriptor as depleted and perform necessary
2918 : : * cleanup.
2919 : : * This code will execute in two cases:
2920 : : * 1. Descriptor len was greater than 0 - normal situation.
2921 : : * 2. Descriptor len was 0 and we failed to add the descriptor
2922 : : * to the device. In that situation, we should try to add
2923 : : * the mbuf again in the populate routine and mark the
2924 : : * descriptor as used up by the device.
2925 : : */
2926 : 0 : rx_info->mbuf = NULL;
2927 : 0 : rx_ring->empty_rx_reqs[ntc] = req_id;
2928 : 0 : ntc = ENA_IDX_NEXT_MASKED(ntc, rx_ring->size_mask);
2929 : : }
2930 : :
2931 : 0 : *next_to_clean = ntc;
2932 : :
2933 : 0 : return mbuf_head;
2934 : : }
2935 : :
2936 : 0 : static uint16_t eth_ena_recv_pkts(void *rx_queue, struct rte_mbuf **rx_pkts,
2937 : : uint16_t nb_pkts)
2938 : : {
2939 : : struct ena_ring *rx_ring = (struct ena_ring *)(rx_queue);
2940 : : unsigned int free_queue_entries;
2941 : 0 : uint16_t next_to_clean = rx_ring->next_to_clean;
2942 : : enum ena_regs_reset_reason_types reset_reason;
2943 : : uint16_t descs_in_use;
2944 : : struct rte_mbuf *mbuf;
2945 : : uint16_t completed;
2946 : : struct ena_com_rx_ctx ena_rx_ctx;
2947 : : int i, rc = 0;
2948 : :
2949 : : #ifdef RTE_ETHDEV_DEBUG_RX
2950 : : /* Check adapter state */
2951 : : if (unlikely(rx_ring->adapter->state != ENA_ADAPTER_STATE_RUNNING)) {
2952 : : PMD_RX_LOG_LINE(ALERT,
2953 : : "Trying to receive pkts while device is NOT running");
2954 : : return 0;
2955 : : }
2956 : : #endif
2957 : :
2958 : 0 : descs_in_use = rx_ring->ring_size -
2959 : 0 : ena_com_free_q_entries(rx_ring->ena_com_io_sq) - 1;
2960 : 0 : nb_pkts = RTE_MIN(descs_in_use, nb_pkts);
2961 : :
2962 [ # # ]: 0 : for (completed = 0; completed < nb_pkts; completed++) {
2963 : 0 : ena_rx_ctx.max_bufs = rx_ring->sgl_size;
2964 : 0 : ena_rx_ctx.ena_bufs = rx_ring->ena_bufs;
2965 : 0 : ena_rx_ctx.descs = 0;
2966 : 0 : ena_rx_ctx.pkt_offset = 0;
2967 : : /* receive packet context */
2968 : 0 : rc = ena_com_rx_pkt(rx_ring->ena_com_io_cq,
2969 : : rx_ring->ena_com_io_sq,
2970 : : &ena_rx_ctx);
2971 [ # # ]: 0 : if (unlikely(rc)) {
2972 : : PMD_RX_LOG_LINE(ERR,
2973 : : "Failed to get the packet from the device, rc: %d",
2974 : : rc);
2975 [ # # # # ]: 0 : switch (rc) {
2976 : 0 : case ENA_COM_NO_SPACE:
2977 : 0 : ++rx_ring->rx_stats.bad_desc_num;
2978 : : reset_reason = ENA_REGS_RESET_TOO_MANY_RX_DESCS;
2979 : 0 : break;
2980 : 0 : case ENA_COM_FAULT:
2981 : 0 : ++rx_ring->rx_stats.bad_desc;
2982 : : reset_reason = ENA_REGS_RESET_RX_DESCRIPTOR_MALFORMED;
2983 : 0 : break;
2984 : 0 : case ENA_COM_EIO:
2985 : 0 : ++rx_ring->rx_stats.bad_req_id;
2986 : : reset_reason = ENA_REGS_RESET_INV_RX_REQ_ID;
2987 : 0 : break;
2988 : 0 : default:
2989 : 0 : ++rx_ring->rx_stats.unknown_error;
2990 : : reset_reason = ENA_REGS_RESET_DRIVER_INVALID_STATE;
2991 : 0 : break;
2992 : : }
2993 [ # # ]: 0 : ena_trigger_reset(rx_ring->adapter, reset_reason);
2994 : 0 : return 0;
2995 : : }
2996 : :
2997 : 0 : mbuf = ena_rx_mbuf(rx_ring,
2998 : : ena_rx_ctx.ena_bufs,
2999 : 0 : ena_rx_ctx.descs,
3000 : : &next_to_clean,
3001 : 0 : ena_rx_ctx.pkt_offset);
3002 [ # # ]: 0 : if (unlikely(mbuf == NULL)) {
3003 [ # # ]: 0 : for (i = 0; i < ena_rx_ctx.descs; ++i) {
3004 : 0 : rx_ring->empty_rx_reqs[next_to_clean] =
3005 : 0 : rx_ring->ena_bufs[i].req_id;
3006 : 0 : next_to_clean = ENA_IDX_NEXT_MASKED(
3007 : : next_to_clean, rx_ring->size_mask);
3008 : : }
3009 : : break;
3010 : : }
3011 : :
3012 : : /* fill mbuf attributes if any */
3013 : 0 : ena_rx_mbuf_prepare(rx_ring, mbuf, &ena_rx_ctx);
3014 : :
3015 [ # # ]: 0 : if (unlikely(mbuf->ol_flags &
3016 : : (RTE_MBUF_F_RX_IP_CKSUM_BAD | RTE_MBUF_F_RX_L4_CKSUM_BAD)))
3017 : 0 : rte_atomic64_inc(&rx_ring->adapter->drv_stats->ierrors);
3018 : :
3019 : 0 : rx_pkts[completed] = mbuf;
3020 : 0 : rx_ring->rx_stats.bytes += mbuf->pkt_len;
3021 : : }
3022 : :
3023 : 0 : rx_ring->rx_stats.cnt += completed;
3024 : 0 : rx_ring->next_to_clean = next_to_clean;
3025 : :
3026 [ # # ]: 0 : free_queue_entries = ena_com_free_q_entries(rx_ring->ena_com_io_sq);
3027 : :
3028 : : /* Burst refill to save doorbells, memory barriers, const interval */
3029 [ # # ]: 0 : if (free_queue_entries >= rx_ring->rx_free_thresh) {
3030 : 0 : ena_populate_rx_queue(rx_ring, free_queue_entries);
3031 : : }
3032 : :
3033 : : return completed;
3034 : : }
3035 : :
3036 : : static uint16_t
3037 : 0 : eth_ena_prep_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
3038 : : uint16_t nb_pkts)
3039 : : {
3040 : : int32_t ret;
3041 : : uint32_t i;
3042 : : struct rte_mbuf *m;
3043 : : struct ena_ring *tx_ring = (struct ena_ring *)(tx_queue);
3044 : 0 : struct ena_adapter *adapter = tx_ring->adapter;
3045 : : struct rte_ipv4_hdr *ip_hdr;
3046 : : uint64_t ol_flags;
3047 : : uint64_t l4_csum_flag;
3048 : : uint64_t dev_offload_capa;
3049 : : uint16_t frag_field;
3050 : : bool need_pseudo_csum;
3051 : :
3052 : 0 : dev_offload_capa = adapter->offloads.tx_offloads;
3053 [ # # ]: 0 : for (i = 0; i != nb_pkts; i++) {
3054 : 0 : m = tx_pkts[i];
3055 : 0 : ol_flags = m->ol_flags;
3056 : :
3057 : : /* Check if any offload flag was set */
3058 [ # # ]: 0 : if (ol_flags == 0)
3059 : 0 : continue;
3060 : :
3061 : 0 : l4_csum_flag = ol_flags & RTE_MBUF_F_TX_L4_MASK;
3062 : : /* SCTP checksum offload is not supported by the ENA. */
3063 [ # # # # ]: 0 : if ((ol_flags & ENA_TX_OFFLOAD_NOTSUP_MASK) ||
3064 : : l4_csum_flag == RTE_MBUF_F_TX_SCTP_CKSUM) {
3065 : : PMD_TX_LOG_LINE(DEBUG,
3066 : : "mbuf[%" PRIu32 "] has unsupported offloads flags set: 0x%" PRIu64,
3067 : : i, ol_flags);
3068 : 0 : rte_errno = ENOTSUP;
3069 : 0 : return i;
3070 : : }
3071 : :
3072 [ # # # # : 0 : if (unlikely(m->nb_segs >= tx_ring->sgl_size &&
# # # # ]
3073 : : !(tx_ring->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_DEV &&
3074 : : m->nb_segs == tx_ring->sgl_size &&
3075 : : m->data_len < tx_ring->tx_max_header_size))) {
3076 : : PMD_TX_LOG_LINE(DEBUG,
3077 : : "mbuf[%" PRIu32 "] has too many segments: %" PRIu16,
3078 : : i, m->nb_segs);
3079 : 0 : rte_errno = EINVAL;
3080 : 0 : return i;
3081 : : }
3082 : :
3083 : : #ifdef RTE_LIBRTE_ETHDEV_DEBUG
3084 : : /* Check if requested offload is also enabled for the queue */
3085 : : if ((ol_flags & RTE_MBUF_F_TX_IP_CKSUM &&
3086 : : !(tx_ring->offloads & RTE_ETH_TX_OFFLOAD_IPV4_CKSUM)) ||
3087 : : (l4_csum_flag == RTE_MBUF_F_TX_TCP_CKSUM &&
3088 : : !(tx_ring->offloads & RTE_ETH_TX_OFFLOAD_TCP_CKSUM)) ||
3089 : : (l4_csum_flag == RTE_MBUF_F_TX_UDP_CKSUM &&
3090 : : !(tx_ring->offloads & RTE_ETH_TX_OFFLOAD_UDP_CKSUM))) {
3091 : : PMD_TX_LOG_LINE(DEBUG,
3092 : : "mbuf[%" PRIu32 "]: requested offloads: %" PRIu16 " are not enabled for the queue[%u]",
3093 : : i, m->nb_segs, tx_ring->id);
3094 : : rte_errno = EINVAL;
3095 : : return i;
3096 : : }
3097 : :
3098 : : /* The caller is obligated to set l2 and l3 len if any cksum
3099 : : * offload is enabled.
3100 : : */
3101 : : if (unlikely(ol_flags & (RTE_MBUF_F_TX_IP_CKSUM | RTE_MBUF_F_TX_L4_MASK) &&
3102 : : (m->l2_len == 0 || m->l3_len == 0))) {
3103 : : PMD_TX_LOG_LINE(DEBUG,
3104 : : "mbuf[%" PRIu32 "]: l2_len or l3_len values are 0 while the offload was requested",
3105 : : i);
3106 : : rte_errno = EINVAL;
3107 : : return i;
3108 : : }
3109 : : ret = rte_validate_tx_offload(m);
3110 : : if (ret != 0) {
3111 : : rte_errno = -ret;
3112 : : return i;
3113 : : }
3114 : : #endif
3115 : :
3116 : : /* Verify HW support for requested offloads and determine if
3117 : : * pseudo header checksum is needed.
3118 : : */
3119 : : need_pseudo_csum = false;
3120 [ # # ]: 0 : if (ol_flags & RTE_MBUF_F_TX_IPV4) {
3121 [ # # # # ]: 0 : if (ol_flags & RTE_MBUF_F_TX_IP_CKSUM &&
3122 : : !(dev_offload_capa & ENA_L3_IPV4_CSUM)) {
3123 : 0 : rte_errno = ENOTSUP;
3124 : 0 : return i;
3125 : : }
3126 : :
3127 [ # # # # ]: 0 : if (ol_flags & RTE_MBUF_F_TX_TCP_SEG &&
3128 : : !(dev_offload_capa & ENA_IPV4_TSO)) {
3129 : 0 : rte_errno = ENOTSUP;
3130 : 0 : return i;
3131 : : }
3132 : :
3133 : : /* Check HW capabilities and if pseudo csum is needed
3134 : : * for L4 offloads.
3135 : : */
3136 [ # # # # ]: 0 : if (l4_csum_flag != RTE_MBUF_F_TX_L4_NO_CKSUM &&
3137 : : !(dev_offload_capa & ENA_L4_IPV4_CSUM)) {
3138 [ # # ]: 0 : if (dev_offload_capa &
3139 : : ENA_L4_IPV4_CSUM_PARTIAL) {
3140 : : need_pseudo_csum = true;
3141 : : } else {
3142 : 0 : rte_errno = ENOTSUP;
3143 : 0 : return i;
3144 : : }
3145 : : }
3146 : :
3147 : : /* Parse the DF flag */
3148 : 0 : ip_hdr = rte_pktmbuf_mtod_offset(m,
3149 : : struct rte_ipv4_hdr *, m->l2_len);
3150 [ # # ]: 0 : frag_field = rte_be_to_cpu_16(ip_hdr->fragment_offset);
3151 [ # # ]: 0 : if (frag_field & RTE_IPV4_HDR_DF_FLAG) {
3152 : 0 : m->packet_type |= RTE_PTYPE_L4_NONFRAG;
3153 [ # # ]: 0 : } else if (ol_flags & RTE_MBUF_F_TX_TCP_SEG) {
3154 : : /* In case we are supposed to TSO and have DF
3155 : : * not set (DF=0) hardware must be provided with
3156 : : * partial checksum.
3157 : : */
3158 : : need_pseudo_csum = true;
3159 : : }
3160 [ # # ]: 0 : } else if (ol_flags & RTE_MBUF_F_TX_IPV6) {
3161 : : /* There is no support for IPv6 TSO as for now. */
3162 [ # # ]: 0 : if (ol_flags & RTE_MBUF_F_TX_TCP_SEG) {
3163 : 0 : rte_errno = ENOTSUP;
3164 : 0 : return i;
3165 : : }
3166 : :
3167 : : /* Check HW capabilities and if pseudo csum is needed */
3168 [ # # # # ]: 0 : if (l4_csum_flag != RTE_MBUF_F_TX_L4_NO_CKSUM &&
3169 : : !(dev_offload_capa & ENA_L4_IPV6_CSUM)) {
3170 [ # # ]: 0 : if (dev_offload_capa &
3171 : : ENA_L4_IPV6_CSUM_PARTIAL) {
3172 : : need_pseudo_csum = true;
3173 : : } else {
3174 : 0 : rte_errno = ENOTSUP;
3175 : 0 : return i;
3176 : : }
3177 : : }
3178 : : }
3179 : :
3180 [ # # ]: 0 : if (need_pseudo_csum) {
3181 : 0 : ret = rte_net_intel_cksum_flags_prepare(m, ol_flags);
3182 [ # # ]: 0 : if (ret != 0) {
3183 : 0 : rte_errno = -ret;
3184 : 0 : return i;
3185 : : }
3186 : : }
3187 : : }
3188 : :
3189 : 0 : return i;
3190 : : }
3191 : :
3192 : 0 : static void ena_tx_map_mbuf(struct ena_ring *tx_ring,
3193 : : struct ena_tx_buffer *tx_info,
3194 : : struct rte_mbuf *mbuf,
3195 : : void **push_header,
3196 : : uint16_t *header_len)
3197 : : {
3198 : : struct ena_com_buf *ena_buf;
3199 : : uint16_t delta, seg_len, push_len;
3200 : :
3201 : : delta = 0;
3202 : 0 : seg_len = mbuf->data_len;
3203 : :
3204 : 0 : tx_info->mbuf = mbuf;
3205 : 0 : ena_buf = tx_info->bufs;
3206 : :
3207 [ # # ]: 0 : if (tx_ring->tx_mem_queue_type == ENA_ADMIN_PLACEMENT_POLICY_DEV) {
3208 : : /*
3209 : : * Tx header might be (and will be in most cases) smaller than
3210 : : * tx_max_header_size. But it's not an issue to send more data
3211 : : * to the device, than actually needed if the mbuf size is
3212 : : * greater than tx_max_header_size.
3213 : : */
3214 : 0 : push_len = RTE_MIN(mbuf->pkt_len, tx_ring->tx_max_header_size);
3215 : 0 : *header_len = push_len;
3216 : :
3217 [ # # ]: 0 : if (likely(push_len <= seg_len)) {
3218 : : /* If the push header is in the single segment, then
3219 : : * just point it to the 1st mbuf data.
3220 : : */
3221 : 0 : *push_header = rte_pktmbuf_mtod(mbuf, uint8_t *);
3222 : : } else {
3223 : : /* If the push header lays in the several segments, copy
3224 : : * it to the intermediate buffer.
3225 : : */
3226 : 0 : rte_pktmbuf_read(mbuf, 0, push_len,
3227 : 0 : tx_ring->push_buf_intermediate_buf);
3228 : 0 : *push_header = tx_ring->push_buf_intermediate_buf;
3229 : 0 : delta = push_len - seg_len;
3230 : : }
3231 : : } else {
3232 : 0 : *push_header = NULL;
3233 : 0 : *header_len = 0;
3234 : : push_len = 0;
3235 : : }
3236 : :
3237 : : /* Process first segment taking into consideration pushed header */
3238 [ # # ]: 0 : if (seg_len > push_len) {
3239 : 0 : ena_buf->paddr = mbuf->buf_iova +
3240 : 0 : mbuf->data_off +
3241 : : push_len;
3242 : 0 : ena_buf->len = seg_len - push_len;
3243 : 0 : ena_buf++;
3244 : 0 : tx_info->num_of_bufs++;
3245 : : }
3246 : :
3247 [ # # ]: 0 : while ((mbuf = mbuf->next) != NULL) {
3248 : 0 : seg_len = mbuf->data_len;
3249 : :
3250 : : /* Skip mbufs if whole data is pushed as a header */
3251 [ # # ]: 0 : if (unlikely(delta > seg_len)) {
3252 : 0 : delta -= seg_len;
3253 : 0 : continue;
3254 : : }
3255 : :
3256 : 0 : ena_buf->paddr = mbuf->buf_iova + mbuf->data_off + delta;
3257 : 0 : ena_buf->len = seg_len - delta;
3258 : 0 : ena_buf++;
3259 : 0 : tx_info->num_of_bufs++;
3260 : :
3261 : : delta = 0;
3262 : : }
3263 : 0 : }
3264 : :
3265 : 0 : static int ena_xmit_mbuf(struct ena_ring *tx_ring, struct rte_mbuf *mbuf)
3266 : : {
3267 : : struct ena_tx_buffer *tx_info;
3268 : 0 : struct ena_com_tx_ctx ena_tx_ctx = { { 0 } };
3269 : : uint16_t next_to_use;
3270 : : uint16_t header_len;
3271 : : uint16_t req_id;
3272 : : void *push_header;
3273 : : int nb_hw_desc;
3274 : : int rc;
3275 : :
3276 : : /* Checking for space for 2 additional metadata descriptors due to
3277 : : * possible header split and metadata descriptor
3278 : : */
3279 [ # # ]: 0 : if (!ena_com_sq_have_enough_space(tx_ring->ena_com_io_sq,
3280 [ # # ]: 0 : mbuf->nb_segs + 2)) {
3281 : : PMD_TX_LOG_LINE(DEBUG, "Not enough space in the tx queue");
3282 : : return ENA_COM_NO_MEM;
3283 : : }
3284 : :
3285 : 0 : next_to_use = tx_ring->next_to_use;
3286 : :
3287 : 0 : req_id = tx_ring->empty_tx_reqs[next_to_use];
3288 : 0 : tx_info = &tx_ring->tx_buffer_info[req_id];
3289 : 0 : tx_info->num_of_bufs = 0;
3290 : : RTE_ASSERT(tx_info->mbuf == NULL);
3291 : :
3292 : 0 : ena_tx_map_mbuf(tx_ring, tx_info, mbuf, &push_header, &header_len);
3293 : :
3294 : 0 : ena_tx_ctx.ena_bufs = tx_info->bufs;
3295 : 0 : ena_tx_ctx.push_header = push_header;
3296 : 0 : ena_tx_ctx.num_bufs = tx_info->num_of_bufs;
3297 : 0 : ena_tx_ctx.req_id = req_id;
3298 : 0 : ena_tx_ctx.header_len = header_len;
3299 : :
3300 : : /* Set Tx offloads flags, if applicable */
3301 : 0 : ena_tx_mbuf_prepare(mbuf, &ena_tx_ctx, tx_ring->offloads,
3302 : 0 : tx_ring->disable_meta_caching);
3303 : :
3304 [ # # ]: 0 : if (unlikely(ena_com_is_doorbell_needed(tx_ring->ena_com_io_sq,
3305 : : &ena_tx_ctx))) {
3306 : : PMD_TX_LOG_LINE(DEBUG,
3307 : : "LLQ Tx max burst size of queue %d achieved, writing doorbell to send burst",
3308 : : tx_ring->id);
3309 : : ena_com_write_tx_sq_doorbell(tx_ring->ena_com_io_sq);
3310 : 0 : tx_ring->tx_stats.doorbells++;
3311 : 0 : tx_ring->pkts_without_db = false;
3312 : : }
3313 : :
3314 : : /* prepare the packet's descriptors to dma engine */
3315 : 0 : rc = ena_com_prepare_tx(tx_ring->ena_com_io_sq, &ena_tx_ctx,
3316 : : &nb_hw_desc);
3317 [ # # ]: 0 : if (unlikely(rc)) {
3318 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to prepare Tx buffers, rc: %d", rc);
3319 : 0 : ++tx_ring->tx_stats.prepare_ctx_err;
3320 [ # # ]: 0 : ena_trigger_reset(tx_ring->adapter,
3321 : : ENA_REGS_RESET_DRIVER_INVALID_STATE);
3322 : 0 : return rc;
3323 : : }
3324 : :
3325 : 0 : tx_info->tx_descs = nb_hw_desc;
3326 : 0 : tx_info->timestamp = rte_get_timer_cycles();
3327 : :
3328 : 0 : tx_ring->tx_stats.cnt++;
3329 : 0 : tx_ring->tx_stats.bytes += mbuf->pkt_len;
3330 : :
3331 : 0 : tx_ring->next_to_use = ENA_IDX_NEXT_MASKED(next_to_use,
3332 : : tx_ring->size_mask);
3333 : :
3334 : 0 : return 0;
3335 : : }
3336 : :
3337 : 0 : static int ena_tx_cleanup(void *txp, uint32_t free_pkt_cnt)
3338 : : {
3339 : : struct rte_mbuf *pkts_to_clean[ENA_CLEANUP_BUF_THRESH];
3340 : : struct ena_ring *tx_ring = (struct ena_ring *)txp;
3341 : : size_t mbuf_cnt = 0;
3342 : : size_t pkt_cnt = 0;
3343 : 0 : uint64_t hw_timestamp = 0;
3344 : : unsigned int total_tx_descs = 0;
3345 : : unsigned int total_tx_pkts = 0;
3346 : : uint16_t cleanup_budget;
3347 : 0 : uint16_t next_to_clean = tx_ring->next_to_clean;
3348 : 0 : bool fast_free = tx_ring->offloads & RTE_ETH_TX_OFFLOAD_MBUF_FAST_FREE;
3349 : :
3350 : : /*
3351 : : * If free_pkt_cnt is equal to 0, it means that the user requested
3352 : : * full cleanup, so attempt to release all Tx descriptors
3353 : : * (ring_size - 1 -> size_mask)
3354 : : */
3355 [ # # ]: 0 : cleanup_budget = (free_pkt_cnt == 0) ? tx_ring->size_mask : free_pkt_cnt;
3356 : :
3357 [ # # ]: 0 : while (likely(total_tx_pkts < cleanup_budget)) {
3358 : : struct rte_mbuf *mbuf;
3359 : : struct ena_tx_buffer *tx_info;
3360 : : uint16_t req_id;
3361 : :
3362 [ # # ]: 0 : if (ena_com_tx_comp_metadata_get(tx_ring->ena_com_io_cq,
3363 : : &req_id,
3364 : : &hw_timestamp) != 0)
3365 : : break;
3366 : :
3367 [ # # # # ]: 0 : if (unlikely(validate_tx_req_id(tx_ring, req_id) != 0))
3368 : : break;
3369 : :
3370 : : /* Get Tx info & store how many descs were processed */
3371 : 0 : tx_info = &tx_ring->tx_buffer_info[req_id];
3372 : 0 : tx_info->timestamp = 0;
3373 : :
3374 : 0 : mbuf = tx_info->mbuf;
3375 [ # # ]: 0 : if (fast_free) {
3376 : 0 : pkts_to_clean[pkt_cnt++] = mbuf;
3377 : 0 : mbuf_cnt += mbuf->nb_segs;
3378 [ # # ]: 0 : if (mbuf_cnt >= ENA_CLEANUP_BUF_THRESH) {
3379 : 0 : rte_pktmbuf_free_bulk(pkts_to_clean, pkt_cnt);
3380 : : mbuf_cnt = 0;
3381 : : pkt_cnt = 0;
3382 : : }
3383 : : } else {
3384 : 0 : rte_pktmbuf_free(mbuf);
3385 : : }
3386 : :
3387 : 0 : tx_info->mbuf = NULL;
3388 : 0 : tx_ring->empty_tx_reqs[next_to_clean] = req_id;
3389 : :
3390 : 0 : total_tx_descs += tx_info->tx_descs;
3391 : 0 : total_tx_pkts++;
3392 : :
3393 : : /* Put back descriptor to the ring for reuse */
3394 : 0 : next_to_clean = ENA_IDX_NEXT_MASKED(next_to_clean,
3395 : : tx_ring->size_mask);
3396 : : }
3397 : :
3398 [ # # ]: 0 : if (likely(total_tx_descs > 0)) {
3399 : : /* acknowledge completion of sent packets */
3400 : 0 : tx_ring->next_to_clean = next_to_clean;
3401 : 0 : ena_com_comp_ack(tx_ring->ena_com_io_sq, total_tx_descs);
3402 : : }
3403 : :
3404 [ # # ]: 0 : if (mbuf_cnt != 0)
3405 : 0 : rte_pktmbuf_free_bulk(pkts_to_clean, pkt_cnt);
3406 : :
3407 : : /* Notify completion handler that full cleanup was performed */
3408 [ # # # # ]: 0 : if (free_pkt_cnt == 0 || total_tx_pkts < cleanup_budget)
3409 : 0 : tx_ring->last_cleanup_ticks = rte_get_timer_cycles();
3410 : :
3411 : 0 : return total_tx_pkts;
3412 : : }
3413 : :
3414 : 0 : static uint16_t eth_ena_xmit_pkts(void *tx_queue, struct rte_mbuf **tx_pkts,
3415 : : uint16_t nb_pkts)
3416 : : {
3417 : : struct ena_ring *tx_ring = (struct ena_ring *)(tx_queue);
3418 : : int available_desc;
3419 : : uint16_t sent_idx = 0;
3420 : :
3421 : : #ifdef RTE_ETHDEV_DEBUG_TX
3422 : : /* Check adapter state */
3423 : : if (unlikely(tx_ring->adapter->state != ENA_ADAPTER_STATE_RUNNING)) {
3424 : : PMD_TX_LOG_LINE(ALERT,
3425 : : "Trying to xmit pkts while device is NOT running");
3426 : : return 0;
3427 : : }
3428 : : #endif
3429 : :
3430 [ # # ]: 0 : available_desc = ena_com_free_q_entries(tx_ring->ena_com_io_sq);
3431 [ # # ]: 0 : if (available_desc < tx_ring->tx_free_thresh)
3432 : 0 : ena_tx_cleanup((void *)tx_ring, 0);
3433 : :
3434 [ # # ]: 0 : for (sent_idx = 0; sent_idx < nb_pkts; sent_idx++) {
3435 [ # # ]: 0 : if (ena_xmit_mbuf(tx_ring, tx_pkts[sent_idx]))
3436 : : break;
3437 : 0 : tx_ring->pkts_without_db = true;
3438 : 0 : rte_prefetch0(tx_pkts[ENA_IDX_ADD_MASKED(sent_idx, 4,
3439 : : tx_ring->size_mask)]);
3440 : : }
3441 : :
3442 : : /* If there are ready packets to be xmitted... */
3443 [ # # ]: 0 : if (likely(tx_ring->pkts_without_db)) {
3444 : : /* ...let HW do its best :-) */
3445 : 0 : ena_com_write_tx_sq_doorbell(tx_ring->ena_com_io_sq);
3446 : 0 : tx_ring->tx_stats.doorbells++;
3447 : 0 : tx_ring->pkts_without_db = false;
3448 : : }
3449 : :
3450 : 0 : tx_ring->tx_stats.available_desc =
3451 : 0 : ena_com_free_q_entries(tx_ring->ena_com_io_sq);
3452 : 0 : tx_ring->tx_stats.tx_poll++;
3453 : :
3454 : 0 : return sent_idx;
3455 : : }
3456 : :
3457 [ # # ]: 0 : static void ena_copy_customer_metrics(struct ena_adapter *adapter, uint64_t *buf,
3458 : : size_t num_metrics)
3459 : : {
3460 : : struct ena_com_dev *ena_dev = &adapter->ena_dev;
3461 : : int rc;
3462 : :
3463 [ # # ]: 0 : if (ena_com_get_cap(ena_dev, ENA_ADMIN_CUSTOMER_METRICS)) {
3464 [ # # ]: 0 : if (num_metrics != ENA_STATS_ARRAY_METRICS) {
3465 : 0 : PMD_DRV_LOG_LINE(ERR, "Detected discrepancy in the number of customer metrics");
3466 : 0 : return;
3467 : : }
3468 : 0 : rte_spinlock_lock(&adapter->admin_lock);
3469 [ # # # # : 0 : rc = ENA_PROXY(adapter,
# # # # ]
3470 : : ena_com_get_customer_metrics,
3471 : : &adapter->ena_dev,
3472 : : (char *)buf,
3473 : : num_metrics * sizeof(uint64_t));
3474 : : rte_spinlock_unlock(&adapter->admin_lock);
3475 [ # # ]: 0 : if (rc != 0) {
3476 : 0 : PMD_DRV_LOG_LINE(WARNING, "Failed to get customer metrics, rc: %d", rc);
3477 : 0 : return;
3478 : : }
3479 : :
3480 [ # # ]: 0 : } else if (ena_com_get_cap(ena_dev, ENA_ADMIN_ENI_STATS)) {
3481 [ # # ]: 0 : if (num_metrics != ENA_STATS_ARRAY_METRICS_LEGACY) {
3482 : 0 : PMD_DRV_LOG_LINE(ERR, "Detected discrepancy in the number of legacy metrics");
3483 : 0 : return;
3484 : : }
3485 : :
3486 : 0 : rte_spinlock_lock(&adapter->admin_lock);
3487 [ # # # # : 0 : rc = ENA_PROXY(adapter,
# # # # ]
3488 : : ena_com_get_eni_stats,
3489 : : &adapter->ena_dev,
3490 : : (struct ena_admin_eni_stats *)buf);
3491 : : rte_spinlock_unlock(&adapter->admin_lock);
3492 [ # # ]: 0 : if (rc != 0) {
3493 : 0 : PMD_DRV_LOG_LINE(WARNING,
3494 : : "Failed to get ENI metrics, rc: %d", rc);
3495 : 0 : return;
3496 : : }
3497 : : }
3498 : : }
3499 : :
3500 [ # # ]: 0 : static void ena_copy_ena_srd_info(struct ena_adapter *adapter,
3501 : : struct ena_stats_srd *srd_info)
3502 : : {
3503 : : int rc;
3504 : :
3505 [ # # ]: 0 : if (!ena_com_get_cap(&adapter->ena_dev, ENA_ADMIN_ENA_SRD_INFO))
3506 : : return;
3507 : :
3508 : 0 : rte_spinlock_lock(&adapter->admin_lock);
3509 [ # # # # : 0 : rc = ENA_PROXY(adapter,
# # # # ]
3510 : : ena_com_get_ena_srd_info,
3511 : : &adapter->ena_dev,
3512 : : (struct ena_admin_ena_srd_info *)srd_info);
3513 : : rte_spinlock_unlock(&adapter->admin_lock);
3514 [ # # ]: 0 : if (rc != ENA_COM_OK && rc != ENA_COM_UNSUPPORTED) {
3515 : 0 : PMD_DRV_LOG_LINE(WARNING,
3516 : : "Failed to get ENA express srd info, rc: %d", rc);
3517 : 0 : return;
3518 : : }
3519 : : }
3520 : :
3521 : : /**
3522 : : * DPDK callback to retrieve names of extended device statistics
3523 : : *
3524 : : * @param dev
3525 : : * Pointer to Ethernet device structure.
3526 : : * @param[out] xstats_names
3527 : : * Buffer to insert names into.
3528 : : * @param n
3529 : : * Number of names.
3530 : : *
3531 : : * @return
3532 : : * Number of xstats names.
3533 : : */
3534 : 0 : static int ena_xstats_get_names(struct rte_eth_dev *dev,
3535 : : struct rte_eth_xstat_name *xstats_names,
3536 : : unsigned int n)
3537 : : {
3538 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
3539 : : unsigned int xstats_count = ena_xstats_calc_num(dev->data);
3540 : : unsigned int stat, i, count = 0;
3541 : :
3542 [ # # ]: 0 : if (n < xstats_count || !xstats_names)
3543 : 0 : return xstats_count;
3544 : :
3545 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_GLOBAL; stat++, count++)
3546 : 0 : strcpy(xstats_names[count].name,
3547 : 0 : ena_stats_global_strings[stat].name);
3548 : :
3549 [ # # ]: 0 : for (stat = 0; stat < adapter->metrics_num; stat++, count++)
3550 : 0 : rte_strscpy(xstats_names[count].name,
3551 : 0 : ena_stats_metrics_strings[stat].name,
3552 : : RTE_ETH_XSTATS_NAME_SIZE);
3553 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_ENA_SRD; stat++, count++)
3554 : 0 : rte_strscpy(xstats_names[count].name,
3555 : 0 : ena_stats_srd_strings[stat].name,
3556 : : RTE_ETH_XSTATS_NAME_SIZE);
3557 : :
3558 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_RX; stat++)
3559 [ # # ]: 0 : for (i = 0; i < dev->data->nb_rx_queues; i++, count++)
3560 : 0 : snprintf(xstats_names[count].name,
3561 : : sizeof(xstats_names[count].name),
3562 : : "rx_q%d_%s", i,
3563 : 0 : ena_stats_rx_strings[stat].name);
3564 : :
3565 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_TX; stat++)
3566 [ # # ]: 0 : for (i = 0; i < dev->data->nb_tx_queues; i++, count++)
3567 : 0 : snprintf(xstats_names[count].name,
3568 : : sizeof(xstats_names[count].name),
3569 : : "tx_q%d_%s", i,
3570 : 0 : ena_stats_tx_strings[stat].name);
3571 : :
3572 : 0 : return xstats_count;
3573 : : }
3574 : :
3575 : : /**
3576 : : * DPDK callback to retrieve names of extended device statistics for the given
3577 : : * ids.
3578 : : *
3579 : : * @param dev
3580 : : * Pointer to Ethernet device structure.
3581 : : * @param[out] xstats_names
3582 : : * Buffer to insert names into.
3583 : : * @param ids
3584 : : * IDs array for which the names should be retrieved.
3585 : : * @param size
3586 : : * Number of ids.
3587 : : *
3588 : : * @return
3589 : : * Positive value: number of xstats names. Negative value: error code.
3590 : : */
3591 : 0 : static int ena_xstats_get_names_by_id(struct rte_eth_dev *dev,
3592 : : const uint64_t *ids,
3593 : : struct rte_eth_xstat_name *xstats_names,
3594 : : unsigned int size)
3595 : : {
3596 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
3597 : 0 : uint64_t xstats_count = ena_xstats_calc_num(dev->data);
3598 : : uint64_t id, qid;
3599 : : unsigned int i;
3600 : :
3601 [ # # ]: 0 : if (xstats_names == NULL)
3602 : 0 : return xstats_count;
3603 : :
3604 [ # # ]: 0 : for (i = 0; i < size; ++i) {
3605 : 0 : id = ids[i];
3606 [ # # ]: 0 : if (id > xstats_count) {
3607 : 0 : PMD_DRV_LOG_LINE(ERR,
3608 : : "ID value out of range: id=%" PRIu64 ", xstats_num=%" PRIu64,
3609 : : id, xstats_count);
3610 : 0 : return -EINVAL;
3611 : : }
3612 : :
3613 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_GLOBAL) {
3614 : 0 : strcpy(xstats_names[i].name,
3615 : 0 : ena_stats_global_strings[id].name);
3616 : 0 : continue;
3617 : : }
3618 : :
3619 : 0 : id -= ENA_STATS_ARRAY_GLOBAL;
3620 [ # # ]: 0 : if (id < adapter->metrics_num) {
3621 : 0 : rte_strscpy(xstats_names[i].name,
3622 : 0 : ena_stats_metrics_strings[id].name,
3623 : : RTE_ETH_XSTATS_NAME_SIZE);
3624 : 0 : continue;
3625 : : }
3626 : :
3627 : 0 : id -= adapter->metrics_num;
3628 : :
3629 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_ENA_SRD) {
3630 : 0 : rte_strscpy(xstats_names[i].name,
3631 : 0 : ena_stats_srd_strings[id].name,
3632 : : RTE_ETH_XSTATS_NAME_SIZE);
3633 : 0 : continue;
3634 : : }
3635 : 0 : id -= ENA_STATS_ARRAY_ENA_SRD;
3636 : :
3637 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_RX) {
3638 : 0 : qid = id / dev->data->nb_rx_queues;
3639 : 0 : id %= dev->data->nb_rx_queues;
3640 : 0 : snprintf(xstats_names[i].name,
3641 : : sizeof(xstats_names[i].name),
3642 : : "rx_q%" PRIu64 "d_%s",
3643 : 0 : qid, ena_stats_rx_strings[id].name);
3644 : 0 : continue;
3645 : : }
3646 : :
3647 : 0 : id -= ENA_STATS_ARRAY_RX;
3648 : : /* Although this condition is not needed, it was added for
3649 : : * compatibility if new xstat structure would be ever added.
3650 : : */
3651 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_TX) {
3652 : 0 : qid = id / dev->data->nb_tx_queues;
3653 : 0 : id %= dev->data->nb_tx_queues;
3654 : 0 : snprintf(xstats_names[i].name,
3655 : : sizeof(xstats_names[i].name),
3656 : : "tx_q%" PRIu64 "_%s",
3657 : 0 : qid, ena_stats_tx_strings[id].name);
3658 : 0 : continue;
3659 : : }
3660 : : }
3661 : :
3662 : 0 : return i;
3663 : : }
3664 : :
3665 : : /**
3666 : : * DPDK callback to get extended device statistics.
3667 : : *
3668 : : * @param dev
3669 : : * Pointer to Ethernet device structure.
3670 : : * @param[out] stats
3671 : : * Stats table output buffer.
3672 : : * @param n
3673 : : * The size of the stats table.
3674 : : *
3675 : : * @return
3676 : : * Number of xstats on success, negative on failure.
3677 : : */
3678 : 0 : static int ena_xstats_get(struct rte_eth_dev *dev,
3679 : : struct rte_eth_xstat *xstats,
3680 : : unsigned int n)
3681 : : {
3682 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
3683 : : unsigned int xstats_count = ena_xstats_calc_num(dev->data);
3684 : : unsigned int stat, i, count = 0;
3685 : : int stat_offset;
3686 : : void *stats_begin;
3687 : : uint64_t metrics_stats[ENA_MAX_CUSTOMER_METRICS];
3688 : 0 : struct ena_stats_srd srd_info = {0};
3689 : :
3690 [ # # ]: 0 : if (n < xstats_count)
3691 : 0 : return xstats_count;
3692 : :
3693 [ # # ]: 0 : if (!xstats)
3694 : : return 0;
3695 : :
3696 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_GLOBAL; stat++, count++) {
3697 : 0 : stat_offset = ena_stats_global_strings[stat].stat_offset;
3698 : 0 : stats_begin = &adapter->dev_stats;
3699 : :
3700 : 0 : xstats[count].id = count;
3701 : 0 : xstats[count].value = *((uint64_t *)
3702 : : ((char *)stats_begin + stat_offset));
3703 : : }
3704 : :
3705 : 0 : ena_copy_customer_metrics(adapter, metrics_stats, adapter->metrics_num);
3706 : : stats_begin = metrics_stats;
3707 [ # # ]: 0 : for (stat = 0; stat < adapter->metrics_num; stat++, count++) {
3708 : 0 : stat_offset = ena_stats_metrics_strings[stat].stat_offset;
3709 : :
3710 : 0 : xstats[count].id = count;
3711 : 0 : xstats[count].value = *((uint64_t *)
3712 : : ((char *)stats_begin + stat_offset));
3713 : : }
3714 : :
3715 : 0 : ena_copy_ena_srd_info(adapter, &srd_info);
3716 : : stats_begin = &srd_info;
3717 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_ENA_SRD; stat++, count++) {
3718 : 0 : stat_offset = ena_stats_srd_strings[stat].stat_offset;
3719 : 0 : xstats[count].id = count;
3720 : 0 : xstats[count].value = *((uint64_t *)
3721 : : ((char *)stats_begin + stat_offset));
3722 : : }
3723 : :
3724 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_RX; stat++) {
3725 [ # # ]: 0 : for (i = 0; i < dev->data->nb_rx_queues; i++, count++) {
3726 : 0 : stat_offset = ena_stats_rx_strings[stat].stat_offset;
3727 : 0 : stats_begin = &adapter->rx_ring[i].rx_stats;
3728 : :
3729 : 0 : xstats[count].id = count;
3730 : 0 : xstats[count].value = *((uint64_t *)
3731 : : ((char *)stats_begin + stat_offset));
3732 : : }
3733 : : }
3734 : :
3735 [ # # ]: 0 : for (stat = 0; stat < ENA_STATS_ARRAY_TX; stat++) {
3736 [ # # ]: 0 : for (i = 0; i < dev->data->nb_tx_queues; i++, count++) {
3737 : 0 : stat_offset = ena_stats_tx_strings[stat].stat_offset;
3738 : 0 : stats_begin = &adapter->tx_ring[i].rx_stats;
3739 : :
3740 : 0 : xstats[count].id = count;
3741 : 0 : xstats[count].value = *((uint64_t *)
3742 : : ((char *)stats_begin + stat_offset));
3743 : : }
3744 : : }
3745 : :
3746 : 0 : return count;
3747 : : }
3748 : :
3749 : 0 : static int ena_xstats_get_by_id(struct rte_eth_dev *dev,
3750 : : const uint64_t *ids,
3751 : : uint64_t *values,
3752 : : unsigned int n)
3753 : : {
3754 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
3755 : : uint64_t id;
3756 : : uint64_t rx_entries, tx_entries;
3757 : : unsigned int i;
3758 : : int qid;
3759 : : int valid = 0;
3760 : : bool were_metrics_copied = false;
3761 : : bool was_srd_info_copied = false;
3762 : : uint64_t metrics_stats[ENA_MAX_CUSTOMER_METRICS];
3763 : 0 : struct ena_stats_srd srd_info = {0};
3764 : :
3765 [ # # ]: 0 : for (i = 0; i < n; ++i) {
3766 : 0 : id = ids[i];
3767 : : /* Check if id belongs to global statistics */
3768 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_GLOBAL) {
3769 : 0 : values[i] = *((uint64_t *)&adapter->dev_stats + id);
3770 : 0 : ++valid;
3771 : 0 : continue;
3772 : : }
3773 : :
3774 : : /* Check if id belongs to ENI statistics */
3775 : 0 : id -= ENA_STATS_ARRAY_GLOBAL;
3776 [ # # ]: 0 : if (id < adapter->metrics_num) {
3777 : : /* Avoid reading metrics multiple times in a single
3778 : : * function call, as it requires communication with the
3779 : : * admin queue.
3780 : : */
3781 [ # # ]: 0 : if (!were_metrics_copied) {
3782 : : were_metrics_copied = true;
3783 : 0 : ena_copy_customer_metrics(adapter,
3784 : : metrics_stats,
3785 : : adapter->metrics_num);
3786 : : }
3787 : :
3788 : 0 : values[i] = *((uint64_t *)&metrics_stats + id);
3789 : 0 : ++valid;
3790 : 0 : continue;
3791 : : }
3792 : :
3793 : : /* Check if id belongs to SRD info statistics */
3794 : 0 : id -= adapter->metrics_num;
3795 : :
3796 [ # # ]: 0 : if (id < ENA_STATS_ARRAY_ENA_SRD) {
3797 : : /*
3798 : : * Avoid reading srd info multiple times in a single
3799 : : * function call, as it requires communication with the
3800 : : * admin queue.
3801 : : */
3802 [ # # ]: 0 : if (!was_srd_info_copied) {
3803 : : was_srd_info_copied = true;
3804 : 0 : ena_copy_ena_srd_info(adapter, &srd_info);
3805 : : }
3806 : 0 : values[i] = *((uint64_t *)&adapter->srd_stats + id);
3807 : 0 : ++valid;
3808 : 0 : continue;
3809 : : }
3810 : :
3811 : : /* Check if id belongs to rx queue statistics */
3812 : 0 : id -= ENA_STATS_ARRAY_ENA_SRD;
3813 : :
3814 : 0 : rx_entries = ENA_STATS_ARRAY_RX * dev->data->nb_rx_queues;
3815 [ # # ]: 0 : if (id < rx_entries) {
3816 : 0 : qid = id % dev->data->nb_rx_queues;
3817 : 0 : id /= dev->data->nb_rx_queues;
3818 : 0 : values[i] = *((uint64_t *)
3819 : 0 : &adapter->rx_ring[qid].rx_stats + id);
3820 : 0 : ++valid;
3821 : 0 : continue;
3822 : : }
3823 : : /* Check if id belongs to rx queue statistics */
3824 : 0 : id -= rx_entries;
3825 : 0 : tx_entries = ENA_STATS_ARRAY_TX * dev->data->nb_tx_queues;
3826 [ # # ]: 0 : if (id < tx_entries) {
3827 : 0 : qid = id % dev->data->nb_tx_queues;
3828 : 0 : id /= dev->data->nb_tx_queues;
3829 : 0 : values[i] = *((uint64_t *)
3830 : 0 : &adapter->tx_ring[qid].tx_stats + id);
3831 : 0 : ++valid;
3832 : 0 : continue;
3833 : : }
3834 : : }
3835 : :
3836 : 0 : return valid;
3837 : : }
3838 : :
3839 : 0 : static int ena_process_uint_devarg(const char *key,
3840 : : const char *value,
3841 : : void *opaque)
3842 : : {
3843 : : struct ena_adapter *adapter = opaque;
3844 : : char *str_end;
3845 : : uint64_t uint64_value;
3846 : :
3847 : 0 : uint64_value = strtoull(value, &str_end, DECIMAL_BASE);
3848 [ # # ]: 0 : if (value == str_end) {
3849 : 0 : PMD_INIT_LOG_LINE(ERR,
3850 : : "Invalid value for key '%s'. Only uint values are accepted.",
3851 : : key);
3852 : 0 : return -EINVAL;
3853 : : }
3854 : :
3855 [ # # ]: 0 : if (strcmp(key, ENA_DEVARG_MISS_TXC_TO) == 0) {
3856 [ # # ]: 0 : if (uint64_value > ENA_MAX_TX_TIMEOUT_SECONDS) {
3857 : 0 : PMD_INIT_LOG_LINE(ERR,
3858 : : "Tx timeout too high: %" PRIu64 " sec. Maximum allowed: %d sec.",
3859 : : uint64_value, ENA_MAX_TX_TIMEOUT_SECONDS);
3860 : 0 : return -EINVAL;
3861 [ # # ]: 0 : } else if (uint64_value == 0) {
3862 : 0 : PMD_INIT_LOG_LINE(INFO,
3863 : : "Check for missing Tx completions has been disabled.");
3864 : 0 : adapter->missing_tx_completion_to =
3865 : : ENA_HW_HINTS_NO_TIMEOUT;
3866 : : } else {
3867 : 0 : PMD_INIT_LOG_LINE(INFO,
3868 : : "Tx packet completion timeout set to %" PRIu64 " seconds.",
3869 : : uint64_value);
3870 : 0 : adapter->missing_tx_completion_to =
3871 : 0 : uint64_value * rte_get_timer_hz();
3872 : : }
3873 [ # # ]: 0 : } else if (strcmp(key, ENA_DEVARG_CONTROL_PATH_POLL_INTERVAL) == 0) {
3874 [ # # ]: 0 : if (uint64_value == 0) {
3875 : 0 : PMD_INIT_LOG_LINE(INFO,
3876 : : "Control path polling is disabled - Operating in interrupt mode");
3877 : : } else {
3878 : 0 : uint64_value = CLAMP_VAL(uint64_value,
3879 : : ENA_MIN_CONTROL_PATH_POLL_INTERVAL_MSEC,
3880 : : ENA_MAX_CONTROL_PATH_POLL_INTERVAL_MSEC);
3881 : 0 : PMD_INIT_LOG_LINE(INFO,
3882 : : "Control path polling interval is %" PRIu64 " msec",
3883 : : uint64_value);
3884 : : }
3885 : 0 : adapter->control_path_poll_interval = uint64_value * (USEC_PER_MSEC);
3886 : : }
3887 : : return 0;
3888 : : }
3889 : :
3890 : 0 : static int ena_process_llq_policy_devarg(const char *key, const char *value, void *opaque)
3891 : : {
3892 : : struct ena_adapter *adapter = opaque;
3893 : : uint32_t policy;
3894 : :
3895 : 0 : policy = strtoul(value, NULL, DECIMAL_BASE);
3896 [ # # ]: 0 : if (policy < ENA_LLQ_POLICY_LAST) {
3897 : 0 : adapter->llq_header_policy = policy;
3898 : : } else {
3899 : 0 : PMD_INIT_LOG_LINE(ERR,
3900 : : "Invalid value: '%s' for key '%s'. valid [0-3]",
3901 : : value, key);
3902 : 0 : return -EINVAL;
3903 : : }
3904 : 0 : PMD_INIT_LOG_LINE(INFO,
3905 : : "LLQ policy is %u [0 - disabled, 1 - device recommended, 2 - normal, 3 - large]",
3906 : : adapter->llq_header_policy);
3907 : :
3908 : 0 : return 0;
3909 : : }
3910 : :
3911 : 0 : static int ena_process_bool_devarg(const char *key, const char *value, void *opaque)
3912 : : {
3913 : : struct ena_adapter *adapter = opaque;
3914 : : bool bool_value;
3915 : :
3916 : : /* Parse the value. */
3917 [ # # ]: 0 : if (strcmp(value, "1") == 0) {
3918 : : bool_value = true;
3919 [ # # ]: 0 : } else if (strcmp(value, "0") == 0) {
3920 : : bool_value = false;
3921 : : } else {
3922 : 0 : PMD_INIT_LOG_LINE(ERR,
3923 : : "Invalid value: '%s' for key '%s'. Accepted: '0' or '1'",
3924 : : value, key);
3925 : 0 : return -EINVAL;
3926 : : }
3927 : :
3928 : : /* Now, assign it to the proper adapter field. */
3929 [ # # ]: 0 : if (strcmp(key, ENA_DEVARG_ENABLE_FRAG_BYPASS) == 0)
3930 : 0 : adapter->enable_frag_bypass = bool_value;
3931 : :
3932 : : return 0;
3933 : : }
3934 : :
3935 : 0 : static int ena_parse_devargs(struct ena_adapter *adapter, struct rte_devargs *devargs)
3936 : : {
3937 : : static const char * const allowed_args[] = {
3938 : : ENA_DEVARG_LLQ_POLICY,
3939 : : ENA_DEVARG_MISS_TXC_TO,
3940 : : ENA_DEVARG_CONTROL_PATH_POLL_INTERVAL,
3941 : : ENA_DEVARG_ENABLE_FRAG_BYPASS,
3942 : : NULL,
3943 : : };
3944 : : struct rte_kvargs *kvlist;
3945 : : int rc;
3946 : :
3947 [ # # ]: 0 : if (devargs == NULL)
3948 : : return 0;
3949 : :
3950 : 0 : kvlist = rte_kvargs_parse(devargs->args, allowed_args);
3951 [ # # ]: 0 : if (kvlist == NULL) {
3952 : 0 : PMD_INIT_LOG_LINE(ERR, "Invalid device arguments: %s",
3953 : : devargs->args);
3954 : 0 : return -EINVAL;
3955 : : }
3956 : 0 : rc = rte_kvargs_process(kvlist, ENA_DEVARG_LLQ_POLICY,
3957 : : ena_process_llq_policy_devarg, adapter);
3958 [ # # ]: 0 : if (rc != 0)
3959 : 0 : goto exit;
3960 : 0 : rc = rte_kvargs_process(kvlist, ENA_DEVARG_MISS_TXC_TO,
3961 : : ena_process_uint_devarg, adapter);
3962 [ # # ]: 0 : if (rc != 0)
3963 : 0 : goto exit;
3964 : 0 : rc = rte_kvargs_process(kvlist, ENA_DEVARG_CONTROL_PATH_POLL_INTERVAL,
3965 : : ena_process_uint_devarg, adapter);
3966 [ # # ]: 0 : if (rc != 0)
3967 : 0 : goto exit;
3968 : 0 : rc = rte_kvargs_process(kvlist, ENA_DEVARG_ENABLE_FRAG_BYPASS,
3969 : : ena_process_bool_devarg, adapter);
3970 [ # # ]: 0 : if (rc != 0)
3971 : 0 : goto exit;
3972 : :
3973 : 0 : exit:
3974 : 0 : rte_kvargs_free(kvlist);
3975 : :
3976 : 0 : return rc;
3977 : : }
3978 : :
3979 : 0 : static int ena_setup_rx_intr(struct rte_eth_dev *dev)
3980 : : {
3981 : 0 : struct rte_pci_device *pci_dev = RTE_ETH_DEV_TO_PCI(dev);
3982 : 0 : struct rte_intr_handle *intr_handle = pci_dev->intr_handle;
3983 : : int rc;
3984 : : uint16_t vectors_nb, i;
3985 : 0 : bool rx_intr_requested = dev->data->dev_conf.intr_conf.rxq;
3986 : :
3987 [ # # ]: 0 : if (!rx_intr_requested)
3988 : : return 0;
3989 : :
3990 [ # # ]: 0 : if (!rte_intr_cap_multiple(intr_handle)) {
3991 : 0 : PMD_DRV_LOG_LINE(ERR,
3992 : : "Rx interrupt requested, but it isn't supported by the PCI driver");
3993 : 0 : return -ENOTSUP;
3994 : : }
3995 : :
3996 : : /* Disable interrupt mapping before the configuration starts. */
3997 : 0 : rte_intr_disable(intr_handle);
3998 : :
3999 : : /* Verify if there are enough vectors available. */
4000 : 0 : vectors_nb = dev->data->nb_rx_queues;
4001 [ # # ]: 0 : if (vectors_nb > RTE_MAX_RXTX_INTR_VEC_ID) {
4002 : 0 : PMD_DRV_LOG_LINE(ERR,
4003 : : "Too many Rx interrupts requested, maximum number: %d",
4004 : : RTE_MAX_RXTX_INTR_VEC_ID);
4005 : : rc = -ENOTSUP;
4006 : 0 : goto enable_intr;
4007 : : }
4008 : :
4009 : : /* Allocate the vector list */
4010 [ # # ]: 0 : if (rte_intr_vec_list_alloc(intr_handle, "intr_vec",
4011 : : dev->data->nb_rx_queues)) {
4012 : 0 : PMD_DRV_LOG_LINE(ERR,
4013 : : "Failed to allocate interrupt vector for %d queues",
4014 : : dev->data->nb_rx_queues);
4015 : : rc = -ENOMEM;
4016 : 0 : goto enable_intr;
4017 : : }
4018 : :
4019 : 0 : rc = rte_intr_efd_enable(intr_handle, vectors_nb);
4020 [ # # ]: 0 : if (rc != 0)
4021 : 0 : goto free_intr_vec;
4022 : :
4023 [ # # ]: 0 : if (!rte_intr_allow_others(intr_handle)) {
4024 : 0 : PMD_DRV_LOG_LINE(ERR,
4025 : : "Not enough interrupts available to use both ENA Admin and Rx interrupts");
4026 : 0 : goto disable_intr_efd;
4027 : : }
4028 : :
4029 [ # # ]: 0 : for (i = 0; i < vectors_nb; ++i)
4030 [ # # ]: 0 : if (rte_intr_vec_list_index_set(intr_handle, i,
4031 : : RTE_INTR_VEC_RXTX_OFFSET + i))
4032 : 0 : goto disable_intr_efd;
4033 : :
4034 : 0 : rte_intr_enable(intr_handle);
4035 : 0 : return 0;
4036 : :
4037 : 0 : disable_intr_efd:
4038 : 0 : rte_intr_efd_disable(intr_handle);
4039 : 0 : free_intr_vec:
4040 : 0 : rte_intr_vec_list_free(intr_handle);
4041 : 0 : enable_intr:
4042 : 0 : rte_intr_enable(intr_handle);
4043 : 0 : return rc;
4044 : : }
4045 : :
4046 : : static void ena_rx_queue_intr_set(struct rte_eth_dev *dev,
4047 : : uint16_t queue_id,
4048 : : bool unmask)
4049 : : {
4050 : 0 : struct ena_adapter *adapter = dev->data->dev_private;
4051 : : struct ena_ring *rxq = &adapter->rx_ring[queue_id];
4052 : : struct ena_eth_io_intr_reg intr_reg;
4053 : :
4054 : : ena_com_update_intr_reg(&intr_reg, 0, 0, unmask, 1, 0);
4055 : 0 : ena_com_unmask_intr(rxq->ena_com_io_cq, &intr_reg);
4056 : : }
4057 : :
4058 : 0 : static int ena_rx_queue_intr_enable(struct rte_eth_dev *dev,
4059 : : uint16_t queue_id)
4060 : : {
4061 : 0 : ena_rx_queue_intr_set(dev, queue_id, true);
4062 : :
4063 : 0 : return 0;
4064 : : }
4065 : :
4066 : 0 : static int ena_rx_queue_intr_disable(struct rte_eth_dev *dev,
4067 : : uint16_t queue_id)
4068 : : {
4069 : 0 : ena_rx_queue_intr_set(dev, queue_id, false);
4070 : :
4071 : 0 : return 0;
4072 : : }
4073 : :
4074 : 0 : static int ena_configure_aenq(struct ena_adapter *adapter)
4075 : : {
4076 : 0 : uint32_t aenq_groups = adapter->all_aenq_groups;
4077 : : int rc;
4078 : :
4079 : : /* All_aenq_groups holds all AENQ functions supported by the device and
4080 : : * the HW, so at first we need to be sure the LSC request is valid.
4081 : : */
4082 [ # # ]: 0 : if (adapter->edev_data->dev_conf.intr_conf.lsc != 0) {
4083 [ # # ]: 0 : if (!(aenq_groups & BIT(ENA_ADMIN_LINK_CHANGE))) {
4084 : 0 : PMD_DRV_LOG_LINE(ERR,
4085 : : "LSC requested, but it's not supported by the AENQ");
4086 : 0 : return -EINVAL;
4087 : : }
4088 : : } else {
4089 : : /* If LSC wasn't enabled by the app, let's enable all supported
4090 : : * AENQ procedures except the LSC.
4091 : : */
4092 : 0 : aenq_groups &= ~BIT(ENA_ADMIN_LINK_CHANGE);
4093 : : }
4094 : :
4095 : 0 : rc = ena_com_set_aenq_config(&adapter->ena_dev, aenq_groups);
4096 [ # # ]: 0 : if (rc != 0) {
4097 : 0 : PMD_DRV_LOG_LINE(ERR, "Cannot configure AENQ groups, rc=%d", rc);
4098 : 0 : return rc;
4099 : : }
4100 : :
4101 : 0 : adapter->active_aenq_groups = aenq_groups;
4102 : :
4103 : 0 : return 0;
4104 : : }
4105 : :
4106 : 0 : int ena_mp_indirect_table_set(struct ena_adapter *adapter)
4107 : : {
4108 [ # # # # : 0 : return ENA_PROXY(adapter, ena_com_indirect_table_set, &adapter->ena_dev);
# # # # ]
4109 : : }
4110 : :
4111 : 0 : int ena_mp_indirect_table_get(struct ena_adapter *adapter,
4112 : : uint32_t *indirect_table)
4113 : : {
4114 [ # # # # : 0 : return ENA_PROXY(adapter, ena_com_indirect_table_get, &adapter->ena_dev,
# # # # ]
4115 : : indirect_table);
4116 : : }
4117 : :
4118 : : /*********************************************************************
4119 : : * ena_plat_dpdk.h functions implementations
4120 : : *********************************************************************/
4121 : :
4122 : : const struct rte_memzone *
4123 : 0 : ena_mem_alloc_coherent(struct rte_eth_dev_data *data, size_t size,
4124 : : int socket_id, unsigned int alignment, void **virt_addr,
4125 : : dma_addr_t *phys_addr)
4126 : : {
4127 : : char z_name[RTE_MEMZONE_NAMESIZE];
4128 : 0 : struct ena_adapter *adapter = data->dev_private;
4129 : : const struct rte_memzone *memzone;
4130 : : int rc;
4131 : :
4132 : 0 : rc = snprintf(z_name, RTE_MEMZONE_NAMESIZE, "ena_p%d_mz%" PRIu64 "",
4133 [ # # ]: 0 : data->port_id, adapter->memzone_cnt);
4134 [ # # ]: 0 : if (rc >= RTE_MEMZONE_NAMESIZE) {
4135 : 0 : PMD_DRV_LOG_LINE(ERR,
4136 : : "Name for the ena_com memzone is too long. Port: %d, mz_num: %" PRIu64,
4137 : : data->port_id, adapter->memzone_cnt);
4138 : 0 : goto error;
4139 : : }
4140 : 0 : adapter->memzone_cnt++;
4141 : :
4142 : 0 : memzone = rte_memzone_reserve_aligned(z_name, size, socket_id,
4143 : : RTE_MEMZONE_IOVA_CONTIG, alignment);
4144 [ # # ]: 0 : if (memzone == NULL) {
4145 : 0 : PMD_DRV_LOG_LINE(ERR, "Failed to allocate ena_com memzone: %s",
4146 : : z_name);
4147 : 0 : goto error;
4148 : : }
4149 : :
4150 : 0 : memset(memzone->addr, 0, size);
4151 : 0 : *virt_addr = memzone->addr;
4152 : 0 : *phys_addr = memzone->iova;
4153 : :
4154 : 0 : return memzone;
4155 : :
4156 : 0 : error:
4157 : 0 : *virt_addr = NULL;
4158 : 0 : *phys_addr = 0;
4159 : :
4160 : 0 : return NULL;
4161 : : }
4162 : :
4163 : :
4164 : : /*********************************************************************
4165 : : * PMD configuration
4166 : : *********************************************************************/
4167 : 0 : static int eth_ena_pci_probe(struct rte_pci_driver *pci_drv __rte_unused,
4168 : : struct rte_pci_device *pci_dev)
4169 : : {
4170 : 0 : return rte_eth_dev_pci_generic_probe(pci_dev,
4171 : : sizeof(struct ena_adapter), eth_ena_dev_init);
4172 : : }
4173 : :
4174 : 0 : static int eth_ena_pci_remove(struct rte_pci_device *pci_dev)
4175 : : {
4176 : 0 : return rte_eth_dev_pci_generic_remove(pci_dev, eth_ena_dev_uninit);
4177 : : }
4178 : :
4179 : : static struct rte_pci_driver rte_ena_pmd = {
4180 : : .id_table = pci_id_ena_map,
4181 : : .drv_flags = RTE_PCI_DRV_NEED_MAPPING | RTE_PCI_DRV_INTR_LSC |
4182 : : RTE_PCI_DRV_WC_ACTIVATE,
4183 : : .probe = eth_ena_pci_probe,
4184 : : .remove = eth_ena_pci_remove,
4185 : : };
4186 : :
4187 : 253 : RTE_PMD_REGISTER_PCI(net_ena, rte_ena_pmd);
4188 : : RTE_PMD_REGISTER_PCI_TABLE(net_ena, pci_id_ena_map);
4189 : : RTE_PMD_REGISTER_KMOD_DEP(net_ena, "* igb_uio | uio_pci_generic | vfio-pci");
4190 : : RTE_PMD_REGISTER_PARAM_STRING(net_ena,
4191 : : ENA_DEVARG_LLQ_POLICY "=<0|1|2|3> "
4192 : : ENA_DEVARG_MISS_TXC_TO "=<uint>"
4193 : : ENA_DEVARG_CONTROL_PATH_POLL_INTERVAL "= 0|<500-1000> "
4194 : : ENA_DEVARG_ENABLE_FRAG_BYPASS "=<0|1> ");
4195 [ - + ]: 253 : RTE_LOG_REGISTER_SUFFIX(ena_logtype_init, init, NOTICE);
4196 [ - + ]: 253 : RTE_LOG_REGISTER_SUFFIX(ena_logtype_driver, driver, NOTICE);
4197 : : #ifdef RTE_ETHDEV_DEBUG_RX
4198 : : RTE_LOG_REGISTER_SUFFIX(ena_logtype_rx, rx, DEBUG);
4199 : : #endif
4200 : : #ifdef RTE_ETHDEV_DEBUG_TX
4201 : : RTE_LOG_REGISTER_SUFFIX(ena_logtype_tx, tx, DEBUG);
4202 : : #endif
4203 [ - + ]: 253 : RTE_LOG_REGISTER_SUFFIX(ena_logtype_com, com, WARNING);
4204 : :
4205 : : /******************************************************************************
4206 : : ******************************** AENQ Handlers *******************************
4207 : : *****************************************************************************/
4208 : 0 : static void ena_update_on_link_change(void *adapter_data,
4209 : : struct ena_admin_aenq_entry *aenq_e)
4210 : : {
4211 : : struct rte_eth_dev *eth_dev = adapter_data;
4212 : 0 : struct ena_adapter *adapter = eth_dev->data->dev_private;
4213 : : struct ena_admin_aenq_link_change_desc *aenq_link_desc;
4214 : : uint32_t status;
4215 : :
4216 : : aenq_link_desc = (struct ena_admin_aenq_link_change_desc *)aenq_e;
4217 : :
4218 : : status = get_ena_admin_aenq_link_change_desc_link_status(aenq_link_desc);
4219 : 0 : adapter->link_status = status;
4220 : :
4221 : : ena_link_update(eth_dev, 0);
4222 : 0 : rte_eth_dev_callback_process(eth_dev, RTE_ETH_EVENT_INTR_LSC, NULL);
4223 : 0 : }
4224 : :
4225 : 0 : static void ena_keep_alive(void *adapter_data,
4226 : : __rte_unused struct ena_admin_aenq_entry *aenq_e)
4227 : : {
4228 : : struct rte_eth_dev *eth_dev = adapter_data;
4229 : 0 : struct ena_adapter *adapter = eth_dev->data->dev_private;
4230 : : struct ena_admin_aenq_keep_alive_desc *desc;
4231 : : uint64_t rx_drops;
4232 : : uint64_t tx_drops;
4233 : : uint64_t rx_overruns;
4234 : :
4235 : 0 : adapter->timestamp_wd = rte_get_timer_cycles();
4236 : :
4237 : : desc = (struct ena_admin_aenq_keep_alive_desc *)aenq_e;
4238 : 0 : rx_drops = ((uint64_t)desc->rx_drops_high << 32) | desc->rx_drops_low;
4239 : 0 : tx_drops = ((uint64_t)desc->tx_drops_high << 32) | desc->tx_drops_low;
4240 : 0 : rx_overruns = ((uint64_t)desc->rx_overruns_high << 32) | desc->rx_overruns_low;
4241 : :
4242 : : /*
4243 : : * Depending on its acceleration support, the device updates a different statistic when
4244 : : * Rx packet is dropped because there are no available buffers to accommodate it.
4245 : : */
4246 : 0 : adapter->drv_stats->rx_drops = rx_drops + rx_overruns;
4247 : 0 : adapter->dev_stats.tx_drops = tx_drops;
4248 : 0 : }
4249 : :
4250 : 0 : static void ena_suboptimal_configuration(__rte_unused void *adapter_data,
4251 : : struct ena_admin_aenq_entry *aenq_e)
4252 : : {
4253 : : struct ena_admin_aenq_conf_notifications_desc *desc;
4254 : : int bit, num_bits;
4255 : :
4256 : : desc = (struct ena_admin_aenq_conf_notifications_desc *)aenq_e;
4257 : : num_bits = BITS_PER_TYPE(desc->notifications_bitmap);
4258 [ # # ]: 0 : for (bit = 0; bit < num_bits; bit++) {
4259 [ # # ]: 0 : if (desc->notifications_bitmap & RTE_BIT64(bit)) {
4260 : 0 : PMD_DRV_LOG_LINE(WARNING,
4261 : : "Sub-optimal configuration notification code: %d", bit + 1);
4262 : : }
4263 : : }
4264 : 0 : }
4265 : :
4266 : : /**
4267 : : * This handler will called for unknown event group or unimplemented handlers
4268 : : **/
4269 : 0 : static void unimplemented_aenq_handler(__rte_unused void *data,
4270 : : __rte_unused struct ena_admin_aenq_entry *aenq_e)
4271 : : {
4272 : 0 : PMD_DRV_LOG_LINE(ERR,
4273 : : "Unknown event was received or event with unimplemented handler");
4274 : 0 : }
4275 : :
4276 : : static struct ena_aenq_handlers aenq_handlers = {
4277 : : .handlers = {
4278 : : [ENA_ADMIN_LINK_CHANGE] = ena_update_on_link_change,
4279 : : [ENA_ADMIN_KEEP_ALIVE] = ena_keep_alive,
4280 : : [ENA_ADMIN_CONF_NOTIFICATIONS] = ena_suboptimal_configuration
4281 : : },
4282 : : .unimplemented_handler = unimplemented_aenq_handler
4283 : : };
4284 : :
4285 : : /*********************************************************************
4286 : : * Multi-Process communication request handling (in primary)
4287 : : *********************************************************************/
4288 : : static int
4289 : 0 : ena_mp_primary_handle(const struct rte_mp_msg *mp_msg, const void *peer)
4290 : : {
4291 : : const struct ena_mp_body *req =
4292 : : (const struct ena_mp_body *)mp_msg->param;
4293 : : struct ena_adapter *adapter;
4294 : : struct ena_com_dev *ena_dev;
4295 : : struct ena_mp_body *rsp;
4296 : : struct rte_mp_msg mp_rsp;
4297 : : struct rte_eth_dev *dev;
4298 : : int res = 0;
4299 : :
4300 : : rsp = (struct ena_mp_body *)&mp_rsp.param;
4301 : 0 : mp_msg_init(&mp_rsp, req->type, req->port_id);
4302 : :
4303 [ # # ]: 0 : if (!rte_eth_dev_is_valid_port(req->port_id)) {
4304 : 0 : rte_errno = ENODEV;
4305 : : res = -rte_errno;
4306 : 0 : PMD_DRV_LOG_LINE(ERR, "Unknown port %d in request %d",
4307 : : req->port_id, req->type);
4308 : 0 : goto end;
4309 : : }
4310 : 0 : dev = &rte_eth_devices[req->port_id];
4311 : 0 : adapter = dev->data->dev_private;
4312 : 0 : ena_dev = &adapter->ena_dev;
4313 : :
4314 [ # # # # : 0 : switch (req->type) {
# # # # ]
4315 : 0 : case ENA_MP_DEV_STATS_GET:
4316 : 0 : res = ena_com_get_dev_basic_stats(ena_dev,
4317 : : &adapter->basic_stats);
4318 : 0 : break;
4319 : 0 : case ENA_MP_ENI_STATS_GET:
4320 : 0 : res = ena_com_get_eni_stats(ena_dev,
4321 : 0 : (struct ena_admin_eni_stats *)&adapter->metrics_stats);
4322 : 0 : break;
4323 : 0 : case ENA_MP_MTU_SET:
4324 : 0 : res = ena_com_set_dev_mtu(ena_dev, req->args.mtu);
4325 : 0 : break;
4326 : 0 : case ENA_MP_IND_TBL_GET:
4327 : 0 : res = ena_com_indirect_table_get(ena_dev,
4328 : : adapter->indirect_table);
4329 : 0 : break;
4330 : 0 : case ENA_MP_IND_TBL_SET:
4331 : 0 : res = ena_com_indirect_table_set(ena_dev);
4332 : 0 : break;
4333 : 0 : case ENA_MP_CUSTOMER_METRICS_GET:
4334 : 0 : res = ena_com_get_customer_metrics(ena_dev,
4335 : 0 : (char *)adapter->metrics_stats,
4336 : 0 : adapter->metrics_num * sizeof(uint64_t));
4337 : 0 : break;
4338 : 0 : case ENA_MP_SRD_STATS_GET:
4339 : 0 : res = ena_com_get_ena_srd_info(ena_dev,
4340 : 0 : (struct ena_admin_ena_srd_info *)&adapter->srd_stats);
4341 : 0 : break;
4342 : 0 : default:
4343 : 0 : PMD_DRV_LOG_LINE(ERR, "Unknown request type %d", req->type);
4344 : : res = -EINVAL;
4345 : 0 : break;
4346 : : }
4347 : :
4348 : 0 : end:
4349 : : /* Save processing result in the reply */
4350 : 0 : rsp->result = res;
4351 : : /* Return just IPC processing status */
4352 : 0 : return rte_mp_reply(&mp_rsp, peer);
4353 : : }
4354 : :
4355 : 0 : static bool ena_use_large_llq_hdr(struct ena_adapter *adapter, uint8_t recommended_entry_size)
4356 : : {
4357 [ # # ]: 0 : if (adapter->llq_header_policy == ENA_LLQ_POLICY_LARGE) {
4358 : : return true;
4359 [ # # ]: 0 : } else if (adapter->llq_header_policy == ENA_LLQ_POLICY_RECOMMENDED) {
4360 : 0 : PMD_DRV_LOG_LINE(INFO, "Recommended device entry size policy %u",
4361 : : recommended_entry_size);
4362 [ # # ]: 0 : if (recommended_entry_size == ENA_ADMIN_LIST_ENTRY_SIZE_256B)
4363 : 0 : return true;
4364 : : }
4365 : : return false;
4366 : : }
|