Branch data Line data Source code
1 : : /* SPDX-License-Identifier: BSD-3-Clause
2 : : * Copyright 2015 6WIND S.A.
3 : : * Copyright 2015 Mellanox Technologies, Ltd
4 : : */
5 : :
6 : : #include <stddef.h>
7 : : #include <errno.h>
8 : : #include <string.h>
9 : : #include <stdint.h>
10 : : #include <fcntl.h>
11 : : #include <sys/queue.h>
12 : :
13 : : #include <eal_export.h>
14 : : #include <rte_mbuf.h>
15 : : #include <rte_malloc.h>
16 : : #include <ethdev_driver.h>
17 : : #include <rte_common.h>
18 : : #include <rte_interrupts.h>
19 : : #include <rte_debug.h>
20 : : #include <rte_io.h>
21 : : #include <rte_eal_paging.h>
22 : :
23 : : #include <mlx5_glue.h>
24 : : #include <mlx5_malloc.h>
25 : : #include <mlx5_common.h>
26 : : #include <mlx5_common_mr.h>
27 : :
28 : : #include "mlx5_defs.h"
29 : : #include "mlx5.h"
30 : : #include "mlx5_rx.h"
31 : : #include "mlx5_utils.h"
32 : : #include "mlx5_autoconf.h"
33 : : #include "mlx5_devx.h"
34 : : #include "rte_pmd_mlx5.h"
35 : :
36 : :
37 : : /* Default RSS hash key also used for ConnectX-3. */
38 : : uint8_t rss_hash_default_key[] = {
39 : : 0x2c, 0xc6, 0x81, 0xd1,
40 : : 0x5b, 0xdb, 0xf4, 0xf7,
41 : : 0xfc, 0xa2, 0x83, 0x19,
42 : : 0xdb, 0x1a, 0x3e, 0x94,
43 : : 0x6b, 0x9e, 0x38, 0xd9,
44 : : 0x2c, 0x9c, 0x03, 0xd1,
45 : : 0xad, 0x99, 0x44, 0xa7,
46 : : 0xd9, 0x56, 0x3d, 0x59,
47 : : 0x06, 0x3c, 0x25, 0xf3,
48 : : 0xfc, 0x1f, 0xdc, 0x2a,
49 : : };
50 : :
51 : : /* Length of the default RSS hash key. */
52 : : static_assert(MLX5_RSS_HASH_KEY_LEN ==
53 : : (unsigned int)sizeof(rss_hash_default_key),
54 : : "wrong RSS default key size.");
55 : :
56 : : /**
57 : : * Calculate the number of CQEs in CQ for the Rx queue.
58 : : *
59 : : * @param rxq_data
60 : : * Pointer to receive queue structure.
61 : : *
62 : : * @return
63 : : * Number of CQEs in CQ.
64 : : */
65 : : unsigned int
66 : 0 : mlx5_rxq_cqe_num(struct mlx5_rxq_data *rxq_data)
67 : : {
68 : : unsigned int cqe_n;
69 [ # # ]: 0 : unsigned int wqe_n = 1 << rxq_data->elts_n;
70 : :
71 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(rxq_data))
72 : 0 : cqe_n = wqe_n * RTE_BIT32(rxq_data->log_strd_num) - 1;
73 : : else
74 : 0 : cqe_n = wqe_n - 1;
75 : 0 : return cqe_n;
76 : : }
77 : :
78 : : /**
79 : : * Allocate RX queue elements for Multi-Packet RQ.
80 : : *
81 : : * @param rxq_ctrl
82 : : * Pointer to RX queue structure.
83 : : *
84 : : * @return
85 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
86 : : */
87 : : static int
88 : 0 : rxq_alloc_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
89 : : {
90 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
91 : 0 : unsigned int wqe_n = 1 << rxq->elts_n;
92 : : unsigned int i;
93 : : int err;
94 : :
95 : : /* Iterate on segments. */
96 [ # # ]: 0 : for (i = 0; i <= wqe_n; ++i) {
97 : : struct mlx5_mprq_buf *buf;
98 : :
99 [ # # # # ]: 0 : if (rte_mempool_get(rxq->mprq_mp, (void **)&buf) < 0) {
100 : 0 : DRV_LOG(ERR, "port %u empty mbuf pool", rxq->port_id);
101 : 0 : rte_errno = ENOMEM;
102 : 0 : goto error;
103 : : }
104 [ # # ]: 0 : if (i < wqe_n)
105 : 0 : (*rxq->mprq_bufs)[i] = buf;
106 : : else
107 : 0 : rxq->mprq_repl = buf;
108 : : }
109 : 0 : DRV_LOG(DEBUG,
110 : : "port %u MPRQ queue %u allocated and configured %u segments",
111 : : rxq->port_id, rxq->idx, wqe_n);
112 : 0 : return 0;
113 : : error:
114 : : err = rte_errno; /* Save rte_errno before cleanup. */
115 : : wqe_n = i;
116 [ # # ]: 0 : for (i = 0; (i != wqe_n); ++i) {
117 [ # # ]: 0 : if ((*rxq->mprq_bufs)[i] != NULL)
118 [ # # ]: 0 : rte_mempool_put(rxq->mprq_mp,
119 : : (*rxq->mprq_bufs)[i]);
120 : 0 : (*rxq->mprq_bufs)[i] = NULL;
121 : : }
122 : 0 : DRV_LOG(DEBUG, "port %u MPRQ queue %u failed, freed everything",
123 : : rxq->port_id, rxq->idx);
124 : 0 : rte_errno = err; /* Restore rte_errno. */
125 : 0 : return -rte_errno;
126 : : }
127 : :
128 : : /**
129 : : * Allocate RX queue elements for Single-Packet RQ.
130 : : *
131 : : * @param rxq_ctrl
132 : : * Pointer to RX queue structure.
133 : : *
134 : : * @return
135 : : * 0 on success, negative errno value on failure.
136 : : */
137 : : static int
138 : 0 : rxq_alloc_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
139 : : {
140 [ # # ]: 0 : const unsigned int sges_n = 1 << rxq_ctrl->rxq.sges_n;
141 : : unsigned int elts_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
142 : 0 : RTE_BIT32(rxq_ctrl->rxq.elts_n) *
143 [ # # ]: 0 : RTE_BIT32(rxq_ctrl->rxq.log_strd_num) :
144 : 0 : RTE_BIT32(rxq_ctrl->rxq.elts_n);
145 : 0 : bool has_vec_support = mlx5_rxq_check_vec_support(&rxq_ctrl->rxq) > 0;
146 : : unsigned int i;
147 : : int err;
148 : :
149 : : /* Iterate on segments. */
150 [ # # ]: 0 : for (i = 0; (i != elts_n); ++i) {
151 : 0 : struct mlx5_eth_rxseg *seg = &rxq_ctrl->rxq.rxseg[i % sges_n];
152 : : struct rte_mbuf *buf;
153 : :
154 : 0 : buf = rte_pktmbuf_alloc(seg->mp);
155 [ # # ]: 0 : if (buf == NULL) {
156 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
157 : 0 : DRV_LOG(ERR, "port %u queue %u empty mbuf pool",
158 : : RXQ_PORT_ID(rxq_ctrl),
159 : : rxq_ctrl->rxq.idx);
160 : : else
161 : 0 : DRV_LOG(ERR, "share group %u queue %u empty mbuf pool",
162 : : rxq_ctrl->share_group,
163 : : rxq_ctrl->share_qid);
164 : 0 : rte_errno = ENOMEM;
165 : 0 : goto error;
166 : : }
167 : : /* Only vectored Rx routines rely on headroom size. */
168 : : MLX5_ASSERT(!has_vec_support ||
169 : : DATA_OFF(buf) >= RTE_PKTMBUF_HEADROOM);
170 : : /* Buffer is supposed to be empty. */
171 : : MLX5_ASSERT(rte_pktmbuf_data_len(buf) == 0);
172 : : MLX5_ASSERT(rte_pktmbuf_pkt_len(buf) == 0);
173 : : MLX5_ASSERT(!buf->next);
174 : 0 : SET_DATA_OFF(buf, seg->offset);
175 : 0 : PORT(buf) = rxq_ctrl->rxq.port_id;
176 : 0 : DATA_LEN(buf) = seg->length;
177 : 0 : PKT_LEN(buf) = seg->length;
178 : 0 : NB_SEGS(buf) = 1;
179 : 0 : (*rxq_ctrl->rxq.elts)[i] = buf;
180 : : }
181 : : /* If Rx vector is activated. */
182 [ # # ]: 0 : if (has_vec_support) {
183 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
184 : 0 : struct rte_mbuf *mbuf_init = &rxq->fake_mbuf;
185 : : struct rte_pktmbuf_pool_private *priv =
186 : : (struct rte_pktmbuf_pool_private *)
187 [ # # ]: 0 : rte_mempool_get_priv(rxq_ctrl->rxq.mp);
188 : : int j;
189 : :
190 : : /* Initialize default rearm_data for vPMD. */
191 [ # # ]: 0 : mbuf_init->data_off = RTE_PKTMBUF_HEADROOM;
192 : : rte_mbuf_refcnt_set(mbuf_init, 1);
193 : 0 : mbuf_init->nb_segs = 1;
194 : : /* For shared queues port is provided in CQE */
195 [ # # ]: 0 : mbuf_init->port = rxq->shared ? 0 : rxq->port_id;
196 [ # # ]: 0 : if (priv->flags & RTE_PKTMBUF_POOL_F_PINNED_EXT_BUF)
197 : 0 : mbuf_init->ol_flags = RTE_MBUF_F_EXTERNAL;
198 : : /*
199 : : * prevent compiler reordering:
200 : : * rearm_data covers previous fields.
201 : : */
202 : 0 : rte_compiler_barrier();
203 : 0 : rxq->mbuf_initializer =
204 : : *(rte_xmm_t *)&mbuf_init->rearm_data;
205 : : /* Padding with a fake mbuf for vectorized Rx. */
206 [ # # ]: 0 : for (j = 0; j < MLX5_VPMD_DESCS_PER_LOOP; ++j)
207 : 0 : (*rxq->elts)[elts_n + j] = &rxq->fake_mbuf;
208 : : }
209 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
210 : 0 : DRV_LOG(DEBUG,
211 : : "port %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
212 : : RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx, elts_n,
213 : : elts_n / (1 << rxq_ctrl->rxq.sges_n));
214 : : else
215 : 0 : DRV_LOG(DEBUG,
216 : : "share group %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
217 : : rxq_ctrl->share_group, rxq_ctrl->share_qid, elts_n,
218 : : elts_n / (1 << rxq_ctrl->rxq.sges_n));
219 : : return 0;
220 : : error:
221 : : err = rte_errno; /* Save rte_errno before cleanup. */
222 : : elts_n = i;
223 [ # # ]: 0 : for (i = 0; (i != elts_n); ++i) {
224 [ # # ]: 0 : if ((*rxq_ctrl->rxq.elts)[i] != NULL)
225 : : rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
226 : 0 : (*rxq_ctrl->rxq.elts)[i] = NULL;
227 : : }
228 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
229 : 0 : DRV_LOG(DEBUG, "port %u SPRQ queue %u failed, freed everything",
230 : : RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx);
231 : : else
232 : 0 : DRV_LOG(DEBUG, "share group %u SPRQ queue %u failed, freed everything",
233 : : rxq_ctrl->share_group, rxq_ctrl->share_qid);
234 : 0 : rte_errno = err; /* Restore rte_errno. */
235 : 0 : return -rte_errno;
236 : : }
237 : :
238 : : /**
239 : : * Allocate RX queue elements.
240 : : *
241 : : * @param rxq_ctrl
242 : : * Pointer to RX queue structure.
243 : : *
244 : : * @return
245 : : * 0 on success, negative errno value on failure.
246 : : */
247 : : int
248 [ # # ]: 0 : rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
249 : : {
250 : : int ret = 0;
251 : :
252 : : /**
253 : : * For MPRQ we need to allocate both MPRQ buffers
254 : : * for WQEs and simple mbufs for vector processing.
255 : : */
256 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
257 : 0 : ret = rxq_alloc_elts_mprq(rxq_ctrl);
258 [ # # ]: 0 : if (ret == 0)
259 : 0 : ret = rxq_alloc_elts_sprq(rxq_ctrl);
260 : 0 : return ret;
261 : : }
262 : :
263 : : /**
264 : : * Free RX queue elements for Multi-Packet RQ.
265 : : *
266 : : * @param rxq_ctrl
267 : : * Pointer to RX queue structure.
268 : : */
269 : : static void
270 : 0 : rxq_free_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
271 : : {
272 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
273 : : uint16_t i;
274 : :
275 : 0 : DRV_LOG(DEBUG, "port %u Multi-Packet Rx queue %u freeing %d WRs",
276 : : rxq->port_id, rxq->idx, (1u << rxq->elts_n));
277 [ # # ]: 0 : if (rxq->mprq_bufs == NULL)
278 : : return;
279 [ # # ]: 0 : for (i = 0; (i != (1u << rxq->elts_n)); ++i) {
280 [ # # ]: 0 : if ((*rxq->mprq_bufs)[i] != NULL)
281 : 0 : mlx5_mprq_buf_free((*rxq->mprq_bufs)[i]);
282 : 0 : (*rxq->mprq_bufs)[i] = NULL;
283 : : }
284 [ # # ]: 0 : if (rxq->mprq_repl != NULL) {
285 : 0 : mlx5_mprq_buf_free(rxq->mprq_repl);
286 : 0 : rxq->mprq_repl = NULL;
287 : : }
288 : : }
289 : :
290 : : /**
291 : : * Free RX queue elements for Single-Packet RQ.
292 : : *
293 : : * @param rxq_ctrl
294 : : * Pointer to RX queue structure.
295 : : */
296 : : static void
297 : 0 : rxq_free_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
298 : : {
299 [ # # ]: 0 : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
300 [ # # ]: 0 : const uint16_t q_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
301 : 0 : RTE_BIT32(rxq->elts_n) * RTE_BIT32(rxq->log_strd_num) :
302 : 0 : RTE_BIT32(rxq->elts_n);
303 : 0 : const uint16_t q_mask = q_n - 1;
304 [ # # ]: 0 : uint16_t elts_ci = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
305 : 0 : rxq->elts_ci : rxq->rq_ci;
306 : 0 : uint16_t used = q_n - (elts_ci - rxq->rq_pi);
307 : : uint16_t i;
308 : :
309 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
310 : 0 : DRV_LOG(DEBUG, "port %u Rx queue %u freeing %d WRs",
311 : : RXQ_PORT_ID(rxq_ctrl), rxq->idx, q_n);
312 : : else
313 : 0 : DRV_LOG(DEBUG, "share group %u Rx queue %u freeing %d WRs",
314 : : rxq_ctrl->share_group, rxq_ctrl->share_qid, q_n);
315 [ # # ]: 0 : if (rxq->elts == NULL)
316 : : return;
317 : : /**
318 : : * Some mbuf in the Ring belongs to the application.
319 : : * They cannot be freed.
320 : : */
321 [ # # ]: 0 : if (mlx5_rxq_check_vec_support(rxq) > 0) {
322 [ # # ]: 0 : for (i = 0; i < used; ++i)
323 : 0 : (*rxq->elts)[(elts_ci + i) & q_mask] = NULL;
324 : 0 : rxq->rq_pi = elts_ci;
325 : : }
326 [ # # ]: 0 : for (i = 0; i != q_n; ++i) {
327 [ # # ]: 0 : if ((*rxq->elts)[i] != NULL)
328 : : rte_pktmbuf_free_seg((*rxq->elts)[i]);
329 : 0 : (*rxq->elts)[i] = NULL;
330 : : }
331 : : }
332 : :
333 : : /**
334 : : * Free RX queue elements.
335 : : *
336 : : * @param rxq_ctrl
337 : : * Pointer to RX queue structure.
338 : : */
339 : : static void
340 [ # # ]: 0 : rxq_free_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
341 : : {
342 : : /*
343 : : * For MPRQ we need to allocate both MPRQ buffers
344 : : * for WQEs and simple mbufs for vector processing.
345 : : */
346 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
347 : 0 : rxq_free_elts_mprq(rxq_ctrl);
348 : 0 : rxq_free_elts_sprq(rxq_ctrl);
349 : 0 : }
350 : :
351 : : /**
352 : : * Returns the per-queue supported offloads.
353 : : *
354 : : * @param dev
355 : : * Pointer to Ethernet device.
356 : : *
357 : : * @return
358 : : * Supported Rx offloads.
359 : : */
360 : : uint64_t
361 : 0 : mlx5_get_rx_queue_offloads(struct rte_eth_dev *dev)
362 : : {
363 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
364 : : uint64_t offloads = (RTE_ETH_RX_OFFLOAD_SCATTER |
365 : : RTE_ETH_RX_OFFLOAD_TIMESTAMP |
366 : : RTE_ETH_RX_OFFLOAD_RSS_HASH);
367 : :
368 [ # # ]: 0 : if (!priv->config.mprq.enabled)
369 : : offloads |= RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT;
370 [ # # ]: 0 : if (priv->sh->config.hw_fcs_strip)
371 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_KEEP_CRC;
372 [ # # ]: 0 : if (priv->sh->dev_cap.hw_csum)
373 : 0 : offloads |= (RTE_ETH_RX_OFFLOAD_IPV4_CKSUM |
374 : : RTE_ETH_RX_OFFLOAD_UDP_CKSUM |
375 : : RTE_ETH_RX_OFFLOAD_TCP_CKSUM);
376 [ # # ]: 0 : if (priv->sh->dev_cap.hw_vlan_strip)
377 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_VLAN_STRIP;
378 [ # # ]: 0 : if (priv->sh->config.lro_allowed)
379 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_TCP_LRO;
380 : 0 : return offloads;
381 : : }
382 : :
383 : :
384 : : /**
385 : : * Returns the per-port supported offloads.
386 : : *
387 : : * @return
388 : : * Supported Rx offloads.
389 : : */
390 : : uint64_t
391 : 0 : mlx5_get_rx_port_offloads(void)
392 : : {
393 : : uint64_t offloads = RTE_ETH_RX_OFFLOAD_VLAN_FILTER;
394 : :
395 : 0 : return offloads;
396 : : }
397 : :
398 : : /**
399 : : * Verify if the queue can be released.
400 : : *
401 : : * @param dev
402 : : * Pointer to Ethernet device.
403 : : * @param idx
404 : : * RX queue index.
405 : : *
406 : : * @return
407 : : * 1 if the queue can be released
408 : : * 0 if the queue can not be released, there are references to it.
409 : : * Negative errno and rte_errno is set if queue doesn't exist.
410 : : */
411 : : static int
412 : 0 : mlx5_rxq_releasable(struct rte_eth_dev *dev, uint16_t idx)
413 : : {
414 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
415 : :
416 [ # # ]: 0 : if (rxq == NULL) {
417 : 0 : rte_errno = EINVAL;
418 : 0 : return -rte_errno;
419 : : }
420 : 0 : return (rte_atomic_load_explicit(&rxq->refcnt, rte_memory_order_relaxed) == 1);
421 : : }
422 : :
423 : : /* Fetches and drops all SW-owned and error CQEs to synchronize CQ. */
424 : : void
425 : 0 : rxq_sync_cq(struct mlx5_rxq_data *rxq)
426 : : {
427 : 0 : const uint16_t cqe_n = 1 << rxq->cqe_n;
428 : 0 : const uint16_t cqe_mask = cqe_n - 1;
429 : : volatile struct mlx5_cqe *cqe;
430 : : int ret, i;
431 : :
432 : : i = cqe_n;
433 : : do {
434 : 0 : cqe = &(*rxq->cqes)[rxq->cq_ci & cqe_mask];
435 [ # # ]: 0 : ret = check_cqe(cqe, cqe_n, rxq->cq_ci);
436 : : if (ret == MLX5_CQE_STATUS_HW_OWN)
437 : : break;
438 [ # # ]: 0 : if (ret == MLX5_CQE_STATUS_ERR) {
439 : 0 : rxq->cq_ci++;
440 : 0 : continue;
441 : : }
442 : : MLX5_ASSERT(ret == MLX5_CQE_STATUS_SW_OWN);
443 [ # # ]: 0 : if (MLX5_CQE_FORMAT(cqe->op_own) != MLX5_COMPRESSED) {
444 : 0 : rxq->cq_ci++;
445 : 0 : continue;
446 : : }
447 : : /* Compute the next non compressed CQE. */
448 : 0 : rxq->cq_ci += rxq->cqe_comp_layout ?
449 [ # # ]: 0 : (MLX5_CQE_NUM_MINIS(cqe->op_own) + 1U) :
450 : 0 : rte_be_to_cpu_32(cqe->byte_cnt);
451 : :
452 [ # # ]: 0 : } while (--i);
453 : : /* Move all CQEs to HW ownership, including possible MiniCQEs. */
454 [ # # ]: 0 : for (i = 0; i < cqe_n; i++) {
455 : 0 : cqe = &(*rxq->cqes)[i];
456 : 0 : cqe->validity_iteration_count = MLX5_CQE_VIC_INIT;
457 : 0 : cqe->op_own = MLX5_CQE_INVALIDATE;
458 : : }
459 : : /* Resync CQE and WQE (WQ in RESET state). */
460 : 0 : rte_io_wmb();
461 [ # # ]: 0 : *rxq->cq_db = rte_cpu_to_be_32(rxq->cq_ci);
462 : 0 : rte_io_wmb();
463 : 0 : *rxq->rq_db = rte_cpu_to_be_32(0);
464 : 0 : rte_io_wmb();
465 : 0 : }
466 : :
467 : : /**
468 : : * Rx queue stop. Device queue goes to the RESET state,
469 : : * all involved mbufs are freed from WQ.
470 : : *
471 : : * @param dev
472 : : * Pointer to Ethernet device structure.
473 : : * @param idx
474 : : * RX queue index.
475 : : *
476 : : * @return
477 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
478 : : */
479 : : int
480 : 0 : mlx5_rx_queue_stop_primary(struct rte_eth_dev *dev, uint16_t idx)
481 : : {
482 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
483 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
484 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = rxq->ctrl;
485 : : int ret;
486 : :
487 : : MLX5_ASSERT(rxq != NULL && rxq_ctrl != NULL);
488 : : MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
489 : 0 : ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RDY2RST);
490 [ # # ]: 0 : if (ret) {
491 : 0 : DRV_LOG(ERR, "Cannot change Rx WQ state to RESET: %s",
492 : : strerror(errno));
493 : 0 : rte_errno = errno;
494 : 0 : return ret;
495 : : }
496 : : /* Remove all processes CQEs. */
497 : 0 : rxq_sync_cq(&rxq_ctrl->rxq);
498 : : /* Free all involved mbufs. */
499 : 0 : rxq_free_elts(rxq_ctrl);
500 : : /* Set the actual queue state. */
501 : 0 : dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STOPPED;
502 : 0 : return 0;
503 : : }
504 : :
505 : : /**
506 : : * Rx queue stop. Device queue goes to the RESET state,
507 : : * all involved mbufs are freed from WQ.
508 : : *
509 : : * @param dev
510 : : * Pointer to Ethernet device structure.
511 : : * @param idx
512 : : * RX queue index.
513 : : *
514 : : * @return
515 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
516 : : */
517 : : int
518 : 0 : mlx5_rx_queue_stop(struct rte_eth_dev *dev, uint16_t idx)
519 : : {
520 : 0 : eth_rx_burst_t pkt_burst = dev->rx_pkt_burst;
521 : : int ret;
522 : :
523 [ # # ]: 0 : if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
524 : 0 : DRV_LOG(ERR, "Hairpin queue can't be stopped");
525 : 0 : rte_errno = EINVAL;
526 : 0 : return -EINVAL;
527 : : }
528 [ # # ]: 0 : if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STOPPED)
529 : : return 0;
530 : : /*
531 : : * Vectorized Rx burst requires the CQ and RQ indices
532 : : * synchronized, that might be broken on RQ restart
533 : : * and cause Rx malfunction, so queue stopping is
534 : : * not supported if vectorized Rx burst is engaged.
535 : : * The routine pointer depends on the process type,
536 : : * should perform check there. MPRQ is not supported as well.
537 : : */
538 [ # # ]: 0 : if (pkt_burst != mlx5_rx_burst) {
539 : 0 : DRV_LOG(ERR, "Rx queue stop is only supported "
540 : : "for non-vectorized single-packet Rx");
541 : 0 : rte_errno = EINVAL;
542 : 0 : return -EINVAL;
543 : : }
544 [ # # ]: 0 : if (rte_eal_process_type() == RTE_PROC_SECONDARY) {
545 : 0 : ret = mlx5_mp_os_req_queue_control(dev, idx,
546 : : MLX5_MP_REQ_QUEUE_RX_STOP);
547 : : } else {
548 : 0 : ret = mlx5_rx_queue_stop_primary(dev, idx);
549 : : }
550 : : return ret;
551 : : }
552 : :
553 : : /**
554 : : * Rx queue start. Device queue goes to the ready state,
555 : : * all required mbufs are allocated and WQ is replenished.
556 : : *
557 : : * @param dev
558 : : * Pointer to Ethernet device structure.
559 : : * @param idx
560 : : * RX queue index.
561 : : *
562 : : * @return
563 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
564 : : */
565 : : int
566 : 0 : mlx5_rx_queue_start_primary(struct rte_eth_dev *dev, uint16_t idx)
567 : : {
568 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
569 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
570 : 0 : struct mlx5_rxq_data *rxq_data = &rxq->ctrl->rxq;
571 : : int ret;
572 : :
573 : : MLX5_ASSERT(rxq != NULL && rxq->ctrl != NULL);
574 : : MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
575 : : /* Allocate needed buffers. */
576 : 0 : ret = rxq_alloc_elts(rxq->ctrl);
577 [ # # ]: 0 : if (ret) {
578 : 0 : DRV_LOG(ERR, "Cannot reallocate buffers for Rx WQ");
579 : 0 : rte_errno = errno;
580 : 0 : return ret;
581 : : }
582 : 0 : rte_io_wmb();
583 [ # # ]: 0 : *rxq_data->cq_db = rte_cpu_to_be_32(rxq_data->cq_ci);
584 : 0 : rte_io_wmb();
585 : : /* Reset RQ consumer before moving queue to READY state. */
586 : 0 : *rxq_data->rq_db = rte_cpu_to_be_32(0);
587 : 0 : rte_io_wmb();
588 : 0 : ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RST2RDY);
589 [ # # ]: 0 : if (ret) {
590 : 0 : DRV_LOG(ERR, "Cannot change Rx WQ state to READY: %s",
591 : : strerror(errno));
592 : 0 : rte_errno = errno;
593 : 0 : return ret;
594 : : }
595 : : /* Reinitialize RQ - set WQEs. */
596 : 0 : ret = mlx5_rxq_initialize(rxq_data);
597 [ # # ]: 0 : if (ret) {
598 : 0 : DRV_LOG(ERR, "Port %u Rx queue %u RQ initialization failure.",
599 : : priv->dev_data->port_id, rxq->idx);
600 : 0 : rte_errno = ENOMEM;
601 : 0 : return ret;
602 : : }
603 : 0 : rxq_data->err_state = MLX5_RXQ_ERR_STATE_NO_ERROR;
604 : : /* Set actual queue state. */
605 : 0 : dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STARTED;
606 : 0 : return 0;
607 : : }
608 : :
609 : : /**
610 : : * Rx queue start. Device queue goes to the ready state,
611 : : * all required mbufs are allocated and WQ is replenished.
612 : : *
613 : : * @param dev
614 : : * Pointer to Ethernet device structure.
615 : : * @param idx
616 : : * RX queue index.
617 : : *
618 : : * @return
619 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
620 : : */
621 : : int
622 : 0 : mlx5_rx_queue_start(struct rte_eth_dev *dev, uint16_t idx)
623 : : {
624 : : int ret;
625 : :
626 [ # # ]: 0 : if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
627 : 0 : DRV_LOG(ERR, "Hairpin queue can't be started");
628 : 0 : rte_errno = EINVAL;
629 : 0 : return -EINVAL;
630 : : }
631 [ # # ]: 0 : if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STARTED)
632 : : return 0;
633 [ # # ]: 0 : if (rte_eal_process_type() == RTE_PROC_SECONDARY) {
634 : 0 : ret = mlx5_mp_os_req_queue_control(dev, idx,
635 : : MLX5_MP_REQ_QUEUE_RX_START);
636 : : } else {
637 : 0 : ret = mlx5_rx_queue_start_primary(dev, idx);
638 : : }
639 : : return ret;
640 : : }
641 : :
642 : : /**
643 : : * Rx queue presetup checks.
644 : : *
645 : : * @param dev
646 : : * Pointer to Ethernet device structure.
647 : : * @param idx
648 : : * RX queue index.
649 : : * @param desc
650 : : * Number of descriptors to configure in queue.
651 : : * @param[out] rxq_ctrl
652 : : * Address of pointer to shared Rx queue control.
653 : : *
654 : : * @return
655 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
656 : : */
657 : : static int
658 : 0 : mlx5_rx_queue_pre_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t *desc,
659 : : struct mlx5_rxq_ctrl **rxq_ctrl)
660 : : {
661 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
662 : : struct mlx5_rxq_priv *rxq;
663 : : bool empty;
664 : :
665 [ # # ]: 0 : if (*desc > mlx5_dev_get_max_wq_size(priv->sh)) {
666 : 0 : DRV_LOG(ERR,
667 : : "port %u number of descriptors requested for Rx queue"
668 : : " %u is more than supported",
669 : : dev->data->port_id, idx);
670 : 0 : rte_errno = EINVAL;
671 : 0 : return -EINVAL;
672 : : }
673 [ # # ]: 0 : if (!rte_is_power_of_2(*desc)) {
674 : 0 : *desc = 1 << log2above(*desc);
675 : 0 : DRV_LOG(WARNING,
676 : : "port %u increased number of descriptors in Rx queue %u"
677 : : " to the next power of two (%d)",
678 : : dev->data->port_id, idx, *desc);
679 : : }
680 : 0 : DRV_LOG(DEBUG, "port %u configuring Rx queue %u for %u descriptors",
681 : : dev->data->port_id, idx, *desc);
682 [ # # ]: 0 : if (idx >= priv->rxqs_n) {
683 : 0 : DRV_LOG(ERR, "port %u Rx queue index out of range (%u >= %u)",
684 : : dev->data->port_id, idx, priv->rxqs_n);
685 : 0 : rte_errno = EOVERFLOW;
686 : 0 : return -rte_errno;
687 : : }
688 [ # # # # ]: 0 : if (rxq_ctrl == NULL || *rxq_ctrl == NULL)
689 : : return 0;
690 [ # # ]: 0 : if (!(*rxq_ctrl)->rxq.shared) {
691 [ # # ]: 0 : if (!mlx5_rxq_releasable(dev, idx)) {
692 : 0 : DRV_LOG(ERR, "port %u unable to release queue index %u",
693 : : dev->data->port_id, idx);
694 : 0 : rte_errno = EBUSY;
695 : 0 : return -rte_errno;
696 : : }
697 : 0 : mlx5_rxq_release(dev, idx);
698 : : } else {
699 [ # # ]: 0 : if ((*rxq_ctrl)->obj != NULL)
700 : : /* Some port using shared Rx queue has been started. */
701 : : return 0;
702 : : /* Release all owner RxQ to reconfigure Shared RxQ. */
703 : : do {
704 : 0 : rxq = LIST_FIRST(&(*rxq_ctrl)->owners);
705 [ # # ]: 0 : LIST_REMOVE(rxq, owner_entry);
706 : 0 : empty = LIST_EMPTY(&(*rxq_ctrl)->owners);
707 : 0 : mlx5_rxq_release(ETH_DEV(rxq->priv), rxq->idx);
708 [ # # ]: 0 : } while (!empty);
709 : 0 : *rxq_ctrl = NULL;
710 : : }
711 : : return 0;
712 : : }
713 : :
714 : : /**
715 : : * Get the shared Rx queue object that matches group and queue index.
716 : : *
717 : : * @param dev
718 : : * Pointer to Ethernet device structure.
719 : : * @param group
720 : : * Shared RXQ group.
721 : : * @param share_qid
722 : : * Shared RX queue index.
723 : : *
724 : : * @return
725 : : * Shared RXQ object that matching, or NULL if not found.
726 : : */
727 : : static struct mlx5_rxq_ctrl *
728 : : mlx5_shared_rxq_get(struct rte_eth_dev *dev, uint32_t group, uint16_t share_qid)
729 : : {
730 : : struct mlx5_rxq_ctrl *rxq_ctrl;
731 : : struct mlx5_priv *priv = dev->data->dev_private;
732 : :
733 [ # # ]: 0 : LIST_FOREACH(rxq_ctrl, &priv->sh->shared_rxqs, share_entry) {
734 [ # # ]: 0 : if (rxq_ctrl->share_group == group &&
735 [ # # ]: 0 : rxq_ctrl->share_qid == share_qid)
736 : : return rxq_ctrl;
737 : : }
738 : : return NULL;
739 : : }
740 : :
741 : : /**
742 : : * Check whether requested Rx queue configuration matches shared RXQ.
743 : : *
744 : : * @param rxq_ctrl
745 : : * Pointer to shared RXQ.
746 : : * @param dev
747 : : * Pointer to Ethernet device structure.
748 : : * @param idx
749 : : * Queue index.
750 : : * @param desc
751 : : * Number of descriptors to configure in queue.
752 : : * @param socket
753 : : * NUMA socket on which memory must be allocated.
754 : : * @param[in] conf
755 : : * Thresholds parameters.
756 : : * @param mp
757 : : * Memory pool for buffer allocations.
758 : : *
759 : : * @return
760 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
761 : : */
762 : : static bool
763 : 0 : mlx5_shared_rxq_match(struct mlx5_rxq_ctrl *rxq_ctrl, struct rte_eth_dev *dev,
764 : : uint16_t idx, uint16_t desc, unsigned int socket,
765 : : const struct rte_eth_rxconf *conf,
766 : : struct rte_mempool *mp)
767 : : {
768 : 0 : struct mlx5_priv *spriv = LIST_FIRST(&rxq_ctrl->owners)->priv;
769 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
770 : : unsigned int i;
771 : :
772 : : RTE_SET_USED(conf);
773 [ # # ]: 0 : if (rxq_ctrl->socket != socket) {
774 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: socket mismatch",
775 : : dev->data->port_id, idx);
776 : 0 : return false;
777 : : }
778 [ # # ]: 0 : if (rxq_ctrl->rxq.elts_n != log2above(desc)) {
779 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: descriptor number mismatch",
780 : : dev->data->port_id, idx);
781 : 0 : return false;
782 : : }
783 [ # # ]: 0 : if (priv->mtu != spriv->mtu) {
784 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mtu mismatch",
785 : : dev->data->port_id, idx);
786 : 0 : return false;
787 : : }
788 : 0 : if (priv->dev_data->dev_conf.intr_conf.rxq !=
789 [ # # ]: 0 : spriv->dev_data->dev_conf.intr_conf.rxq) {
790 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: interrupt mismatch",
791 : : dev->data->port_id, idx);
792 : 0 : return false;
793 : : }
794 [ # # # # ]: 0 : if (mp != NULL && rxq_ctrl->rxq.mp != mp) {
795 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mempool mismatch",
796 : : dev->data->port_id, idx);
797 : 0 : return false;
798 [ # # ]: 0 : } else if (mp == NULL) {
799 [ # # ]: 0 : if (conf->rx_nseg != rxq_ctrl->rxseg_n) {
800 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment number mismatch",
801 : : dev->data->port_id, idx);
802 : 0 : return false;
803 : : }
804 [ # # ]: 0 : for (i = 0; i < conf->rx_nseg; i++) {
805 [ # # ]: 0 : if (memcmp(&conf->rx_seg[i].split, &rxq_ctrl->rxseg[i],
806 : : sizeof(struct rte_eth_rxseg_split))) {
807 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment %u configuration mismatch",
808 : : dev->data->port_id, idx, i);
809 : 0 : return false;
810 : : }
811 : : }
812 : : }
813 [ # # ]: 0 : if (priv->config.hw_padding != spriv->config.hw_padding) {
814 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: padding mismatch",
815 : : dev->data->port_id, idx);
816 : 0 : return false;
817 : : }
818 [ # # ]: 0 : if (priv->config.cqe_comp != spriv->config.cqe_comp ||
819 [ # # ]: 0 : (priv->config.cqe_comp &&
820 [ # # ]: 0 : priv->config.cqe_comp_fmt != spriv->config.cqe_comp_fmt)) {
821 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: CQE compression mismatch",
822 : : dev->data->port_id, idx);
823 : 0 : return false;
824 : : }
825 : : return true;
826 : : }
827 : :
828 : : /**
829 : : *
830 : : * @param dev
831 : : * Pointer to Ethernet device structure.
832 : : * @param idx
833 : : * RX queue index.
834 : : * @param desc
835 : : * Number of descriptors to configure in queue.
836 : : * @param socket
837 : : * NUMA socket on which memory must be allocated.
838 : : * @param[in] conf
839 : : * Thresholds parameters.
840 : : * @param mp
841 : : * Memory pool for buffer allocations.
842 : : *
843 : : * @return
844 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
845 : : */
846 : : int
847 : 0 : mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
848 : : unsigned int socket, const struct rte_eth_rxconf *conf,
849 : : struct rte_mempool *mp)
850 : : {
851 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
852 : : struct mlx5_rxq_priv *rxq;
853 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = NULL;
854 : 0 : struct rte_eth_rxseg_split *rx_seg =
855 : : (struct rte_eth_rxseg_split *)conf->rx_seg;
856 : 0 : struct rte_eth_rxseg_split rx_single = {.mp = mp};
857 : 0 : uint16_t n_seg = conf->rx_nseg;
858 : : int res;
859 : 0 : uint64_t offloads = conf->offloads |
860 : 0 : dev->data->dev_conf.rxmode.offloads;
861 : : bool is_extmem = false;
862 : :
863 [ # # ]: 0 : if ((offloads & RTE_ETH_RX_OFFLOAD_TCP_LRO) &&
864 [ # # ]: 0 : !priv->sh->config.lro_allowed) {
865 : 0 : DRV_LOG(ERR,
866 : : "Port %u queue %u LRO is configured but not allowed.",
867 : : dev->data->port_id, idx);
868 : 0 : rte_errno = EINVAL;
869 : 0 : return -rte_errno;
870 : : }
871 [ # # ]: 0 : if (mp) {
872 : : /*
873 : : * The parameters should be checked on rte_eth_dev layer.
874 : : * If mp is specified it means the compatible configuration
875 : : * without buffer split feature tuning.
876 : : */
877 : : rx_seg = &rx_single;
878 : : n_seg = 1;
879 : 0 : is_extmem = rte_pktmbuf_priv_flags(mp) &
880 : : RTE_PKTMBUF_POOL_F_PINNED_EXT_BUF;
881 : : }
882 [ # # ]: 0 : if (n_seg > 1) {
883 : : /* The offloads should be checked on rte_eth_dev layer. */
884 : : MLX5_ASSERT(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
885 [ # # ]: 0 : if (!(offloads & RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT)) {
886 : 0 : DRV_LOG(ERR, "port %u queue index %u split "
887 : : "offload not configured",
888 : : dev->data->port_id, idx);
889 : 0 : rte_errno = ENOSPC;
890 : 0 : return -rte_errno;
891 : : }
892 : : MLX5_ASSERT(n_seg < MLX5_MAX_RXQ_NSEG);
893 : : }
894 [ # # ]: 0 : if (conf->share_group > 0) {
895 [ # # ]: 0 : if (!priv->sh->cdev->config.hca_attr.mem_rq_rmp) {
896 : 0 : DRV_LOG(ERR, "port %u queue index %u shared Rx queue not supported by fw",
897 : : dev->data->port_id, idx);
898 : 0 : rte_errno = EINVAL;
899 : 0 : return -rte_errno;
900 : : }
901 [ # # ]: 0 : if (priv->obj_ops.rxq_obj_new != devx_obj_ops.rxq_obj_new) {
902 : 0 : DRV_LOG(ERR, "port %u queue index %u shared Rx queue needs DevX api",
903 : : dev->data->port_id, idx);
904 : 0 : rte_errno = EINVAL;
905 : 0 : return -rte_errno;
906 : : }
907 [ # # ]: 0 : if (conf->share_qid >= priv->rxqs_n) {
908 : 0 : DRV_LOG(ERR, "port %u shared Rx queue index %u > number of Rx queues %u",
909 : : dev->data->port_id, conf->share_qid,
910 : : priv->rxqs_n);
911 : 0 : rte_errno = EINVAL;
912 : 0 : return -rte_errno;
913 : : }
914 [ # # ]: 0 : if (priv->config.mprq.enabled) {
915 : 0 : DRV_LOG(ERR, "port %u shared Rx queue index %u: not supported when MPRQ enabled",
916 : : dev->data->port_id, conf->share_qid);
917 : 0 : rte_errno = EINVAL;
918 : 0 : return -rte_errno;
919 : : }
920 : : /* Try to reuse shared RXQ. */
921 : 0 : rxq_ctrl = mlx5_shared_rxq_get(dev, conf->share_group,
922 : : conf->share_qid);
923 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, &rxq_ctrl);
924 [ # # ]: 0 : if (res)
925 : : return res;
926 [ # # # # ]: 0 : if (rxq_ctrl != NULL &&
927 : 0 : !mlx5_shared_rxq_match(rxq_ctrl, dev, idx, desc, socket,
928 : : conf, mp)) {
929 : 0 : rte_errno = EINVAL;
930 : 0 : return -rte_errno;
931 : : }
932 : : } else {
933 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, &rxq_ctrl);
934 [ # # ]: 0 : if (res)
935 : : return res;
936 : : }
937 : : /* Allocate RXQ. */
938 : 0 : rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
939 : : SOCKET_ID_ANY);
940 [ # # ]: 0 : if (!rxq) {
941 : 0 : DRV_LOG(ERR, "port %u unable to allocate rx queue index %u private data",
942 : : dev->data->port_id, idx);
943 : 0 : rte_errno = ENOMEM;
944 : 0 : return -rte_errno;
945 : : }
946 [ # # ]: 0 : if (rxq_ctrl == NULL) {
947 : 0 : rxq_ctrl = mlx5_rxq_new(dev, idx, desc, socket, conf, rx_seg,
948 : : n_seg, is_extmem);
949 [ # # ]: 0 : if (rxq_ctrl == NULL) {
950 : 0 : DRV_LOG(ERR, "port %u unable to allocate rx queue index %u",
951 : : dev->data->port_id, idx);
952 : 0 : mlx5_free(rxq);
953 : 0 : rte_errno = ENOMEM;
954 : 0 : return -rte_errno;
955 : : }
956 : : }
957 : 0 : rxq->priv = priv;
958 : 0 : rxq->idx = idx;
959 : 0 : (*priv->rxq_privs)[idx] = rxq;
960 : : /* Join owner list. */
961 [ # # ]: 0 : LIST_INSERT_HEAD(&rxq_ctrl->owners, rxq, owner_entry);
962 : 0 : rxq->ctrl = rxq_ctrl;
963 : 0 : rte_atomic_fetch_add_explicit(&rxq_ctrl->ctrl_ref, 1, rte_memory_order_relaxed);
964 : 0 : mlx5_rxq_ref(dev, idx);
965 : 0 : DRV_LOG(DEBUG, "port %u adding Rx queue %u to list",
966 : : dev->data->port_id, idx);
967 : 0 : dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
968 : 0 : return 0;
969 : : }
970 : :
971 : : /**
972 : : *
973 : : * @param dev
974 : : * Pointer to Ethernet device structure.
975 : : * @param idx
976 : : * RX queue index.
977 : : * @param desc
978 : : * Number of descriptors to configure in queue.
979 : : * @param hairpin_conf
980 : : * Hairpin configuration parameters.
981 : : *
982 : : * @return
983 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
984 : : */
985 : : int
986 : 0 : mlx5_rx_hairpin_queue_setup(struct rte_eth_dev *dev, uint16_t idx,
987 : : uint16_t desc,
988 : : const struct rte_eth_hairpin_conf *hairpin_conf)
989 : : {
990 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
991 : : struct mlx5_rxq_priv *rxq;
992 : : struct mlx5_rxq_ctrl *rxq_ctrl;
993 : : int res;
994 : :
995 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, NULL);
996 [ # # ]: 0 : if (res)
997 : : return res;
998 [ # # ]: 0 : if (hairpin_conf->peer_count != 1) {
999 : 0 : rte_errno = EINVAL;
1000 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue index %u"
1001 : : " peer count is %u", dev->data->port_id,
1002 : : idx, hairpin_conf->peer_count);
1003 : 0 : return -rte_errno;
1004 : : }
1005 [ # # ]: 0 : if (hairpin_conf->peers[0].port == dev->data->port_id) {
1006 [ # # ]: 0 : if (hairpin_conf->peers[0].queue >= priv->txqs_n) {
1007 : 0 : rte_errno = EINVAL;
1008 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
1009 : : " index %u, Tx %u is larger than %u",
1010 : : dev->data->port_id, idx,
1011 : : hairpin_conf->peers[0].queue, priv->txqs_n);
1012 : 0 : return -rte_errno;
1013 : : }
1014 : : } else {
1015 [ # # ]: 0 : if (hairpin_conf->manual_bind == 0 ||
1016 : : hairpin_conf->tx_explicit == 0) {
1017 : 0 : rte_errno = EINVAL;
1018 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
1019 : : " index %u peer port %u with attributes %u %u",
1020 : : dev->data->port_id, idx,
1021 : : hairpin_conf->peers[0].port,
1022 : : hairpin_conf->manual_bind,
1023 : : hairpin_conf->tx_explicit);
1024 : 0 : return -rte_errno;
1025 : : }
1026 : : }
1027 : 0 : rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
1028 : : SOCKET_ID_ANY);
1029 [ # # ]: 0 : if (!rxq) {
1030 : 0 : DRV_LOG(ERR, "port %u unable to allocate hairpin rx queue index %u private data",
1031 : : dev->data->port_id, idx);
1032 : 0 : rte_errno = ENOMEM;
1033 : 0 : return -rte_errno;
1034 : : }
1035 : 0 : rxq->priv = priv;
1036 : 0 : rxq->idx = idx;
1037 : 0 : (*priv->rxq_privs)[idx] = rxq;
1038 : 0 : rxq_ctrl = mlx5_rxq_hairpin_new(dev, rxq, desc, hairpin_conf);
1039 [ # # ]: 0 : if (!rxq_ctrl) {
1040 : 0 : DRV_LOG(ERR, "port %u unable to allocate hairpin queue index %u",
1041 : : dev->data->port_id, idx);
1042 : 0 : mlx5_free(rxq);
1043 : 0 : (*priv->rxq_privs)[idx] = NULL;
1044 : 0 : rte_errno = ENOMEM;
1045 : 0 : return -rte_errno;
1046 : : }
1047 : 0 : rte_atomic_fetch_add_explicit(&rxq_ctrl->ctrl_ref, 1, rte_memory_order_relaxed);
1048 : 0 : DRV_LOG(DEBUG, "port %u adding hairpin Rx queue %u to list",
1049 : : dev->data->port_id, idx);
1050 : 0 : dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
1051 : 0 : return 0;
1052 : : }
1053 : :
1054 : : /**
1055 : : * DPDK callback to release a RX queue.
1056 : : *
1057 : : * @param dev
1058 : : * Pointer to Ethernet device structure.
1059 : : * @param qid
1060 : : * Receive queue index.
1061 : : */
1062 : : void
1063 : 0 : mlx5_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid)
1064 : : {
1065 : 0 : struct mlx5_rxq_data *rxq = dev->data->rx_queues[qid];
1066 : :
1067 [ # # ]: 0 : if (rxq == NULL)
1068 : : return;
1069 [ # # ]: 0 : if (!mlx5_rxq_releasable(dev, qid))
1070 : 0 : rte_panic("port %u Rx queue %u is still used by a flow and"
1071 : : " cannot be removed\n", dev->data->port_id, qid);
1072 : 0 : mlx5_rxq_release(dev, qid);
1073 : : }
1074 : :
1075 : : /**
1076 : : * Allocate queue vector and fill epoll fd list for Rx interrupts.
1077 : : *
1078 : : * @param dev
1079 : : * Pointer to Ethernet device.
1080 : : *
1081 : : * @return
1082 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1083 : : */
1084 : : int
1085 : 0 : mlx5_rx_intr_vec_enable(struct rte_eth_dev *dev)
1086 : : {
1087 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1088 : : unsigned int i;
1089 : 0 : unsigned int rxqs_n = priv->rxqs_n;
1090 : 0 : unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1091 : : unsigned int count = 0;
1092 : 0 : struct rte_intr_handle *intr_handle = dev->intr_handle;
1093 : :
1094 [ # # ]: 0 : if (!dev->data->dev_conf.intr_conf.rxq)
1095 : : return 0;
1096 : 0 : mlx5_rx_intr_vec_disable(dev);
1097 [ # # ]: 0 : if (rte_intr_vec_list_alloc(intr_handle, NULL, n)) {
1098 : 0 : DRV_LOG(ERR,
1099 : : "port %u failed to allocate memory for interrupt"
1100 : : " vector, Rx interrupts will not be supported",
1101 : : dev->data->port_id);
1102 : 0 : rte_errno = ENOMEM;
1103 : 0 : return -rte_errno;
1104 : : }
1105 : :
1106 [ # # ]: 0 : if (rte_intr_type_set(intr_handle, RTE_INTR_HANDLE_EXT))
1107 : 0 : return -rte_errno;
1108 : :
1109 [ # # ]: 0 : for (i = 0; i != n; ++i) {
1110 : : /* This rxq obj must not be released in this function. */
1111 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, i);
1112 [ # # ]: 0 : struct mlx5_rxq_obj *rxq_obj = rxq ? rxq->ctrl->obj : NULL;
1113 : : int rc;
1114 : :
1115 : : /* Skip queues that cannot request interrupts. */
1116 [ # # # # ]: 0 : if (!rxq_obj || (!rxq_obj->ibv_channel &&
1117 [ # # ]: 0 : !rxq_obj->devx_channel)) {
1118 : : /* Use invalid intr_vec[] index to disable entry. */
1119 [ # # ]: 0 : if (rte_intr_vec_list_index_set(intr_handle, i,
1120 : : RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID))
1121 : 0 : return -rte_errno;
1122 : 0 : continue;
1123 : : }
1124 : 0 : mlx5_rxq_ref(dev, i);
1125 [ # # ]: 0 : if (count >= RTE_MAX_RXTX_INTR_VEC_ID) {
1126 : 0 : DRV_LOG(ERR,
1127 : : "port %u too many Rx queues for interrupt"
1128 : : " vector size (%d), Rx interrupts cannot be"
1129 : : " enabled",
1130 : : dev->data->port_id, RTE_MAX_RXTX_INTR_VEC_ID);
1131 : 0 : mlx5_rx_intr_vec_disable(dev);
1132 : 0 : rte_errno = ENOMEM;
1133 : 0 : return -rte_errno;
1134 : : }
1135 : 0 : rc = mlx5_os_set_nonblock_channel_fd(rxq_obj->fd);
1136 [ # # ]: 0 : if (rc < 0) {
1137 : 0 : rte_errno = errno;
1138 : 0 : DRV_LOG(ERR,
1139 : : "port %u failed to make Rx interrupt file"
1140 : : " descriptor %d non-blocking for queue index"
1141 : : " %d",
1142 : : dev->data->port_id, rxq_obj->fd, i);
1143 : 0 : mlx5_rx_intr_vec_disable(dev);
1144 : 0 : return -rte_errno;
1145 : : }
1146 : :
1147 [ # # ]: 0 : if (rte_intr_vec_list_index_set(intr_handle, i,
1148 : 0 : RTE_INTR_VEC_RXTX_OFFSET + count))
1149 : 0 : return -rte_errno;
1150 [ # # ]: 0 : if (rte_intr_efds_index_set(intr_handle, count,
1151 : : rxq_obj->fd))
1152 : 0 : return -rte_errno;
1153 : : count++;
1154 : : }
1155 [ # # ]: 0 : if (!count)
1156 : 0 : mlx5_rx_intr_vec_disable(dev);
1157 [ # # ]: 0 : else if (rte_intr_nb_efd_set(intr_handle, count))
1158 : 0 : return -rte_errno;
1159 : : return 0;
1160 : : }
1161 : :
1162 : : /**
1163 : : * Clean up Rx interrupts handler.
1164 : : *
1165 : : * @param dev
1166 : : * Pointer to Ethernet device.
1167 : : */
1168 : : void
1169 : 0 : mlx5_rx_intr_vec_disable(struct rte_eth_dev *dev)
1170 : : {
1171 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1172 : 0 : struct rte_intr_handle *intr_handle = dev->intr_handle;
1173 : : unsigned int i;
1174 : 0 : unsigned int rxqs_n = priv->rxqs_n;
1175 : 0 : unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1176 : :
1177 [ # # ]: 0 : if (!dev->data->dev_conf.intr_conf.rxq)
1178 : : return;
1179 [ # # ]: 0 : if (rte_intr_vec_list_index_get(intr_handle, 0) < 0)
1180 : 0 : goto free;
1181 [ # # ]: 0 : for (i = 0; i != n; ++i) {
1182 [ # # ]: 0 : if (rte_intr_vec_list_index_get(intr_handle, i) ==
1183 : : RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID)
1184 : 0 : continue;
1185 : : /**
1186 : : * Need to access directly the queue to release the reference
1187 : : * kept in mlx5_rx_intr_vec_enable().
1188 : : */
1189 : 0 : mlx5_rxq_deref(dev, i);
1190 : : }
1191 : 0 : free:
1192 : 0 : rte_intr_free_epoll_fd(intr_handle);
1193 : :
1194 : 0 : rte_intr_vec_list_free(intr_handle);
1195 : :
1196 : 0 : rte_intr_nb_efd_set(intr_handle, 0);
1197 : : }
1198 : :
1199 : : /**
1200 : : * MLX5 CQ notification .
1201 : : *
1202 : : * @param rxq
1203 : : * Pointer to receive queue structure.
1204 : : * @param sq_n_rxq
1205 : : * Sequence number per receive queue .
1206 : : */
1207 : : static inline void
1208 : 0 : mlx5_arm_cq(struct mlx5_rxq_data *rxq, int sq_n_rxq)
1209 : : {
1210 : : int sq_n = 0;
1211 : : uint32_t doorbell_hi;
1212 : : uint64_t doorbell;
1213 : :
1214 : : sq_n = sq_n_rxq & MLX5_CQ_SQN_MASK;
1215 : 0 : doorbell_hi = sq_n << MLX5_CQ_SQN_OFFSET | (rxq->cq_ci & MLX5_CI_MASK);
1216 : 0 : doorbell = (uint64_t)doorbell_hi << 32;
1217 : 0 : doorbell |= rxq->cqn;
1218 : 0 : mlx5_doorbell_ring(&rxq->uar_data, rte_cpu_to_be_64(doorbell),
1219 [ # # ]: 0 : doorbell_hi, &rxq->cq_db[MLX5_CQ_ARM_DB], 0);
1220 : 0 : }
1221 : :
1222 : : /**
1223 : : * DPDK callback for Rx queue interrupt enable.
1224 : : *
1225 : : * @param dev
1226 : : * Pointer to Ethernet device structure.
1227 : : * @param rx_queue_id
1228 : : * Rx queue number.
1229 : : *
1230 : : * @return
1231 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1232 : : */
1233 : : int
1234 : 0 : mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1235 : : {
1236 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1237 [ # # ]: 0 : if (!rxq)
1238 : 0 : goto error;
1239 [ # # ]: 0 : if (rxq->ctrl->irq) {
1240 [ # # ]: 0 : if (!rxq->ctrl->obj)
1241 : 0 : goto error;
1242 : 0 : mlx5_arm_cq(&rxq->ctrl->rxq, rxq->ctrl->rxq.cq_arm_sn);
1243 : : }
1244 : : return 0;
1245 : 0 : error:
1246 : 0 : rte_errno = EINVAL;
1247 : 0 : return -rte_errno;
1248 : : }
1249 : :
1250 : : /**
1251 : : * DPDK callback for Rx queue interrupt disable.
1252 : : *
1253 : : * @param dev
1254 : : * Pointer to Ethernet device structure.
1255 : : * @param rx_queue_id
1256 : : * Rx queue number.
1257 : : *
1258 : : * @return
1259 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1260 : : */
1261 : : int
1262 : 0 : mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1263 : : {
1264 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1265 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1266 : : int ret = 0;
1267 : :
1268 [ # # ]: 0 : if (!rxq) {
1269 : 0 : rte_errno = EINVAL;
1270 : 0 : return -rte_errno;
1271 : : }
1272 [ # # ]: 0 : if (!rxq->ctrl->obj)
1273 : 0 : goto error;
1274 [ # # ]: 0 : if (rxq->ctrl->irq) {
1275 : 0 : ret = priv->obj_ops.rxq_event_get(rxq->ctrl->obj);
1276 [ # # ]: 0 : if (ret < 0)
1277 : 0 : goto error;
1278 : 0 : rxq->ctrl->rxq.cq_arm_sn++;
1279 : : }
1280 : : return 0;
1281 : : error:
1282 : : /**
1283 : : * The ret variable may be EAGAIN which means the get_event function was
1284 : : * called before receiving one.
1285 : : */
1286 : : if (ret < 0)
1287 : 0 : rte_errno = errno;
1288 : : else
1289 : 0 : rte_errno = EINVAL;
1290 [ # # ]: 0 : if (rte_errno != EAGAIN)
1291 : 0 : DRV_LOG(WARNING, "port %u unable to disable interrupt on Rx queue %d",
1292 : : dev->data->port_id, rx_queue_id);
1293 : 0 : return -rte_errno;
1294 : : }
1295 : :
1296 : : /**
1297 : : * Verify the Rx queue objects list is empty
1298 : : *
1299 : : * @param dev
1300 : : * Pointer to Ethernet device.
1301 : : *
1302 : : * @return
1303 : : * The number of objects not released.
1304 : : */
1305 : : int
1306 : 0 : mlx5_rxq_obj_verify(struct rte_eth_dev *dev)
1307 : : {
1308 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1309 : : int ret = 0;
1310 : : struct mlx5_rxq_obj *rxq_obj;
1311 : :
1312 [ # # ]: 0 : LIST_FOREACH(rxq_obj, &priv->rxqsobj, next) {
1313 [ # # ]: 0 : if (rxq_obj->rxq_ctrl == NULL)
1314 : 0 : continue;
1315 [ # # ]: 0 : if (rxq_obj->rxq_ctrl->rxq.shared &&
1316 [ # # ]: 0 : !LIST_EMPTY(&rxq_obj->rxq_ctrl->owners))
1317 : 0 : continue;
1318 : 0 : DRV_LOG(DEBUG, "port %u Rx queue %u still referenced",
1319 : : dev->data->port_id, rxq_obj->rxq_ctrl->rxq.idx);
1320 : 0 : ++ret;
1321 : : }
1322 : 0 : return ret;
1323 : : }
1324 : :
1325 : : /**
1326 : : * Destroy all queue counters.
1327 : : *
1328 : : * @param dev
1329 : : * Pointer to Ethernet device.
1330 : : */
1331 : : void
1332 : 0 : mlx5_q_counters_destroy(struct rte_eth_dev *dev)
1333 : : {
1334 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1335 : : unsigned int i;
1336 : :
1337 : : /* Destroy port q counter */
1338 [ # # ]: 0 : if (priv->q_counters) {
1339 : 0 : mlx5_devx_cmd_destroy(priv->q_counters);
1340 : 0 : priv->q_counters = NULL;
1341 : : }
1342 : :
1343 : : /* Destroy port global hairpin q counter */
1344 [ # # ]: 0 : if (priv->q_counter_hairpin) {
1345 : 0 : mlx5_devx_cmd_destroy(priv->q_counter_hairpin);
1346 : 0 : priv->q_counter_hairpin = NULL;
1347 : : }
1348 : :
1349 : : /* Destroy per hairpin queue counter */
1350 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1351 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, i);
1352 : :
1353 [ # # # # ]: 0 : if (rxq == NULL || rxq->q_counter == NULL)
1354 : 0 : continue;
1355 : :
1356 : 0 : mlx5_devx_cmd_destroy(rxq->q_counter);
1357 : 0 : rxq->q_counter = NULL;
1358 : : }
1359 : 0 : }
1360 : :
1361 : : /**
1362 : : * Callback function to initialize mbufs for Multi-Packet RQ.
1363 : : */
1364 : : static inline void
1365 : 0 : mlx5_mprq_buf_init(struct rte_mempool *mp, void *opaque_arg,
1366 : : void *_m, unsigned int i __rte_unused)
1367 : : {
1368 : : struct mlx5_mprq_buf *buf = _m;
1369 : : struct rte_mbuf_ext_shared_info *shinfo;
1370 : 0 : unsigned int strd_n = (unsigned int)(uintptr_t)opaque_arg;
1371 : : unsigned int j;
1372 : :
1373 : : memset(_m, 0, sizeof(*buf));
1374 : 0 : buf->mp = mp;
1375 : 0 : rte_atomic_store_explicit(&buf->refcnt, 1, rte_memory_order_relaxed);
1376 [ # # ]: 0 : for (j = 0; j != strd_n; ++j) {
1377 : : shinfo = &buf->shinfos[j];
1378 : 0 : shinfo->free_cb = mlx5_mprq_buf_free_cb;
1379 : 0 : shinfo->fcb_opaque = buf;
1380 : : }
1381 : 0 : }
1382 : :
1383 : : /**
1384 : : * Free mempool of Multi-Packet RQ.
1385 : : *
1386 : : * @param dev
1387 : : * Pointer to Ethernet device.
1388 : : *
1389 : : * @return
1390 : : * 0 on success, negative errno value on failure.
1391 : : */
1392 : : int
1393 : 0 : mlx5_mprq_free_mp(struct rte_eth_dev *dev)
1394 : : {
1395 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1396 : 0 : struct rte_mempool *mp = priv->mprq_mp;
1397 : : unsigned int i;
1398 : :
1399 [ # # ]: 0 : if (mp == NULL)
1400 : : return 0;
1401 : 0 : DRV_LOG(DEBUG, "port %u freeing mempool (%s) for Multi-Packet RQ",
1402 : : dev->data->port_id, mp->name);
1403 : : /*
1404 : : * If a buffer in the pool has been externally attached to a mbuf and it
1405 : : * is still in use by application, destroying the Rx queue can spoil
1406 : : * the packet. It is unlikely to happen but if application dynamically
1407 : : * creates and destroys with holding Rx packets, this can happen.
1408 : : *
1409 : : * TODO: It is unavoidable for now because the mempool for Multi-Packet
1410 : : * RQ isn't provided by application but managed by PMD.
1411 : : */
1412 [ # # ]: 0 : if (!rte_mempool_full(mp)) {
1413 : 0 : DRV_LOG(ERR,
1414 : : "port %u mempool for Multi-Packet RQ is still in use",
1415 : : dev->data->port_id);
1416 : 0 : rte_errno = EBUSY;
1417 : 0 : return -rte_errno;
1418 : : }
1419 : 0 : rte_mempool_free(mp);
1420 : : /* Unset mempool for each Rx queue. */
1421 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1422 : 0 : struct mlx5_rxq_data *rxq = mlx5_rxq_data_get(dev, i);
1423 : :
1424 [ # # ]: 0 : if (rxq == NULL)
1425 : 0 : continue;
1426 : 0 : rxq->mprq_mp = NULL;
1427 : : }
1428 : 0 : priv->mprq_mp = NULL;
1429 : 0 : return 0;
1430 : : }
1431 : :
1432 : : /**
1433 : : * Allocate a mempool for Multi-Packet RQ. All configured Rx queues share the
1434 : : * mempool. If already allocated, reuse it if there're enough elements.
1435 : : * Otherwise, resize it.
1436 : : *
1437 : : * @param dev
1438 : : * Pointer to Ethernet device.
1439 : : *
1440 : : * @return
1441 : : * 0 on success, negative errno value on failure.
1442 : : */
1443 : : int
1444 : 0 : mlx5_mprq_alloc_mp(struct rte_eth_dev *dev)
1445 : : {
1446 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1447 [ # # ]: 0 : struct rte_mempool *mp = priv->mprq_mp;
1448 : : char name[RTE_MEMPOOL_NAMESIZE];
1449 : : unsigned int desc = 0;
1450 : : unsigned int buf_len;
1451 : : unsigned int obj_num;
1452 : : unsigned int obj_size;
1453 : : unsigned int log_strd_num = 0;
1454 : : unsigned int log_strd_sz = 0;
1455 : : unsigned int i;
1456 : : unsigned int n_ibv = 0;
1457 : : int ret;
1458 : :
1459 [ # # ]: 0 : if (!mlx5_mprq_enabled(dev))
1460 : 0 : return 0;
1461 : : /* Count the total number of descriptors configured. */
1462 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1463 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1464 : : struct mlx5_rxq_data *rxq;
1465 : :
1466 [ # # # # ]: 0 : if (rxq_ctrl == NULL || rxq_ctrl->is_hairpin)
1467 : 0 : continue;
1468 : : rxq = &rxq_ctrl->rxq;
1469 : 0 : n_ibv++;
1470 : 0 : desc += 1 << rxq->elts_n;
1471 : : /* Get the max number of strides. */
1472 : 0 : if (log_strd_num < rxq->log_strd_num)
1473 : : log_strd_num = rxq->log_strd_num;
1474 : : /* Get the max size of a stride. */
1475 : 0 : if (log_strd_sz < rxq->log_strd_sz)
1476 : : log_strd_sz = rxq->log_strd_sz;
1477 : : }
1478 : : MLX5_ASSERT(log_strd_num && log_strd_sz);
1479 : 0 : buf_len = RTE_BIT32(log_strd_num) * RTE_BIT32(log_strd_sz);
1480 : 0 : obj_size = sizeof(struct mlx5_mprq_buf) + buf_len +
1481 : 0 : (size_t)RTE_BIT32(log_strd_num) *
1482 : : sizeof(struct rte_mbuf_ext_shared_info) +
1483 : : RTE_PKTMBUF_HEADROOM;
1484 : : /*
1485 : : * Received packets can be either memcpy'd or externally referenced. In
1486 : : * case that the packet is attached to an mbuf as an external buffer, as
1487 : : * it isn't possible to predict how the buffers will be queued by
1488 : : * application, there's no option to exactly pre-allocate needed buffers
1489 : : * in advance but to speculatively prepares enough buffers.
1490 : : *
1491 : : * In the data path, if this Mempool is depleted, PMD will try to memcpy
1492 : : * received packets to buffers provided by application (rxq->mp) until
1493 : : * this Mempool gets available again.
1494 : : */
1495 : 0 : desc *= 4;
1496 : 0 : obj_num = desc + MLX5_MPRQ_MP_CACHE_SZ * n_ibv;
1497 : : /*
1498 : : * rte_mempool_create_empty() has sanity check to refuse large cache
1499 : : * size compared to the number of elements.
1500 : : * CALC_CACHE_FLUSHTHRESH() is defined in a C file, so using a
1501 : : * constant number 2 instead.
1502 : : */
1503 : 0 : obj_num = RTE_MAX(obj_num, MLX5_MPRQ_MP_CACHE_SZ * 2);
1504 : : /* Check a mempool is already allocated and if it can be resued. */
1505 [ # # # # : 0 : if (mp != NULL && mp->elt_size >= obj_size && mp->size >= obj_num) {
# # ]
1506 : 0 : DRV_LOG(DEBUG, "port %u mempool %s is being reused",
1507 : : dev->data->port_id, mp->name);
1508 : : /* Reuse. */
1509 : 0 : goto exit;
1510 [ # # ]: 0 : } else if (mp != NULL) {
1511 : 0 : DRV_LOG(DEBUG, "port %u mempool %s should be resized, freeing it",
1512 : : dev->data->port_id, mp->name);
1513 : : /*
1514 : : * If failed to free, which means it may be still in use, no way
1515 : : * but to keep using the existing one. On buffer underrun,
1516 : : * packets will be memcpy'd instead of external buffer
1517 : : * attachment.
1518 : : */
1519 [ # # ]: 0 : if (mlx5_mprq_free_mp(dev)) {
1520 [ # # ]: 0 : if (mp->elt_size >= obj_size)
1521 : 0 : goto exit;
1522 : : else
1523 : 0 : return -rte_errno;
1524 : : }
1525 : : }
1526 : 0 : snprintf(name, sizeof(name), "port-%u-mprq", dev->data->port_id);
1527 : 0 : mp = rte_mempool_create(name, obj_num, obj_size, MLX5_MPRQ_MP_CACHE_SZ,
1528 : : 0, NULL, NULL, mlx5_mprq_buf_init,
1529 : 0 : (void *)((uintptr_t)1 << log_strd_num),
1530 : 0 : dev->device->numa_node, 0);
1531 [ # # ]: 0 : if (mp == NULL) {
1532 : 0 : DRV_LOG(ERR,
1533 : : "port %u failed to allocate a mempool for"
1534 : : " Multi-Packet RQ, count=%u, size=%u",
1535 : : dev->data->port_id, obj_num, obj_size);
1536 : 0 : rte_errno = ENOMEM;
1537 : 0 : return -rte_errno;
1538 : : }
1539 : 0 : ret = mlx5_mr_mempool_register(priv->sh->cdev, mp, false);
1540 [ # # # # ]: 0 : if (ret < 0 && rte_errno != EEXIST) {
1541 : : ret = rte_errno;
1542 : 0 : DRV_LOG(ERR, "port %u failed to register a mempool for Multi-Packet RQ",
1543 : : dev->data->port_id);
1544 : 0 : rte_mempool_free(mp);
1545 : 0 : rte_errno = ret;
1546 : 0 : return -rte_errno;
1547 : : }
1548 : 0 : priv->mprq_mp = mp;
1549 : 0 : exit:
1550 : : /* Set mempool for each Rx queue. */
1551 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1552 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1553 : :
1554 [ # # # # ]: 0 : if (rxq_ctrl == NULL || rxq_ctrl->is_hairpin)
1555 : 0 : continue;
1556 : 0 : rxq_ctrl->rxq.mprq_mp = mp;
1557 : : }
1558 : 0 : DRV_LOG(INFO, "port %u Multi-Packet RQ is configured",
1559 : : dev->data->port_id);
1560 : 0 : return 0;
1561 : : }
1562 : :
1563 : : #define MLX5_MAX_TCP_HDR_OFFSET ((unsigned int)(sizeof(struct rte_ether_hdr) + \
1564 : : sizeof(struct rte_vlan_hdr) * 2 + \
1565 : : sizeof(struct rte_ipv6_hdr)))
1566 : : #define MAX_TCP_OPTION_SIZE 40u
1567 : : #define MLX5_MAX_LRO_HEADER_FIX ((unsigned int)(MLX5_MAX_TCP_HDR_OFFSET + \
1568 : : sizeof(struct rte_tcp_hdr) + \
1569 : : MAX_TCP_OPTION_SIZE))
1570 : :
1571 : : /**
1572 : : * Adjust the maximum LRO massage size.
1573 : : *
1574 : : * @param dev
1575 : : * Pointer to Ethernet device.
1576 : : * @param idx
1577 : : * RX queue index.
1578 : : * @param max_lro_size
1579 : : * The maximum size for LRO packet.
1580 : : */
1581 : : static void
1582 : 0 : mlx5_max_lro_msg_size_adjust(struct rte_eth_dev *dev, uint16_t idx,
1583 : : uint32_t max_lro_size)
1584 : : {
1585 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1586 : :
1587 [ # # ]: 0 : if (priv->sh->cdev->config.hca_attr.lro_max_msg_sz_mode ==
1588 [ # # ]: 0 : MLX5_LRO_MAX_MSG_SIZE_START_FROM_L4 && max_lro_size >
1589 : : MLX5_MAX_TCP_HDR_OFFSET)
1590 : 0 : max_lro_size -= MLX5_MAX_TCP_HDR_OFFSET;
1591 : 0 : max_lro_size = RTE_MIN(max_lro_size, MLX5_MAX_LRO_SIZE);
1592 [ # # ]: 0 : if (priv->max_lro_msg_size)
1593 : 0 : priv->max_lro_msg_size =
1594 : 0 : RTE_MIN((uint32_t)priv->max_lro_msg_size, max_lro_size);
1595 : : else
1596 : 0 : priv->max_lro_msg_size = max_lro_size;
1597 : 0 : DRV_LOG(DEBUG,
1598 : : "port %u Rx Queue %u max LRO message size adjusted to %u bytes",
1599 : : dev->data->port_id, idx, priv->max_lro_msg_size);
1600 : 0 : }
1601 : :
1602 : : /**
1603 : : * Prepare both size and number of stride for Multi-Packet RQ.
1604 : : *
1605 : : * @param dev
1606 : : * Pointer to Ethernet device.
1607 : : * @param idx
1608 : : * RX queue index.
1609 : : * @param desc
1610 : : * Number of descriptors to configure in queue.
1611 : : * @param rx_seg_en
1612 : : * Indicator if Rx segment enables, if so Multi-Packet RQ doesn't enable.
1613 : : * @param min_mbuf_size
1614 : : * Non scatter min mbuf size, max_rx_pktlen plus overhead.
1615 : : * @param actual_log_stride_num
1616 : : * Log number of strides to configure for this queue.
1617 : : * @param actual_log_stride_size
1618 : : * Log stride size to configure for this queue.
1619 : : * @param is_extmem
1620 : : * Is external pinned memory pool used.
1621 : : * @return
1622 : : * 0 if Multi-Packet RQ is supported, otherwise -1.
1623 : : */
1624 : : static int
1625 : 0 : mlx5_mprq_prepare(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1626 : : bool rx_seg_en, uint32_t min_mbuf_size,
1627 : : uint32_t *actual_log_stride_num,
1628 : : uint32_t *actual_log_stride_size,
1629 : : bool is_extmem)
1630 : : {
1631 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1632 : : struct mlx5_port_config *config = &priv->config;
1633 : 0 : struct mlx5_dev_cap *dev_cap = &priv->sh->dev_cap;
1634 : 0 : uint32_t log_min_stride_num = dev_cap->mprq.log_min_stride_num;
1635 : 0 : uint32_t log_max_stride_num = dev_cap->mprq.log_max_stride_num;
1636 : : uint32_t log_def_stride_num =
1637 : 0 : RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_NUM,
1638 : : log_min_stride_num),
1639 : : log_max_stride_num);
1640 : 0 : uint32_t log_min_stride_size = dev_cap->mprq.log_min_stride_size;
1641 : 0 : uint32_t log_max_stride_size = dev_cap->mprq.log_max_stride_size;
1642 : : uint32_t log_def_stride_size =
1643 [ # # ]: 0 : RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_SIZE,
1644 : : log_min_stride_size),
1645 : : log_max_stride_size);
1646 : : uint32_t log_stride_wqe_size;
1647 : :
1648 [ # # ]: 0 : if (mlx5_check_mprq_support(dev) != 1 || rx_seg_en || is_extmem)
1649 : 0 : goto unsupport;
1650 : : /* Checks if chosen number of strides is in supported range. */
1651 [ # # # # ]: 0 : if (config->mprq.log_stride_num > log_max_stride_num ||
1652 : : config->mprq.log_stride_num < log_min_stride_num) {
1653 : 0 : *actual_log_stride_num = log_def_stride_num;
1654 : 0 : DRV_LOG(WARNING,
1655 : : "Port %u Rx queue %u number of strides for Multi-Packet RQ is out of range, setting default value (%u)",
1656 : : dev->data->port_id, idx, RTE_BIT32(log_def_stride_num));
1657 : : } else {
1658 : 0 : *actual_log_stride_num = config->mprq.log_stride_num;
1659 : : }
1660 : : /* Checks if chosen size of stride is in supported range. */
1661 [ # # ]: 0 : if (config->mprq.log_stride_size != (uint32_t)MLX5_ARG_UNSET) {
1662 [ # # # # ]: 0 : if (config->mprq.log_stride_size > log_max_stride_size ||
1663 : : config->mprq.log_stride_size < log_min_stride_size) {
1664 : 0 : *actual_log_stride_size = log_def_stride_size;
1665 : 0 : DRV_LOG(WARNING,
1666 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is out of range, setting default value (%u)",
1667 : : dev->data->port_id, idx,
1668 : : RTE_BIT32(log_def_stride_size));
1669 : : } else {
1670 : 0 : *actual_log_stride_size = config->mprq.log_stride_size;
1671 : : }
1672 : : } else {
1673 : : /* Make the stride fit the mbuf size by default. */
1674 [ # # ]: 0 : if (min_mbuf_size <= RTE_BIT32(log_max_stride_size)) {
1675 : 0 : DRV_LOG(WARNING,
1676 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is adjusted to match the mbuf size (%u)",
1677 : : dev->data->port_id, idx, min_mbuf_size);
1678 : 0 : *actual_log_stride_size = log2above(min_mbuf_size);
1679 : : } else {
1680 : 0 : goto unsupport;
1681 : : }
1682 : : }
1683 : : /* Make sure the stride size is greater than the headroom. */
1684 [ # # ]: 0 : if (RTE_BIT32(*actual_log_stride_size) < RTE_PKTMBUF_HEADROOM) {
1685 [ # # ]: 0 : if (RTE_BIT32(log_max_stride_size) > RTE_PKTMBUF_HEADROOM) {
1686 : 0 : DRV_LOG(WARNING,
1687 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is adjusted to accommodate the headroom (%u)",
1688 : : dev->data->port_id, idx, RTE_PKTMBUF_HEADROOM);
1689 : 0 : *actual_log_stride_size = log2above(RTE_PKTMBUF_HEADROOM);
1690 : : } else {
1691 : 0 : goto unsupport;
1692 : : }
1693 : : }
1694 : 0 : log_stride_wqe_size = *actual_log_stride_num + *actual_log_stride_size;
1695 : : /* Check if WQE buffer size is supported by hardware. */
1696 [ # # ]: 0 : if (log_stride_wqe_size < dev_cap->mprq.log_min_stride_wqe_size) {
1697 : 0 : *actual_log_stride_num = log_def_stride_num;
1698 : 0 : *actual_log_stride_size = log_def_stride_size;
1699 : 0 : DRV_LOG(WARNING,
1700 : : "Port %u Rx queue %u size of WQE buffer for Multi-Packet RQ is too small, setting default values (stride_num_n=%u, stride_size_n=%u)",
1701 : : dev->data->port_id, idx, RTE_BIT32(log_def_stride_num),
1702 : : RTE_BIT32(log_def_stride_size));
1703 : 0 : log_stride_wqe_size = log_def_stride_num + log_def_stride_size;
1704 : : }
1705 : : MLX5_ASSERT(log_stride_wqe_size >=
1706 : : dev_cap->mprq.log_min_stride_wqe_size);
1707 [ # # ]: 0 : if (desc <= RTE_BIT32(*actual_log_stride_num))
1708 : 0 : goto unsupport;
1709 [ # # ]: 0 : if (min_mbuf_size > RTE_BIT32(log_stride_wqe_size)) {
1710 : 0 : DRV_LOG(WARNING, "Port %u Rx queue %u "
1711 : : "Multi-Packet RQ is unsupported, WQE buffer size (%u) "
1712 : : "is smaller than min mbuf size (%u)",
1713 : : dev->data->port_id, idx, RTE_BIT32(log_stride_wqe_size),
1714 : : min_mbuf_size);
1715 : 0 : goto unsupport;
1716 : : }
1717 : 0 : DRV_LOG(DEBUG, "Port %u Rx queue %u "
1718 : : "Multi-Packet RQ is enabled strd_num_n = %u, strd_sz_n = %u",
1719 : : dev->data->port_id, idx, RTE_BIT32(*actual_log_stride_num),
1720 : : RTE_BIT32(*actual_log_stride_size));
1721 : 0 : return 0;
1722 : 0 : unsupport:
1723 [ # # ]: 0 : if (config->mprq.enabled)
1724 [ # # # # : 0 : DRV_LOG(WARNING,
# # ]
1725 : : "Port %u MPRQ is requested but cannot be enabled\n"
1726 : : " (requested: pkt_sz = %u, desc_num = %u,"
1727 : : " rxq_num = %u, stride_sz = %u, stride_num = %u\n"
1728 : : " supported: min_rxqs_num = %u, min_buf_wqe_sz = %u"
1729 : : " min_stride_sz = %u, max_stride_sz = %u).\n"
1730 : : "Rx segment is %senabled. External mempool is %sused.",
1731 : : dev->data->port_id, min_mbuf_size, desc, priv->rxqs_n,
1732 : : config->mprq.log_stride_size == (uint32_t)MLX5_ARG_UNSET ?
1733 : : RTE_BIT32(MLX5_MPRQ_DEFAULT_LOG_STRIDE_SIZE) :
1734 : : RTE_BIT32(config->mprq.log_stride_size),
1735 : : RTE_BIT32(config->mprq.log_stride_num),
1736 : : config->mprq.min_rxqs_num,
1737 : : RTE_BIT32(dev_cap->mprq.log_min_stride_wqe_size),
1738 : : RTE_BIT32(dev_cap->mprq.log_min_stride_size),
1739 : : RTE_BIT32(dev_cap->mprq.log_max_stride_size),
1740 : : rx_seg_en ? "" : "not ", is_extmem ? "" : "not ");
1741 : : return -1;
1742 : : }
1743 : :
1744 : : /**
1745 : : * Create a DPDK Rx queue.
1746 : : *
1747 : : * @param dev
1748 : : * Pointer to Ethernet device.
1749 : : * @param idx
1750 : : * RX queue index.
1751 : : * @param desc
1752 : : * Number of descriptors to configure in queue.
1753 : : * @param socket
1754 : : * NUMA socket on which memory must be allocated.
1755 : : *
1756 : : * @return
1757 : : * A DPDK queue object on success, NULL otherwise and rte_errno is set.
1758 : : */
1759 : : struct mlx5_rxq_ctrl *
1760 : 0 : mlx5_rxq_new(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1761 : : unsigned int socket, const struct rte_eth_rxconf *conf,
1762 : : const struct rte_eth_rxseg_split *rx_seg, uint16_t n_seg,
1763 : : bool is_extmem)
1764 : : {
1765 : : int ret;
1766 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1767 : : struct mlx5_rxq_ctrl *tmpl;
1768 [ # # ]: 0 : unsigned int mb_len = rte_pktmbuf_data_room_size(rx_seg[0].mp);
1769 : : struct mlx5_port_config *config = &priv->config;
1770 : 0 : uint64_t offloads = conf->offloads |
1771 : 0 : dev->data->dev_conf.rxmode.offloads;
1772 : 0 : unsigned int lro_on_queue = !!(offloads & RTE_ETH_RX_OFFLOAD_TCP_LRO);
1773 : : unsigned int max_rx_pktlen = lro_on_queue ?
1774 [ # # ]: 0 : dev->data->dev_conf.rxmode.max_lro_pkt_size :
1775 : 0 : dev->data->mtu + (unsigned int)RTE_ETHER_HDR_LEN +
1776 : : RTE_ETHER_CRC_LEN;
1777 : 0 : unsigned int non_scatter_min_mbuf_size = max_rx_pktlen +
1778 : : RTE_PKTMBUF_HEADROOM;
1779 : : unsigned int max_lro_size = 0;
1780 : 0 : unsigned int first_mb_free_size = mb_len - RTE_PKTMBUF_HEADROOM;
1781 : 0 : uint32_t mprq_log_actual_stride_num = 0;
1782 : 0 : uint32_t mprq_log_actual_stride_size = 0;
1783 [ # # # # ]: 0 : bool rx_seg_en = n_seg != 1 || rx_seg[0].offset || rx_seg[0].length;
1784 : 0 : const int mprq_en = !mlx5_mprq_prepare(dev, idx, desc, rx_seg_en,
1785 : : non_scatter_min_mbuf_size,
1786 : : &mprq_log_actual_stride_num,
1787 : : &mprq_log_actual_stride_size,
1788 : : is_extmem);
1789 : : /*
1790 : : * Always allocate extra slots, even if eventually
1791 : : * the vector Rx will not be used.
1792 : : */
1793 : 0 : uint16_t desc_n = desc + config->rx_vec_en * MLX5_VPMD_DESCS_PER_LOOP;
1794 : 0 : size_t alloc_size = sizeof(*tmpl) + desc_n * sizeof(struct rte_mbuf *);
1795 : : const struct rte_eth_rxseg_split *qs_seg = rx_seg;
1796 : : unsigned int tail_len;
1797 : :
1798 [ # # ]: 0 : if (mprq_en) {
1799 : : /* Trim the number of descs needed. */
1800 : 0 : desc >>= mprq_log_actual_stride_num;
1801 : 0 : alloc_size += desc * sizeof(struct mlx5_mprq_buf *);
1802 : : }
1803 [ # # ]: 0 : if (socket != (unsigned int)SOCKET_ID_ANY) {
1804 : 0 : tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, alloc_size, 0, socket);
1805 : : } else {
1806 [ # # # # : 0 : tmpl = mlx5_malloc_numa_tolerant(MLX5_MEM_RTE | MLX5_MEM_ZERO, alloc_size, 0,
# # ]
1807 : : dev->device->numa_node);
1808 : : }
1809 [ # # ]: 0 : if (!tmpl) {
1810 : 0 : rte_errno = ENOMEM;
1811 : 0 : return NULL;
1812 : : }
1813 : 0 : LIST_INIT(&tmpl->owners);
1814 : : MLX5_ASSERT(n_seg && n_seg <= MLX5_MAX_RXQ_NSEG);
1815 : : /*
1816 : : * Save the original segment configuration in the shared queue
1817 : : * descriptor for the later check on the sibling queue creation.
1818 : : */
1819 : 0 : tmpl->rxseg_n = n_seg;
1820 [ # # ]: 0 : rte_memcpy(tmpl->rxseg, qs_seg,
1821 : : sizeof(struct rte_eth_rxseg_split) * n_seg);
1822 : : /*
1823 : : * Build the array of actual buffer offsets and lengths.
1824 : : * Pad with the buffers from the last memory pool if
1825 : : * needed to handle max size packets, replace zero length
1826 : : * with the buffer length from the pool.
1827 : : */
1828 : : tail_len = max_rx_pktlen;
1829 : : do {
1830 : : struct mlx5_eth_rxseg *hw_seg =
1831 : 0 : &tmpl->rxq.rxseg[tmpl->rxq.rxseg_n];
1832 : : uint32_t buf_len, offset, seg_len;
1833 : :
1834 : : /*
1835 : : * For the buffers beyond descriptions offset is zero,
1836 : : * the first buffer contains head room.
1837 : : */
1838 [ # # ]: 0 : buf_len = rte_pktmbuf_data_room_size(qs_seg->mp);
1839 [ # # ]: 0 : offset = (tmpl->rxq.rxseg_n >= n_seg ? 0 : qs_seg->offset) +
1840 [ # # ]: 0 : (tmpl->rxq.rxseg_n ? 0 : RTE_PKTMBUF_HEADROOM);
1841 : : /*
1842 : : * For the buffers beyond descriptions the length is
1843 : : * pool buffer length, zero lengths are replaced with
1844 : : * pool buffer length either.
1845 : : */
1846 [ # # ]: 0 : seg_len = tmpl->rxq.rxseg_n >= n_seg ? buf_len :
1847 : 0 : qs_seg->length ?
1848 [ # # ]: 0 : qs_seg->length :
1849 : : (buf_len - offset);
1850 : : /* Check is done in long int, now overflows. */
1851 [ # # ]: 0 : if (buf_len < seg_len + offset) {
1852 : 0 : DRV_LOG(ERR, "port %u Rx queue %u: Split offset/length "
1853 : : "%u/%u can't be satisfied",
1854 : : dev->data->port_id, idx,
1855 : : qs_seg->length, qs_seg->offset);
1856 : 0 : rte_errno = EINVAL;
1857 : 0 : goto error;
1858 : : }
1859 [ # # ]: 0 : if (seg_len > tail_len)
1860 : 0 : seg_len = buf_len - offset;
1861 [ # # ]: 0 : if (++tmpl->rxq.rxseg_n > MLX5_MAX_RXQ_NSEG) {
1862 : 0 : DRV_LOG(ERR,
1863 : : "port %u too many SGEs (%u) needed to handle"
1864 : : " requested maximum packet size %u, the maximum"
1865 : : " supported are %u", dev->data->port_id,
1866 : : tmpl->rxq.rxseg_n, max_rx_pktlen,
1867 : : MLX5_MAX_RXQ_NSEG);
1868 : 0 : rte_errno = ENOTSUP;
1869 : 0 : goto error;
1870 : : }
1871 : : /* Build the actual scattering element in the queue object. */
1872 : 0 : hw_seg->mp = qs_seg->mp;
1873 : : MLX5_ASSERT(offset <= UINT16_MAX);
1874 : : MLX5_ASSERT(seg_len <= UINT16_MAX);
1875 : 0 : hw_seg->offset = (uint16_t)offset;
1876 : 0 : hw_seg->length = (uint16_t)seg_len;
1877 : : /*
1878 : : * Advance the segment descriptor, the padding is the based
1879 : : * on the attributes of the last descriptor.
1880 : : */
1881 [ # # ]: 0 : if (tmpl->rxq.rxseg_n < n_seg)
1882 : 0 : qs_seg++;
1883 : 0 : tail_len -= RTE_MIN(tail_len, seg_len);
1884 [ # # ]: 0 : } while (tail_len || !rte_is_power_of_2(tmpl->rxq.rxseg_n));
1885 : : MLX5_ASSERT(tmpl->rxq.rxseg_n &&
1886 : : tmpl->rxq.rxseg_n <= MLX5_MAX_RXQ_NSEG);
1887 [ # # # # ]: 0 : if (tmpl->rxq.rxseg_n > 1 && !(offloads & RTE_ETH_RX_OFFLOAD_SCATTER)) {
1888 : 0 : DRV_LOG(ERR, "port %u Rx queue %u: Scatter offload is not"
1889 : : " configured and no enough mbuf space(%u) to contain "
1890 : : "the maximum RX packet length(%u) with head-room(%u)",
1891 : : dev->data->port_id, idx, mb_len, max_rx_pktlen,
1892 : : RTE_PKTMBUF_HEADROOM);
1893 : 0 : rte_errno = ENOSPC;
1894 : 0 : goto error;
1895 : : }
1896 : 0 : tmpl->is_hairpin = false;
1897 [ # # ]: 0 : if (socket != (unsigned int)SOCKET_ID_ANY) {
1898 [ # # ]: 0 : if (mlx5_mr_ctrl_init(&tmpl->rxq.mr_ctrl,
1899 : 0 : &priv->sh->cdev->mr_scache.dev_gen, socket))
1900 : : /* rte_errno is already set. */
1901 : 0 : goto error;
1902 : : } else {
1903 : 0 : ret = mlx5_mr_ctrl_init(&tmpl->rxq.mr_ctrl,
1904 : 0 : &priv->sh->cdev->mr_scache.dev_gen, dev->device->numa_node);
1905 [ # # ]: 0 : if (ret == -ENOMEM) {
1906 : 0 : ret = mlx5_mr_ctrl_init(&tmpl->rxq.mr_ctrl,
1907 : 0 : &priv->sh->cdev->mr_scache.dev_gen, SOCKET_ID_ANY);
1908 : : }
1909 [ # # ]: 0 : if (ret)
1910 : : /* rte_errno is already set. */
1911 : 0 : goto error;
1912 : : }
1913 : 0 : tmpl->socket = (socket == (unsigned int)SOCKET_ID_ANY ?
1914 [ # # ]: 0 : (unsigned int)dev->device->numa_node : socket);
1915 [ # # ]: 0 : if (dev->data->dev_conf.intr_conf.rxq)
1916 : 0 : tmpl->irq = 1;
1917 [ # # ]: 0 : if (mprq_en) {
1918 : : /* TODO: Rx scatter isn't supported yet. */
1919 : 0 : tmpl->rxq.sges_n = 0;
1920 : 0 : tmpl->rxq.log_strd_num = mprq_log_actual_stride_num;
1921 : 0 : tmpl->rxq.log_strd_sz = mprq_log_actual_stride_size;
1922 : 0 : tmpl->rxq.strd_shift_en = MLX5_MPRQ_TWO_BYTE_SHIFT;
1923 : 0 : tmpl->rxq.strd_scatter_en =
1924 : 0 : !!(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
1925 : 0 : tmpl->rxq.mprq_max_memcpy_len = RTE_MIN(first_mb_free_size,
1926 : : config->mprq.max_memcpy_len);
1927 : 0 : max_lro_size = RTE_MIN(max_rx_pktlen,
1928 : : RTE_BIT32(tmpl->rxq.log_strd_num) *
1929 : : RTE_BIT32(tmpl->rxq.log_strd_sz));
1930 [ # # ]: 0 : } else if (tmpl->rxq.rxseg_n == 1) {
1931 : : MLX5_ASSERT(max_rx_pktlen <= first_mb_free_size);
1932 : 0 : tmpl->rxq.sges_n = 0;
1933 : : max_lro_size = max_rx_pktlen;
1934 [ # # ]: 0 : } else if (offloads & RTE_ETH_RX_OFFLOAD_SCATTER) {
1935 : : unsigned int sges_n;
1936 : :
1937 [ # # ]: 0 : if (lro_on_queue && first_mb_free_size <
1938 : : MLX5_MAX_LRO_HEADER_FIX) {
1939 : 0 : DRV_LOG(ERR, "Not enough space in the first segment(%u)"
1940 : : " to include the max header size(%u) for LRO",
1941 : : first_mb_free_size, MLX5_MAX_LRO_HEADER_FIX);
1942 : 0 : rte_errno = ENOTSUP;
1943 : 0 : goto error;
1944 : : }
1945 : : /*
1946 : : * Determine the number of SGEs needed for a full packet
1947 : : * and round it to the next power of two.
1948 : : */
1949 : : sges_n = log2above(tmpl->rxq.rxseg_n);
1950 [ # # ]: 0 : if (sges_n > MLX5_MAX_LOG_RQ_SEGS) {
1951 : 0 : DRV_LOG(ERR,
1952 : : "port %u too many SGEs (%u) needed to handle"
1953 : : " requested maximum packet size %u, the maximum"
1954 : : " supported are %u", dev->data->port_id,
1955 : : 1 << sges_n, max_rx_pktlen,
1956 : : 1u << MLX5_MAX_LOG_RQ_SEGS);
1957 : 0 : rte_errno = ENOTSUP;
1958 : 0 : goto error;
1959 : : }
1960 : 0 : tmpl->rxq.sges_n = sges_n;
1961 : : max_lro_size = max_rx_pktlen;
1962 : : }
1963 : 0 : DRV_LOG(DEBUG, "port %u maximum number of segments per packet: %u",
1964 : : dev->data->port_id, 1 << tmpl->rxq.sges_n);
1965 [ # # ]: 0 : if (desc % (1 << tmpl->rxq.sges_n)) {
1966 : 0 : DRV_LOG(ERR,
1967 : : "port %u number of Rx queue descriptors (%u) is not a"
1968 : : " multiple of SGEs per packet (%u)",
1969 : : dev->data->port_id,
1970 : : desc,
1971 : : 1 << tmpl->rxq.sges_n);
1972 : 0 : rte_errno = EINVAL;
1973 : 0 : goto error;
1974 : : }
1975 : 0 : mlx5_max_lro_msg_size_adjust(dev, idx, max_lro_size);
1976 : : /* Toggle RX checksum offload if hardware supports it. */
1977 : 0 : tmpl->rxq.csum = !!(offloads & RTE_ETH_RX_OFFLOAD_CHECKSUM);
1978 : : /* Configure Rx timestamp. */
1979 : 0 : tmpl->rxq.hw_timestamp = !!(offloads & RTE_ETH_RX_OFFLOAD_TIMESTAMP);
1980 : 0 : tmpl->rxq.timestamp_rx_flag = 0;
1981 [ # # # # ]: 0 : if (tmpl->rxq.hw_timestamp && rte_mbuf_dyn_rx_timestamp_register(
1982 : : &tmpl->rxq.timestamp_offset,
1983 : : &tmpl->rxq.timestamp_rx_flag) != 0) {
1984 : 0 : DRV_LOG(ERR, "Cannot register Rx timestamp field/flag");
1985 : 0 : goto error;
1986 : : }
1987 : : /* Configure VLAN stripping. */
1988 : 0 : tmpl->rxq.vlan_strip = !!(offloads & RTE_ETH_RX_OFFLOAD_VLAN_STRIP);
1989 : : /* By default, FCS (CRC) is stripped by hardware. */
1990 : 0 : tmpl->rxq.crc_present = 0;
1991 : 0 : tmpl->rxq.lro = lro_on_queue;
1992 [ # # ]: 0 : if (offloads & RTE_ETH_RX_OFFLOAD_KEEP_CRC) {
1993 [ # # ]: 0 : if (priv->sh->config.hw_fcs_strip) {
1994 : : /*
1995 : : * RQs used for LRO-enabled TIRs should not be
1996 : : * configured to scatter the FCS.
1997 : : */
1998 [ # # ]: 0 : if (lro_on_queue)
1999 : 0 : DRV_LOG(WARNING,
2000 : : "port %u CRC stripping has been "
2001 : : "disabled but will still be performed "
2002 : : "by hardware, because LRO is enabled",
2003 : : dev->data->port_id);
2004 : : else
2005 : 0 : tmpl->rxq.crc_present = 1;
2006 : : } else {
2007 : 0 : DRV_LOG(WARNING,
2008 : : "port %u CRC stripping has been disabled but will"
2009 : : " still be performed by hardware, make sure MLNX_OFED"
2010 : : " and firmware are up to date",
2011 : : dev->data->port_id);
2012 : : }
2013 : : }
2014 [ # # ]: 0 : DRV_LOG(DEBUG,
2015 : : "port %u CRC stripping is %s, %u bytes will be subtracted from"
2016 : : " incoming frames to hide it",
2017 : : dev->data->port_id,
2018 : : tmpl->rxq.crc_present ? "disabled" : "enabled",
2019 : : tmpl->rxq.crc_present << 2);
2020 [ # # ]: 0 : tmpl->rxq.rss_hash = !!priv->rss_conf.rss_hf &&
2021 [ # # ]: 0 : (!!(dev->data->dev_conf.rxmode.mq_mode & RTE_ETH_MQ_RX_RSS));
2022 : : /* Save port ID. */
2023 : 0 : tmpl->rxq.port_id = dev->data->port_id;
2024 : 0 : tmpl->sh = priv->sh;
2025 : 0 : tmpl->rxq.mp = rx_seg[0].mp;
2026 : 0 : tmpl->rxq.elts_n = log2above(desc);
2027 : 0 : tmpl->rxq.rq_repl_thresh = MLX5_VPMD_RXQ_RPLNSH_THRESH(desc_n);
2028 : 0 : tmpl->rxq.elts = (struct rte_mbuf *(*)[])(tmpl + 1);
2029 : 0 : tmpl->rxq.mprq_bufs = (struct mlx5_mprq_buf *(*)[])(*tmpl->rxq.elts + desc_n);
2030 : 0 : tmpl->rxq.idx = idx;
2031 [ # # ]: 0 : if (conf->share_group > 0) {
2032 : 0 : tmpl->rxq.shared = 1;
2033 : 0 : tmpl->share_group = conf->share_group;
2034 : 0 : tmpl->share_qid = conf->share_qid;
2035 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->sh->shared_rxqs, tmpl, share_entry);
2036 : : }
2037 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
2038 : 0 : rte_atomic_store_explicit(&tmpl->ctrl_ref, 1, rte_memory_order_relaxed);
2039 : 0 : return tmpl;
2040 : 0 : error:
2041 : 0 : mlx5_mr_btree_free(&tmpl->rxq.mr_ctrl.cache_bh);
2042 : 0 : mlx5_free(tmpl);
2043 : 0 : return NULL;
2044 : : }
2045 : :
2046 : : /**
2047 : : * Create a DPDK Rx hairpin queue.
2048 : : *
2049 : : * @param dev
2050 : : * Pointer to Ethernet device.
2051 : : * @param rxq
2052 : : * RX queue.
2053 : : * @param desc
2054 : : * Number of descriptors to configure in queue.
2055 : : * @param hairpin_conf
2056 : : * The hairpin binding configuration.
2057 : : *
2058 : : * @return
2059 : : * A DPDK queue object on success, NULL otherwise and rte_errno is set.
2060 : : */
2061 : : struct mlx5_rxq_ctrl *
2062 : 0 : mlx5_rxq_hairpin_new(struct rte_eth_dev *dev, struct mlx5_rxq_priv *rxq,
2063 : : uint16_t desc,
2064 : : const struct rte_eth_hairpin_conf *hairpin_conf)
2065 : : {
2066 : 0 : uint16_t idx = rxq->idx;
2067 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2068 : : struct mlx5_rxq_ctrl *tmpl;
2069 : :
2070 : 0 : tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl), 0,
2071 : : SOCKET_ID_ANY);
2072 [ # # ]: 0 : if (!tmpl) {
2073 : 0 : rte_errno = ENOMEM;
2074 : 0 : return NULL;
2075 : : }
2076 : : LIST_INIT(&tmpl->owners);
2077 : 0 : rxq->ctrl = tmpl;
2078 : 0 : LIST_INSERT_HEAD(&tmpl->owners, rxq, owner_entry);
2079 : 0 : tmpl->is_hairpin = true;
2080 : 0 : tmpl->socket = SOCKET_ID_ANY;
2081 : 0 : tmpl->rxq.rss_hash = 0;
2082 : 0 : tmpl->rxq.port_id = dev->data->port_id;
2083 : 0 : tmpl->sh = priv->sh;
2084 : 0 : tmpl->rxq.mp = NULL;
2085 : 0 : tmpl->rxq.elts_n = log2above(desc);
2086 : 0 : tmpl->rxq.elts = NULL;
2087 : 0 : tmpl->rxq.mr_ctrl.cache_bh = (struct mlx5_mr_btree) { 0 };
2088 : 0 : tmpl->rxq.idx = idx;
2089 : 0 : rxq->hairpin_conf = *hairpin_conf;
2090 : 0 : mlx5_rxq_ref(dev, idx);
2091 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
2092 : 0 : rte_atomic_store_explicit(&tmpl->ctrl_ref, 1, rte_memory_order_relaxed);
2093 : 0 : return tmpl;
2094 : : }
2095 : :
2096 : : /**
2097 : : * Increase Rx queue reference count.
2098 : : *
2099 : : * @param dev
2100 : : * Pointer to Ethernet device.
2101 : : * @param idx
2102 : : * RX queue index.
2103 : : *
2104 : : * @return
2105 : : * A pointer to the queue if it exists, NULL otherwise.
2106 : : */
2107 : : struct mlx5_rxq_priv *
2108 : 0 : mlx5_rxq_ref(struct rte_eth_dev *dev, uint16_t idx)
2109 : : {
2110 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2111 : :
2112 [ # # ]: 0 : if (rxq != NULL)
2113 : 0 : rte_atomic_fetch_add_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed);
2114 : 0 : return rxq;
2115 : : }
2116 : :
2117 : : /**
2118 : : * Dereference a Rx queue.
2119 : : *
2120 : : * @param dev
2121 : : * Pointer to Ethernet device.
2122 : : * @param idx
2123 : : * RX queue index.
2124 : : *
2125 : : * @return
2126 : : * Updated reference count.
2127 : : */
2128 : : uint32_t
2129 : 0 : mlx5_rxq_deref(struct rte_eth_dev *dev, uint16_t idx)
2130 : : {
2131 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2132 : :
2133 [ # # ]: 0 : if (rxq == NULL)
2134 : : return 0;
2135 : 0 : return rte_atomic_fetch_sub_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed) - 1;
2136 : : }
2137 : :
2138 : : /**
2139 : : * Get a Rx queue.
2140 : : *
2141 : : * @param dev
2142 : : * Pointer to Ethernet device.
2143 : : * @param idx
2144 : : * RX queue index.
2145 : : *
2146 : : * @return
2147 : : * A pointer to the queue if it exists, NULL otherwise.
2148 : : */
2149 : : struct mlx5_rxq_priv *
2150 : 0 : mlx5_rxq_get(struct rte_eth_dev *dev, uint16_t idx)
2151 : : {
2152 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2153 : :
2154 [ # # ]: 0 : if (idx >= priv->rxqs_n)
2155 : : return NULL;
2156 : : MLX5_ASSERT(priv->rxq_privs != NULL);
2157 : 0 : return (*priv->rxq_privs)[idx];
2158 : : }
2159 : :
2160 : : /**
2161 : : * Get Rx queue shareable control.
2162 : : *
2163 : : * @param dev
2164 : : * Pointer to Ethernet device.
2165 : : * @param idx
2166 : : * RX queue index.
2167 : : *
2168 : : * @return
2169 : : * A pointer to the queue control if it exists, NULL otherwise.
2170 : : */
2171 : : struct mlx5_rxq_ctrl *
2172 : 0 : mlx5_rxq_ctrl_get(struct rte_eth_dev *dev, uint16_t idx)
2173 : : {
2174 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2175 : :
2176 [ # # ]: 0 : return rxq == NULL ? NULL : rxq->ctrl;
2177 : : }
2178 : :
2179 : : /**
2180 : : * Get Rx queue shareable data.
2181 : : *
2182 : : * @param dev
2183 : : * Pointer to Ethernet device.
2184 : : * @param idx
2185 : : * RX queue index.
2186 : : *
2187 : : * @return
2188 : : * A pointer to the queue data if it exists, NULL otherwise.
2189 : : */
2190 : : struct mlx5_rxq_data *
2191 : 0 : mlx5_rxq_data_get(struct rte_eth_dev *dev, uint16_t idx)
2192 : : {
2193 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2194 : :
2195 [ # # ]: 0 : return rxq == NULL ? NULL : &rxq->ctrl->rxq;
2196 : : }
2197 : :
2198 : : /**
2199 : : * Increase an external Rx queue reference count.
2200 : : *
2201 : : * @param dev
2202 : : * Pointer to Ethernet device.
2203 : : * @param idx
2204 : : * External RX queue index.
2205 : : *
2206 : : * @return
2207 : : * A pointer to the queue if it exists, NULL otherwise.
2208 : : */
2209 : : struct mlx5_external_q *
2210 : 0 : mlx5_ext_rxq_ref(struct rte_eth_dev *dev, uint16_t idx)
2211 : : {
2212 : 0 : struct mlx5_external_q *rxq = mlx5_ext_rxq_get(dev, idx);
2213 : :
2214 : 0 : rte_atomic_fetch_add_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed);
2215 : 0 : return rxq;
2216 : : }
2217 : :
2218 : : /**
2219 : : * Decrease an external Rx queue reference count.
2220 : : *
2221 : : * @param dev
2222 : : * Pointer to Ethernet device.
2223 : : * @param idx
2224 : : * External RX queue index.
2225 : : *
2226 : : * @return
2227 : : * Updated reference count.
2228 : : */
2229 : : uint32_t
2230 : 0 : mlx5_ext_rxq_deref(struct rte_eth_dev *dev, uint16_t idx)
2231 : : {
2232 : 0 : struct mlx5_external_q *rxq = mlx5_ext_rxq_get(dev, idx);
2233 : :
2234 : 0 : return rte_atomic_fetch_sub_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed) - 1;
2235 : : }
2236 : :
2237 : : /**
2238 : : * Get an external Rx queue.
2239 : : *
2240 : : * @param dev
2241 : : * Pointer to Ethernet device.
2242 : : * @param idx
2243 : : * External Rx queue index.
2244 : : *
2245 : : * @return
2246 : : * A pointer to the queue if it exists, NULL otherwise.
2247 : : */
2248 : : struct mlx5_external_q *
2249 : 0 : mlx5_ext_rxq_get(struct rte_eth_dev *dev, uint16_t idx)
2250 : : {
2251 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2252 : :
2253 : : MLX5_ASSERT(mlx5_is_external_rxq(dev, idx));
2254 : 0 : return &priv->ext_rxqs[idx - RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN];
2255 : : }
2256 : :
2257 : : /**
2258 : : * Dereference a list of Rx queues.
2259 : : *
2260 : : * @param dev
2261 : : * Pointer to Ethernet device.
2262 : : * @param queues
2263 : : * List of Rx queues to deref.
2264 : : * @param queues_n
2265 : : * Number of queues in the array.
2266 : : */
2267 : : static void
2268 : 0 : mlx5_rxqs_deref(struct rte_eth_dev *dev, uint16_t *queues,
2269 : : const uint32_t queues_n)
2270 : : {
2271 : : uint32_t i;
2272 : :
2273 [ # # ]: 0 : for (i = 0; i < queues_n; i++) {
2274 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, queues[i]))
2275 : 0 : claim_nonzero(mlx5_ext_rxq_deref(dev, queues[i]));
2276 : : else
2277 : 0 : claim_nonzero(mlx5_rxq_deref(dev, queues[i]));
2278 : : }
2279 : 0 : }
2280 : :
2281 : : /**
2282 : : * Increase reference count for list of Rx queues.
2283 : : *
2284 : : * @param dev
2285 : : * Pointer to Ethernet device.
2286 : : * @param queues
2287 : : * List of Rx queues to ref.
2288 : : * @param queues_n
2289 : : * Number of queues in the array.
2290 : : *
2291 : : * @return
2292 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2293 : : */
2294 : : static int
2295 : 0 : mlx5_rxqs_ref(struct rte_eth_dev *dev, uint16_t *queues,
2296 : : const uint32_t queues_n)
2297 : : {
2298 : : uint32_t i;
2299 : :
2300 [ # # ]: 0 : for (i = 0; i != queues_n; ++i) {
2301 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, queues[i])) {
2302 [ # # ]: 0 : if (mlx5_ext_rxq_ref(dev, queues[i]) == NULL)
2303 : 0 : goto error;
2304 : : } else {
2305 [ # # ]: 0 : if (mlx5_rxq_ref(dev, queues[i]) == NULL)
2306 : 0 : goto error;
2307 : : }
2308 : : }
2309 : : return 0;
2310 : 0 : error:
2311 : 0 : mlx5_rxqs_deref(dev, queues, i);
2312 : 0 : rte_errno = EINVAL;
2313 : 0 : return -rte_errno;
2314 : : }
2315 : :
2316 : : /**
2317 : : * Release a Rx queue.
2318 : : *
2319 : : * @param dev
2320 : : * Pointer to Ethernet device.
2321 : : * @param idx
2322 : : * RX queue index.
2323 : : *
2324 : : * @return
2325 : : * 1 while a reference on it exists, 0 when freed.
2326 : : */
2327 : : int
2328 : 0 : mlx5_rxq_release(struct rte_eth_dev *dev, uint16_t idx)
2329 : : {
2330 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2331 : : struct mlx5_rxq_priv *rxq;
2332 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2333 : : uint32_t refcnt;
2334 : : int32_t ctrl_ref;
2335 : :
2336 [ # # ]: 0 : if (priv->rxq_privs == NULL)
2337 : : return 0;
2338 : 0 : rxq = mlx5_rxq_get(dev, idx);
2339 [ # # # # ]: 0 : if (rxq == NULL || rxq->refcnt == 0)
2340 : : return 0;
2341 : 0 : rxq_ctrl = rxq->ctrl;
2342 : 0 : refcnt = mlx5_rxq_deref(dev, idx);
2343 [ # # ]: 0 : if (refcnt > 1) {
2344 : : return 1;
2345 [ # # ]: 0 : } else if (refcnt == 1) { /* RxQ stopped. */
2346 : 0 : priv->obj_ops.rxq_obj_release(rxq);
2347 [ # # # # ]: 0 : if (!rxq_ctrl->started && rxq_ctrl->obj != NULL) {
2348 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl->obj, next);
2349 : 0 : mlx5_free(rxq_ctrl->obj);
2350 : 0 : rxq_ctrl->obj = NULL;
2351 : : }
2352 [ # # ]: 0 : if (!rxq_ctrl->is_hairpin) {
2353 [ # # ]: 0 : if (!rxq_ctrl->started)
2354 : 0 : rxq_free_elts(rxq_ctrl);
2355 : 0 : dev->data->rx_queue_state[idx] =
2356 : : RTE_ETH_QUEUE_STATE_STOPPED;
2357 : : }
2358 : : } else { /* Refcnt zero, closing device. */
2359 [ # # ]: 0 : LIST_REMOVE(rxq, owner_entry);
2360 : 0 : ctrl_ref = rte_atomic_fetch_sub_explicit(&rxq_ctrl->ctrl_ref, 1,
2361 : : rte_memory_order_relaxed) - 1;
2362 [ # # # # ]: 0 : if (ctrl_ref == 1 && LIST_EMPTY(&rxq_ctrl->owners)) {
2363 [ # # ]: 0 : if (!rxq_ctrl->is_hairpin)
2364 : 0 : mlx5_mr_btree_free
2365 : : (&rxq_ctrl->rxq.mr_ctrl.cache_bh);
2366 [ # # ]: 0 : if (rxq_ctrl->rxq.shared)
2367 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl, share_entry);
2368 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl, next);
2369 : 0 : mlx5_free(rxq_ctrl->rxq.rq_win_data);
2370 : 0 : mlx5_free(rxq_ctrl);
2371 : : }
2372 : 0 : dev->data->rx_queues[idx] = NULL;
2373 : 0 : mlx5_free(rxq);
2374 : 0 : (*priv->rxq_privs)[idx] = NULL;
2375 : : }
2376 : : return 0;
2377 : : }
2378 : :
2379 : : /**
2380 : : * Verify the Rx Queue list is empty
2381 : : *
2382 : : * @param dev
2383 : : * Pointer to Ethernet device.
2384 : : *
2385 : : * @return
2386 : : * The number of object not released.
2387 : : */
2388 : : int
2389 : 0 : mlx5_rxq_verify(struct rte_eth_dev *dev)
2390 : : {
2391 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2392 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2393 : : int ret = 0;
2394 : :
2395 [ # # ]: 0 : LIST_FOREACH(rxq_ctrl, &priv->rxqsctrl, next) {
2396 : 0 : DRV_LOG(DEBUG, "port %u Rx Queue %u still referenced",
2397 : : dev->data->port_id, rxq_ctrl->rxq.idx);
2398 : 0 : ++ret;
2399 : : }
2400 : 0 : return ret;
2401 : : }
2402 : :
2403 : : /**
2404 : : * Verify the external Rx Queue list is empty.
2405 : : *
2406 : : * @param dev
2407 : : * Pointer to Ethernet device.
2408 : : *
2409 : : * @return
2410 : : * The number of object not released.
2411 : : */
2412 : : int
2413 : 0 : mlx5_ext_rxq_verify(struct rte_eth_dev *dev)
2414 : : {
2415 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2416 : : struct mlx5_external_q *rxq;
2417 : : uint32_t i;
2418 : : int ret = 0;
2419 : :
2420 [ # # ]: 0 : if (priv->ext_rxqs == NULL)
2421 : : return 0;
2422 : :
2423 [ # # ]: 0 : for (i = RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN; i <= UINT16_MAX ; ++i) {
2424 : 0 : rxq = mlx5_ext_rxq_get(dev, i);
2425 [ # # ]: 0 : if (rxq->refcnt < 2)
2426 : 0 : continue;
2427 : 0 : DRV_LOG(DEBUG, "Port %u external RxQ %u still referenced.",
2428 : : dev->data->port_id, i);
2429 : 0 : ++ret;
2430 : : }
2431 : : return ret;
2432 : : }
2433 : :
2434 : : /**
2435 : : * Check whether RxQ type is Hairpin.
2436 : : *
2437 : : * @param dev
2438 : : * Pointer to Ethernet device.
2439 : : * @param idx
2440 : : * Rx queue index.
2441 : : *
2442 : : * @return
2443 : : * True if Rx queue type is Hairpin, otherwise False.
2444 : : */
2445 : : bool
2446 : 0 : mlx5_rxq_is_hairpin(struct rte_eth_dev *dev, uint16_t idx)
2447 : : {
2448 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2449 : :
2450 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, idx))
2451 : : return false;
2452 : 0 : rxq_ctrl = mlx5_rxq_ctrl_get(dev, idx);
2453 [ # # # # ]: 0 : return (rxq_ctrl != NULL && rxq_ctrl->is_hairpin);
2454 : : }
2455 : :
2456 : : /*
2457 : : * Get a Rx hairpin queue configuration.
2458 : : *
2459 : : * @param dev
2460 : : * Pointer to Ethernet device.
2461 : : * @param idx
2462 : : * Rx queue index.
2463 : : *
2464 : : * @return
2465 : : * Pointer to the configuration if a hairpin RX queue, otherwise NULL.
2466 : : */
2467 : : const struct rte_eth_hairpin_conf *
2468 : 0 : mlx5_rxq_get_hairpin_conf(struct rte_eth_dev *dev, uint16_t idx)
2469 : : {
2470 [ # # ]: 0 : if (mlx5_rxq_is_hairpin(dev, idx)) {
2471 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2472 : :
2473 [ # # ]: 0 : return rxq != NULL ? &rxq->hairpin_conf : NULL;
2474 : : }
2475 : : return NULL;
2476 : : }
2477 : :
2478 : : /**
2479 : : * Match queues listed in arguments to queues contained in indirection table
2480 : : * object.
2481 : : *
2482 : : * @param ind_tbl
2483 : : * Pointer to indirection table to match.
2484 : : * @param queues
2485 : : * Queues to match to queues in indirection table.
2486 : : * @param queues_n
2487 : : * Number of queues in the array.
2488 : : *
2489 : : * @return
2490 : : * 1 if all queues in indirection table match 0 otherwise.
2491 : : */
2492 : : static int
2493 : : mlx5_ind_table_obj_match_queues(const struct mlx5_ind_table_obj *ind_tbl,
2494 : : const uint16_t *queues, uint32_t queues_n)
2495 : : {
2496 : 0 : return (ind_tbl->queues_n == queues_n) &&
2497 : 0 : (!memcmp(ind_tbl->queues, queues,
2498 [ # # ]: 0 : ind_tbl->queues_n * sizeof(ind_tbl->queues[0])));
2499 : : }
2500 : :
2501 : : /**
2502 : : * Get an indirection table.
2503 : : *
2504 : : * @param dev
2505 : : * Pointer to Ethernet device.
2506 : : * @param queues
2507 : : * Queues entering in the indirection table.
2508 : : * @param queues_n
2509 : : * Number of queues in the array.
2510 : : *
2511 : : * @return
2512 : : * An indirection table if found.
2513 : : */
2514 : : struct mlx5_ind_table_obj *
2515 : 0 : mlx5_ind_table_obj_get(struct rte_eth_dev *dev, const uint16_t *queues,
2516 : : uint32_t queues_n)
2517 : : {
2518 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2519 : : struct mlx5_ind_table_obj *ind_tbl;
2520 : :
2521 : 0 : rte_rwlock_read_lock(&priv->ind_tbls_lock);
2522 [ # # ]: 0 : LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2523 [ # # ]: 0 : if ((ind_tbl->queues_n == queues_n) &&
2524 : 0 : (memcmp(ind_tbl->queues, queues,
2525 [ # # ]: 0 : ind_tbl->queues_n * sizeof(ind_tbl->queues[0]))
2526 : : == 0)) {
2527 : 0 : rte_atomic_fetch_add_explicit(&ind_tbl->refcnt, 1,
2528 : : rte_memory_order_relaxed);
2529 : 0 : break;
2530 : : }
2531 : : }
2532 : : rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2533 : 0 : return ind_tbl;
2534 : : }
2535 : :
2536 : : /**
2537 : : * Release an indirection table.
2538 : : *
2539 : : * @param dev
2540 : : * Pointer to Ethernet device.
2541 : : * @param ind_table
2542 : : * Indirection table to release.
2543 : : * @param deref_rxqs
2544 : : * If true, then dereference RX queues related to indirection table.
2545 : : * Otherwise, no additional action will be taken.
2546 : : *
2547 : : * @return
2548 : : * 1 while a reference on it exists, 0 when freed.
2549 : : */
2550 : : int
2551 : 0 : mlx5_ind_table_obj_release(struct rte_eth_dev *dev,
2552 : : struct mlx5_ind_table_obj *ind_tbl,
2553 : : bool deref_rxqs)
2554 : : {
2555 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2556 : : unsigned int ret;
2557 : :
2558 : 0 : rte_rwlock_write_lock(&priv->ind_tbls_lock);
2559 : 0 : ret = rte_atomic_fetch_sub_explicit(&ind_tbl->refcnt, 1, rte_memory_order_relaxed) - 1;
2560 [ # # ]: 0 : if (!ret)
2561 [ # # ]: 0 : LIST_REMOVE(ind_tbl, next);
2562 : : rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2563 [ # # ]: 0 : if (ret)
2564 : : return 1;
2565 : 0 : priv->obj_ops.ind_table_destroy(ind_tbl);
2566 [ # # ]: 0 : if (deref_rxqs)
2567 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, ind_tbl->queues_n);
2568 : 0 : mlx5_free(ind_tbl);
2569 : 0 : return 0;
2570 : : }
2571 : :
2572 : : /**
2573 : : * Verify the Rx Queue list is empty
2574 : : *
2575 : : * @param dev
2576 : : * Pointer to Ethernet device.
2577 : : *
2578 : : * @return
2579 : : * The number of object not released.
2580 : : */
2581 : : int
2582 : 0 : mlx5_ind_table_obj_verify(struct rte_eth_dev *dev)
2583 : : {
2584 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2585 : : struct mlx5_ind_table_obj *ind_tbl;
2586 : : int ret = 0;
2587 : :
2588 : 0 : rte_rwlock_read_lock(&priv->ind_tbls_lock);
2589 [ # # ]: 0 : LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2590 : 0 : DRV_LOG(DEBUG,
2591 : : "port %u indirection table obj %p still referenced",
2592 : : dev->data->port_id, (void *)ind_tbl);
2593 : 0 : ++ret;
2594 : : }
2595 : : rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2596 : 0 : return ret;
2597 : : }
2598 : :
2599 : : /**
2600 : : * Setup an indirection table structure fields.
2601 : : *
2602 : : * @param dev
2603 : : * Pointer to Ethernet device.
2604 : : * @param ind_table
2605 : : * Indirection table to modify.
2606 : : * @param ref_qs
2607 : : * Whether to increment RxQ reference counters.
2608 : : *
2609 : : * @return
2610 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2611 : : */
2612 : : int
2613 : 0 : mlx5_ind_table_obj_setup(struct rte_eth_dev *dev,
2614 : : struct mlx5_ind_table_obj *ind_tbl,
2615 : : bool ref_qs)
2616 : : {
2617 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2618 [ # # ]: 0 : uint32_t queues_n = ind_tbl->queues_n;
2619 : : int ret;
2620 : : const unsigned int n = rte_is_power_of_2(queues_n) ?
2621 : : log2above(queues_n) :
2622 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2623 : :
2624 [ # # # # ]: 0 : if (ref_qs && mlx5_rxqs_ref(dev, ind_tbl->queues, queues_n) < 0) {
2625 : 0 : DRV_LOG(DEBUG, "Port %u invalid indirection table queues.",
2626 : : dev->data->port_id);
2627 : 0 : return -rte_errno;
2628 : : }
2629 : 0 : ret = priv->obj_ops.ind_table_new(dev, n, ind_tbl);
2630 [ # # ]: 0 : if (ret) {
2631 : 0 : DRV_LOG(DEBUG, "Port %u cannot create a new indirection table.",
2632 : : dev->data->port_id);
2633 [ # # ]: 0 : if (ref_qs) {
2634 : 0 : int err = rte_errno;
2635 : :
2636 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, queues_n);
2637 : 0 : rte_errno = err;
2638 : : }
2639 : 0 : return ret;
2640 : : }
2641 : 0 : rte_atomic_fetch_add_explicit(&ind_tbl->refcnt, 1, rte_memory_order_relaxed);
2642 : 0 : return 0;
2643 : : }
2644 : :
2645 : : /**
2646 : : * Create an indirection table.
2647 : : *
2648 : : * @param dev
2649 : : * Pointer to Ethernet device.
2650 : : * @param queues
2651 : : * Queues entering in the indirection table.
2652 : : * @param queues_n
2653 : : * Number of queues in the array.
2654 : : * @param standalone
2655 : : * Indirection table for Standalone queue.
2656 : : * @param ref_qs
2657 : : * Whether to increment RxQ reference counters.
2658 : : *
2659 : : * @return
2660 : : * The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
2661 : : */
2662 : : struct mlx5_ind_table_obj *
2663 : 0 : mlx5_ind_table_obj_new(struct rte_eth_dev *dev, const uint16_t *queues,
2664 : : uint32_t queues_n, bool standalone, bool ref_qs)
2665 : : {
2666 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2667 : : struct mlx5_ind_table_obj *ind_tbl;
2668 : : int ret;
2669 : 0 : uint32_t max_queues_n = priv->rxqs_n > queues_n ? priv->rxqs_n : queues_n;
2670 : :
2671 : : /*
2672 : : * Allocate maximum queues for shared action as queue number
2673 : : * maybe modified later.
2674 : : */
2675 [ # # ]: 0 : ind_tbl = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*ind_tbl) +
2676 : 0 : (standalone ? max_queues_n : queues_n) *
2677 : : sizeof(uint16_t), 0, SOCKET_ID_ANY);
2678 [ # # ]: 0 : if (!ind_tbl) {
2679 : 0 : rte_errno = ENOMEM;
2680 : 0 : return NULL;
2681 : : }
2682 : 0 : ind_tbl->queues_n = queues_n;
2683 : 0 : ind_tbl->queues = (uint16_t *)(ind_tbl + 1);
2684 : 0 : memcpy(ind_tbl->queues, queues, queues_n * sizeof(*queues));
2685 : 0 : ret = mlx5_ind_table_obj_setup(dev, ind_tbl, ref_qs);
2686 [ # # ]: 0 : if (ret < 0) {
2687 : 0 : mlx5_free(ind_tbl);
2688 : 0 : return NULL;
2689 : : }
2690 : 0 : rte_rwlock_write_lock(&priv->ind_tbls_lock);
2691 [ # # ]: 0 : if (!standalone)
2692 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->ind_tbls, ind_tbl, next);
2693 : : else
2694 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->standalone_ind_tbls, ind_tbl, next);
2695 : : rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2696 : :
2697 : 0 : return ind_tbl;
2698 : : }
2699 : :
2700 : : static int
2701 : 0 : mlx5_ind_table_obj_check_standalone(struct rte_eth_dev *dev __rte_unused,
2702 : : struct mlx5_ind_table_obj *ind_tbl)
2703 : : {
2704 : : uint32_t refcnt;
2705 : :
2706 : 0 : refcnt = rte_atomic_load_explicit(&ind_tbl->refcnt, rte_memory_order_relaxed);
2707 [ # # ]: 0 : if (refcnt <= 1)
2708 : : return 0;
2709 : : /*
2710 : : * Modification of indirection tables having more than 1
2711 : : * reference is unsupported.
2712 : : */
2713 : 0 : DRV_LOG(DEBUG,
2714 : : "Port %u cannot modify indirection table %p (refcnt %u > 1).",
2715 : : dev->data->port_id, (void *)ind_tbl, refcnt);
2716 : 0 : rte_errno = EINVAL;
2717 : 0 : return -rte_errno;
2718 : : }
2719 : :
2720 : : /**
2721 : : * Modify an indirection table.
2722 : : *
2723 : : * @param dev
2724 : : * Pointer to Ethernet device.
2725 : : * @param ind_table
2726 : : * Indirection table to modify.
2727 : : * @param queues
2728 : : * Queues replacement for the indirection table.
2729 : : * @param queues_n
2730 : : * Number of queues in the array.
2731 : : * @param standalone
2732 : : * Indirection table for Standalone queue.
2733 : : * @param ref_new_qs
2734 : : * Whether to increment new RxQ set reference counters.
2735 : : * @param deref_old_qs
2736 : : * Whether to decrement old RxQ set reference counters.
2737 : : *
2738 : : * @return
2739 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2740 : : */
2741 : : int
2742 : 0 : mlx5_ind_table_obj_modify(struct rte_eth_dev *dev,
2743 : : struct mlx5_ind_table_obj *ind_tbl,
2744 : : uint16_t *queues, const uint32_t queues_n,
2745 : : bool standalone, bool ref_new_qs, bool deref_old_qs)
2746 : : {
2747 [ # # ]: 0 : struct mlx5_priv *priv = dev->data->dev_private;
2748 : : int ret;
2749 : : const unsigned int n = rte_is_power_of_2(queues_n) ?
2750 : : log2above(queues_n) :
2751 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2752 : :
2753 : : MLX5_ASSERT(standalone);
2754 : : RTE_SET_USED(standalone);
2755 [ # # ]: 0 : if (mlx5_ind_table_obj_check_standalone(dev, ind_tbl) < 0)
2756 : 0 : return -rte_errno;
2757 [ # # # # ]: 0 : if (ref_new_qs && mlx5_rxqs_ref(dev, queues, queues_n) < 0) {
2758 : 0 : DRV_LOG(DEBUG, "Port %u invalid indirection table queues.",
2759 : : dev->data->port_id);
2760 : 0 : return -rte_errno;
2761 : : }
2762 : : MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2763 : 0 : ret = priv->obj_ops.ind_table_modify(dev, n, queues, queues_n, ind_tbl);
2764 [ # # ]: 0 : if (ret) {
2765 : 0 : DRV_LOG(DEBUG, "Port %u cannot modify indirection table.",
2766 : : dev->data->port_id);
2767 [ # # ]: 0 : if (ref_new_qs) {
2768 : 0 : int err = rte_errno;
2769 : :
2770 : 0 : mlx5_rxqs_deref(dev, queues, queues_n);
2771 : 0 : rte_errno = err;
2772 : : }
2773 : 0 : return ret;
2774 : : }
2775 [ # # ]: 0 : if (deref_old_qs)
2776 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, ind_tbl->queues_n);
2777 : 0 : ind_tbl->queues_n = queues_n;
2778 : 0 : ind_tbl->queues = queues;
2779 : 0 : return 0;
2780 : : }
2781 : :
2782 : : /**
2783 : : * Attach an indirection table to its queues.
2784 : : *
2785 : : * @param dev
2786 : : * Pointer to Ethernet device.
2787 : : * @param ind_table
2788 : : * Indirection table to attach.
2789 : : *
2790 : : * @return
2791 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2792 : : */
2793 : : int
2794 : 0 : mlx5_ind_table_obj_attach(struct rte_eth_dev *dev,
2795 : : struct mlx5_ind_table_obj *ind_tbl)
2796 : : {
2797 : : int ret;
2798 : :
2799 : 0 : ret = mlx5_ind_table_obj_modify(dev, ind_tbl, ind_tbl->queues,
2800 : : ind_tbl->queues_n,
2801 : : true /* standalone */,
2802 : : true /* ref_new_qs */,
2803 : : false /* deref_old_qs */);
2804 [ # # ]: 0 : if (ret != 0)
2805 : 0 : DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2806 : : dev->data->port_id, (void *)ind_tbl);
2807 : 0 : return ret;
2808 : : }
2809 : :
2810 : : /**
2811 : : * Detach an indirection table from its queues.
2812 : : *
2813 : : * @param dev
2814 : : * Pointer to Ethernet device.
2815 : : * @param ind_table
2816 : : * Indirection table to detach.
2817 : : *
2818 : : * @return
2819 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2820 : : */
2821 : : int
2822 : 0 : mlx5_ind_table_obj_detach(struct rte_eth_dev *dev,
2823 : : struct mlx5_ind_table_obj *ind_tbl)
2824 : : {
2825 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2826 [ # # ]: 0 : const unsigned int n = rte_is_power_of_2(ind_tbl->queues_n) ?
2827 : : log2above(ind_tbl->queues_n) :
2828 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2829 : : unsigned int i;
2830 : : int ret;
2831 : :
2832 : 0 : ret = mlx5_ind_table_obj_check_standalone(dev, ind_tbl);
2833 [ # # ]: 0 : if (ret != 0)
2834 : : return ret;
2835 : : MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2836 : 0 : ret = priv->obj_ops.ind_table_modify(dev, n, NULL, 0, ind_tbl);
2837 [ # # ]: 0 : if (ret != 0) {
2838 : 0 : DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2839 : : dev->data->port_id, (void *)ind_tbl);
2840 : 0 : return ret;
2841 : : }
2842 [ # # ]: 0 : for (i = 0; i < ind_tbl->queues_n; i++)
2843 : 0 : mlx5_rxq_release(dev, ind_tbl->queues[i]);
2844 : : return ret;
2845 : : }
2846 : :
2847 : : int
2848 : 0 : mlx5_hrxq_match_cb(void *tool_ctx __rte_unused, struct mlx5_list_entry *entry,
2849 : : void *cb_ctx)
2850 : : {
2851 : : struct mlx5_flow_cb_ctx *ctx = cb_ctx;
2852 : 0 : struct mlx5_flow_rss_desc *rss_desc = ctx->data;
2853 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2854 : :
2855 : 0 : return (hrxq->rss_key_len != rss_desc->key_len ||
2856 [ # # ]: 0 : hrxq->symmetric_hash_function != rss_desc->symmetric_hash_function ||
2857 [ # # ]: 0 : memcmp(hrxq->rss_key, rss_desc->key, rss_desc->key_len) ||
2858 [ # # ]: 0 : hrxq->hws_flags != rss_desc->hws_flags ||
2859 [ # # ]: 0 : hrxq->hash_fields != rss_desc->hash_fields ||
2860 [ # # # # ]: 0 : hrxq->ind_table->queues_n != rss_desc->queue_num ||
2861 : 0 : memcmp(hrxq->ind_table->queues, rss_desc->queue,
2862 [ # # ]: 0 : rss_desc->queue_num * sizeof(rss_desc->queue[0])));
2863 : : }
2864 : :
2865 : : /**
2866 : : * Modify an Rx Hash queue configuration.
2867 : : *
2868 : : * @param dev
2869 : : * Pointer to Ethernet device.
2870 : : * @param hrxq
2871 : : * Index to Hash Rx queue to modify.
2872 : : * @param rss_key
2873 : : * RSS key for the Rx hash queue.
2874 : : * @param rss_key_len
2875 : : * RSS key length.
2876 : : * @param hash_fields
2877 : : * Verbs protocol hash field to make the RSS on.
2878 : : * @param queues
2879 : : * Queues entering in hash queue. In case of empty hash_fields only the
2880 : : * first queue index will be taken for the indirection table.
2881 : : * @param queues_n
2882 : : * Number of queues.
2883 : : *
2884 : : * @return
2885 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2886 : : */
2887 : : int
2888 : 0 : mlx5_hrxq_modify(struct rte_eth_dev *dev, uint32_t hrxq_idx,
2889 : : const uint8_t *rss_key, uint32_t rss_key_len,
2890 : : uint64_t hash_fields, bool symmetric_hash_function,
2891 : : const uint16_t *queues, uint32_t queues_n)
2892 : : {
2893 : : int err;
2894 : : struct mlx5_ind_table_obj *ind_tbl = NULL;
2895 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2896 : : struct mlx5_hrxq *hrxq =
2897 : 0 : mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
2898 : 0 : bool dev_started = !!dev->data->dev_started;
2899 : : int ret;
2900 : :
2901 [ # # ]: 0 : if (!hrxq) {
2902 : 0 : rte_errno = EINVAL;
2903 : 0 : return -rte_errno;
2904 : : }
2905 : : /* validations */
2906 [ # # ]: 0 : if (hrxq->rss_key_len != rss_key_len) {
2907 : : /* rss_key_len is fixed size 40 byte & not supposed to change */
2908 : 0 : rte_errno = EINVAL;
2909 : 0 : return -rte_errno;
2910 : : }
2911 [ # # ]: 0 : queues_n = hash_fields ? queues_n : 1;
2912 [ # # ]: 0 : if (mlx5_ind_table_obj_match_queues(hrxq->ind_table,
2913 : : queues, queues_n)) {
2914 : : ind_tbl = hrxq->ind_table;
2915 : : } else {
2916 [ # # ]: 0 : if (hrxq->standalone) {
2917 : : /*
2918 : : * Replacement of indirection table unsupported for
2919 : : * standalone hrxq objects (used by shared RSS).
2920 : : */
2921 : 0 : rte_errno = ENOTSUP;
2922 : 0 : return -rte_errno;
2923 : : }
2924 : 0 : ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
2925 [ # # ]: 0 : if (!ind_tbl)
2926 : 0 : ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
2927 : 0 : hrxq->standalone,
2928 : : dev_started);
2929 : : }
2930 [ # # ]: 0 : if (!ind_tbl) {
2931 : 0 : rte_errno = ENOMEM;
2932 : 0 : return -rte_errno;
2933 : : }
2934 : : MLX5_ASSERT(priv->obj_ops.hrxq_modify);
2935 : 0 : ret = priv->obj_ops.hrxq_modify(dev, hrxq, rss_key, hash_fields,
2936 : : symmetric_hash_function, ind_tbl);
2937 [ # # ]: 0 : if (ret) {
2938 : 0 : rte_errno = errno;
2939 : 0 : goto error;
2940 : : }
2941 [ # # ]: 0 : if (ind_tbl != hrxq->ind_table) {
2942 : : MLX5_ASSERT(!hrxq->standalone);
2943 : 0 : mlx5_ind_table_obj_release(dev, hrxq->ind_table, true);
2944 : 0 : hrxq->ind_table = ind_tbl;
2945 : : }
2946 : 0 : hrxq->hash_fields = hash_fields;
2947 : 0 : memcpy(hrxq->rss_key, rss_key, rss_key_len);
2948 : 0 : return 0;
2949 : : error:
2950 : : err = rte_errno;
2951 [ # # ]: 0 : if (ind_tbl != hrxq->ind_table) {
2952 : : MLX5_ASSERT(!hrxq->standalone);
2953 : 0 : mlx5_ind_table_obj_release(dev, ind_tbl, true);
2954 : : }
2955 : 0 : rte_errno = err;
2956 : 0 : return -rte_errno;
2957 : : }
2958 : :
2959 : : static void
2960 : 0 : __mlx5_hrxq_remove(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq)
2961 : : {
2962 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2963 : : bool deref_rxqs = true;
2964 : :
2965 : : #ifdef HAVE_IBV_FLOW_DV_SUPPORT
2966 [ # # ]: 0 : if (hrxq->hws_flags)
2967 : 0 : mlx5dr_action_destroy(hrxq->action);
2968 : : else
2969 : 0 : mlx5_glue->destroy_flow_action(hrxq->action);
2970 : : #endif
2971 : 0 : priv->obj_ops.hrxq_destroy(hrxq);
2972 [ # # ]: 0 : if (!hrxq->standalone) {
2973 [ # # # # ]: 0 : if (!dev->data->dev_started && hrxq->hws_flags &&
2974 [ # # ]: 0 : !priv->hws_rule_flushing)
2975 : : deref_rxqs = false;
2976 : 0 : mlx5_ind_table_obj_release(dev, hrxq->ind_table, deref_rxqs);
2977 : : }
2978 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
2979 : 0 : }
2980 : :
2981 : : /**
2982 : : * Release the hash Rx queue.
2983 : : *
2984 : : * @param dev
2985 : : * Pointer to Ethernet device.
2986 : : * @param hrxq
2987 : : * Index to Hash Rx queue to release.
2988 : : *
2989 : : * @param list
2990 : : * mlx5 list pointer.
2991 : : * @param entry
2992 : : * Hash queue entry pointer.
2993 : : */
2994 : : void
2995 : 0 : mlx5_hrxq_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry)
2996 : : {
2997 : : struct rte_eth_dev *dev = tool_ctx;
2998 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2999 : :
3000 : 0 : __mlx5_hrxq_remove(dev, hrxq);
3001 : 0 : }
3002 : :
3003 : : static struct mlx5_hrxq *
3004 : 0 : __mlx5_hrxq_create(struct rte_eth_dev *dev,
3005 : : struct mlx5_flow_rss_desc *rss_desc)
3006 : : {
3007 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3008 : 0 : const uint8_t *rss_key = rss_desc->key;
3009 : 0 : uint32_t rss_key_len = rss_desc->key_len;
3010 : 0 : bool standalone = !!rss_desc->shared_rss;
3011 : : const uint16_t *queues =
3012 [ # # ]: 0 : standalone ? rss_desc->const_q : rss_desc->queue;
3013 : 0 : uint32_t queues_n = rss_desc->queue_num;
3014 : : struct mlx5_hrxq *hrxq = NULL;
3015 : 0 : uint32_t hrxq_idx = 0;
3016 : 0 : struct mlx5_ind_table_obj *ind_tbl = rss_desc->ind_tbl;
3017 : : int ret;
3018 : :
3019 [ # # ]: 0 : queues_n = rss_desc->hash_fields ? queues_n : 1;
3020 [ # # # # ]: 0 : if (!ind_tbl && !rss_desc->hws_flags)
3021 : 0 : ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
3022 [ # # ]: 0 : if (!ind_tbl)
3023 : 0 : ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
3024 : 0 : standalone ||
3025 [ # # ]: 0 : rss_desc->hws_flags,
3026 [ # # ]: 0 : !!dev->data->dev_started);
3027 [ # # ]: 0 : if (!ind_tbl)
3028 : : return NULL;
3029 : 0 : hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
3030 [ # # ]: 0 : if (!hrxq)
3031 : 0 : goto error;
3032 : 0 : hrxq->standalone = standalone;
3033 : 0 : hrxq->idx = hrxq_idx;
3034 : 0 : hrxq->ind_table = ind_tbl;
3035 : 0 : hrxq->rss_key_len = rss_key_len;
3036 : 0 : hrxq->hash_fields = rss_desc->hash_fields;
3037 : 0 : hrxq->hws_flags = rss_desc->hws_flags;
3038 : 0 : hrxq->symmetric_hash_function = rss_desc->symmetric_hash_function;
3039 : 0 : memcpy(hrxq->rss_key, rss_key, rss_key_len);
3040 : 0 : ret = priv->obj_ops.hrxq_new(dev, hrxq, rss_desc->tunnel);
3041 [ # # ]: 0 : if (ret < 0)
3042 : 0 : goto error;
3043 : : return hrxq;
3044 : 0 : error:
3045 [ # # ]: 0 : if (!rss_desc->ind_tbl)
3046 : 0 : mlx5_ind_table_obj_release(dev, ind_tbl, true);
3047 [ # # ]: 0 : if (hrxq)
3048 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
3049 : : return NULL;
3050 : : }
3051 : :
3052 : : struct mlx5_list_entry *
3053 : 0 : mlx5_hrxq_create_cb(void *tool_ctx, void *cb_ctx)
3054 : : {
3055 : : struct rte_eth_dev *dev = tool_ctx;
3056 : : struct mlx5_flow_cb_ctx *ctx = cb_ctx;
3057 : 0 : struct mlx5_flow_rss_desc *rss_desc = ctx->data;
3058 : : struct mlx5_hrxq *hrxq;
3059 : :
3060 : 0 : hrxq = __mlx5_hrxq_create(dev, rss_desc);
3061 [ # # ]: 0 : return hrxq ? &hrxq->entry : NULL;
3062 : : }
3063 : :
3064 : : struct mlx5_list_entry *
3065 : 0 : mlx5_hrxq_clone_cb(void *tool_ctx, struct mlx5_list_entry *entry,
3066 : : void *cb_ctx __rte_unused)
3067 : : {
3068 : : struct rte_eth_dev *dev = tool_ctx;
3069 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3070 : : struct mlx5_hrxq *hrxq;
3071 : 0 : uint32_t hrxq_idx = 0;
3072 : :
3073 : 0 : hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
3074 [ # # ]: 0 : if (!hrxq)
3075 : : return NULL;
3076 : : memcpy(hrxq, entry, sizeof(*hrxq) + MLX5_RSS_HASH_KEY_LEN);
3077 : 0 : hrxq->idx = hrxq_idx;
3078 : 0 : return &hrxq->entry;
3079 : : }
3080 : :
3081 : : void
3082 : 0 : mlx5_hrxq_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry)
3083 : : {
3084 : : struct rte_eth_dev *dev = tool_ctx;
3085 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3086 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
3087 : :
3088 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
3089 : 0 : }
3090 : :
3091 : : /**
3092 : : * Get an Rx Hash queue.
3093 : : *
3094 : : * @param dev
3095 : : * Pointer to Ethernet device.
3096 : : * @param rss_desc
3097 : : * RSS configuration for the Rx hash queue.
3098 : : *
3099 : : * @return
3100 : : * An hash Rx queue on success.
3101 : : */
3102 : 0 : struct mlx5_hrxq *mlx5_hrxq_get(struct rte_eth_dev *dev,
3103 : : struct mlx5_flow_rss_desc *rss_desc)
3104 : : {
3105 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3106 : : struct mlx5_hrxq *hrxq = NULL;
3107 : : struct mlx5_list_entry *entry;
3108 : 0 : struct mlx5_flow_cb_ctx ctx = {
3109 : : .data = rss_desc,
3110 : : };
3111 : :
3112 [ # # ]: 0 : if (rss_desc->shared_rss) {
3113 : 0 : hrxq = __mlx5_hrxq_create(dev, rss_desc);
3114 : : } else {
3115 : 0 : entry = mlx5_list_register(priv->hrxqs, &ctx);
3116 [ # # ]: 0 : if (!entry)
3117 : 0 : return NULL;
3118 : : hrxq = container_of(entry, typeof(*hrxq), entry);
3119 : : }
3120 : : return hrxq;
3121 : : }
3122 : :
3123 : : /**
3124 : : * Release the hash Rx queue.
3125 : : *
3126 : : * @param dev
3127 : : * Pointer to Ethernet device.
3128 : : * @param hrxq_idx
3129 : : * Hash Rx queue to release.
3130 : : *
3131 : : * @return
3132 : : * 1 while a reference on it exists, 0 when freed.
3133 : : */
3134 : 0 : int mlx5_hrxq_obj_release(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq)
3135 : : {
3136 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3137 : :
3138 [ # # ]: 0 : if (!hrxq)
3139 : : return 0;
3140 [ # # ]: 0 : if (!hrxq->standalone)
3141 : 0 : return mlx5_list_unregister(priv->hrxqs, &hrxq->entry);
3142 : 0 : __mlx5_hrxq_remove(dev, hrxq);
3143 : 0 : return 0;
3144 : : }
3145 : :
3146 : : /**
3147 : : * Release the hash Rx queue with index.
3148 : : *
3149 : : * @param dev
3150 : : * Pointer to Ethernet device.
3151 : : * @param hrxq_idx
3152 : : * Index to Hash Rx queue to release.
3153 : : *
3154 : : * @return
3155 : : * 1 while a reference on it exists, 0 when freed.
3156 : : */
3157 : 0 : int mlx5_hrxq_release(struct rte_eth_dev *dev, uint32_t hrxq_idx)
3158 : : {
3159 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3160 : : struct mlx5_hrxq *hrxq;
3161 : :
3162 : 0 : hrxq = mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
3163 : 0 : return mlx5_hrxq_obj_release(dev, hrxq);
3164 : : }
3165 : :
3166 : : /**
3167 : : * Create a drop Rx Hash queue.
3168 : : *
3169 : : * @param dev
3170 : : * Pointer to Ethernet device.
3171 : : *
3172 : : * @return
3173 : : * The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
3174 : : */
3175 : : struct mlx5_hrxq *
3176 : 0 : mlx5_drop_action_create(struct rte_eth_dev *dev)
3177 : : {
3178 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3179 : : struct mlx5_hrxq *hrxq = NULL;
3180 : : int ret;
3181 : :
3182 [ # # ]: 0 : if (priv->drop_queue.hrxq)
3183 : : return priv->drop_queue.hrxq;
3184 : 0 : hrxq = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq) + MLX5_RSS_HASH_KEY_LEN, 0, SOCKET_ID_ANY);
3185 [ # # ]: 0 : if (!hrxq) {
3186 : 0 : DRV_LOG(WARNING,
3187 : : "Port %u cannot allocate memory for drop queue.",
3188 : : dev->data->port_id);
3189 : 0 : rte_errno = ENOMEM;
3190 : 0 : goto error;
3191 : : }
3192 : 0 : priv->drop_queue.hrxq = hrxq;
3193 : 0 : hrxq->ind_table = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq->ind_table),
3194 : : 0, SOCKET_ID_ANY);
3195 [ # # ]: 0 : if (!hrxq->ind_table) {
3196 : 0 : rte_errno = ENOMEM;
3197 : 0 : goto error;
3198 : : }
3199 : 0 : ret = priv->obj_ops.drop_action_create(dev);
3200 [ # # ]: 0 : if (ret < 0)
3201 : 0 : goto error;
3202 : : return hrxq;
3203 : 0 : error:
3204 [ # # ]: 0 : if (hrxq) {
3205 [ # # ]: 0 : if (hrxq->ind_table)
3206 : 0 : mlx5_free(hrxq->ind_table);
3207 : 0 : priv->drop_queue.hrxq = NULL;
3208 : 0 : mlx5_free(hrxq);
3209 : : }
3210 : : return NULL;
3211 : : }
3212 : :
3213 : : /**
3214 : : * Release a drop hash Rx queue.
3215 : : *
3216 : : * @param dev
3217 : : * Pointer to Ethernet device.
3218 : : */
3219 : : void
3220 : 0 : mlx5_drop_action_destroy(struct rte_eth_dev *dev)
3221 : : {
3222 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3223 : 0 : struct mlx5_hrxq *hrxq = priv->drop_queue.hrxq;
3224 : :
3225 [ # # ]: 0 : if (!priv->drop_queue.hrxq)
3226 : : return;
3227 : 0 : priv->obj_ops.drop_action_destroy(dev);
3228 : 0 : mlx5_free(priv->drop_queue.rxq);
3229 : 0 : mlx5_free(hrxq->ind_table);
3230 : 0 : mlx5_free(hrxq);
3231 : 0 : priv->drop_queue.rxq = NULL;
3232 : 0 : priv->drop_queue.hrxq = NULL;
3233 : : }
3234 : :
3235 : : /**
3236 : : * Verify the Rx Queue list is empty
3237 : : *
3238 : : * @param dev
3239 : : * Pointer to Ethernet device.
3240 : : *
3241 : : * @return
3242 : : * The number of object not released.
3243 : : */
3244 : : uint32_t
3245 : 0 : mlx5_hrxq_verify(struct rte_eth_dev *dev)
3246 : : {
3247 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3248 : :
3249 : 0 : return mlx5_list_get_entry_num(priv->hrxqs);
3250 : : }
3251 : :
3252 : : /**
3253 : : * Set the Rx queue timestamp conversion parameters
3254 : : *
3255 : : * @param[in] dev
3256 : : * Pointer to the Ethernet device structure.
3257 : : */
3258 : : void
3259 : 0 : mlx5_rxq_timestamp_set(struct rte_eth_dev *dev)
3260 : : {
3261 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3262 : 0 : struct mlx5_dev_ctx_shared *sh = priv->sh;
3263 : : unsigned int i;
3264 : :
3265 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
3266 : 0 : struct mlx5_rxq_data *data = mlx5_rxq_data_get(dev, i);
3267 : :
3268 [ # # ]: 0 : if (data == NULL)
3269 : 0 : continue;
3270 : 0 : data->sh = sh;
3271 : 0 : data->rt_timestamp = sh->dev_cap.rt_timestamp;
3272 : : }
3273 : 0 : }
3274 : :
3275 : : /**
3276 : : * Validate given external RxQ rte_plow index, and get pointer to concurrent
3277 : : * external RxQ object to map/unmap.
3278 : : *
3279 : : * @param[in] port_id
3280 : : * The port identifier of the Ethernet device.
3281 : : * @param[in] dpdk_idx
3282 : : * Queue index in rte_flow.
3283 : : *
3284 : : * @return
3285 : : * Pointer to concurrent external RxQ on success,
3286 : : * NULL otherwise and rte_errno is set.
3287 : : */
3288 : : static struct mlx5_external_q *
3289 : 0 : mlx5_external_rx_queue_get_validate(uint16_t port_id, uint16_t dpdk_idx)
3290 : : {
3291 : : struct rte_eth_dev *dev;
3292 : : struct mlx5_priv *priv;
3293 : : int ret;
3294 : :
3295 [ # # ]: 0 : if (dpdk_idx < RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN) {
3296 : 0 : DRV_LOG(ERR, "Queue index %u should be in range: [%u, %u].",
3297 : : dpdk_idx, RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN, UINT16_MAX);
3298 : 0 : rte_errno = EINVAL;
3299 : 0 : return NULL;
3300 : : }
3301 : 0 : ret = mlx5_devx_extq_port_validate(port_id);
3302 [ # # ]: 0 : if (unlikely(ret))
3303 : : return NULL;
3304 : : dev = &rte_eth_devices[port_id];
3305 : 0 : priv = dev->data->dev_private;
3306 : : /*
3307 : : * When user configures remote PD and CTX and device creates RxQ by
3308 : : * DevX, external RxQs array is allocated.
3309 : : */
3310 : : MLX5_ASSERT(priv->ext_rxqs != NULL);
3311 : 0 : return &priv->ext_rxqs[dpdk_idx - RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN];
3312 : : }
3313 : :
3314 : : RTE_EXPORT_EXPERIMENTAL_SYMBOL(rte_pmd_mlx5_external_rx_queue_id_map, 22.03)
3315 : : int
3316 : 0 : rte_pmd_mlx5_external_rx_queue_id_map(uint16_t port_id, uint16_t dpdk_idx,
3317 : : uint32_t hw_idx)
3318 : : {
3319 : : struct mlx5_external_q *ext_rxq;
3320 : : uint32_t unmapped = 0;
3321 : :
3322 : 0 : ext_rxq = mlx5_external_rx_queue_get_validate(port_id, dpdk_idx);
3323 [ # # ]: 0 : if (ext_rxq == NULL)
3324 : 0 : return -rte_errno;
3325 [ # # ]: 0 : if (!rte_atomic_compare_exchange_strong_explicit(&ext_rxq->refcnt, &unmapped, 1,
3326 : : rte_memory_order_relaxed, rte_memory_order_relaxed)) {
3327 [ # # ]: 0 : if (ext_rxq->hw_id != hw_idx) {
3328 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u "
3329 : : "is already mapped to HW index (requesting is "
3330 : : "%u, existing is %u).",
3331 : : port_id, dpdk_idx, hw_idx, ext_rxq->hw_id);
3332 : 0 : rte_errno = EEXIST;
3333 : 0 : return -rte_errno;
3334 : : }
3335 : 0 : DRV_LOG(WARNING, "Port %u external RxQ index %u "
3336 : : "is already mapped to the requested HW index (%u)",
3337 : : port_id, dpdk_idx, hw_idx);
3338 : :
3339 : : } else {
3340 : 0 : ext_rxq->hw_id = hw_idx;
3341 : 0 : DRV_LOG(DEBUG, "Port %u external RxQ index %u "
3342 : : "is successfully mapped to the requested HW index (%u)",
3343 : : port_id, dpdk_idx, hw_idx);
3344 : : }
3345 : : return 0;
3346 : : }
3347 : :
3348 : : RTE_EXPORT_EXPERIMENTAL_SYMBOL(rte_pmd_mlx5_external_rx_queue_id_unmap, 22.03)
3349 : : int
3350 : 0 : rte_pmd_mlx5_external_rx_queue_id_unmap(uint16_t port_id, uint16_t dpdk_idx)
3351 : : {
3352 : : struct mlx5_external_q *ext_rxq;
3353 : : uint32_t mapped = 1;
3354 : :
3355 : 0 : ext_rxq = mlx5_external_rx_queue_get_validate(port_id, dpdk_idx);
3356 [ # # ]: 0 : if (ext_rxq == NULL)
3357 : 0 : return -rte_errno;
3358 [ # # ]: 0 : if (ext_rxq->refcnt > 1) {
3359 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u still referenced.",
3360 : : port_id, dpdk_idx);
3361 : 0 : rte_errno = EINVAL;
3362 : 0 : return -rte_errno;
3363 : : }
3364 [ # # ]: 0 : if (!rte_atomic_compare_exchange_strong_explicit(&ext_rxq->refcnt, &mapped, 0,
3365 : : rte_memory_order_relaxed, rte_memory_order_relaxed)) {
3366 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u doesn't exist.",
3367 : : port_id, dpdk_idx);
3368 : 0 : rte_errno = EINVAL;
3369 : 0 : return -rte_errno;
3370 : : }
3371 : 0 : DRV_LOG(DEBUG,
3372 : : "Port %u external RxQ index %u is successfully unmapped.",
3373 : : port_id, dpdk_idx);
3374 : 0 : return 0;
3375 : : }
|