Branch data Line data Source code
1 : : /* SPDX-License-Identifier: BSD-3-Clause
2 : : * Copyright 2015 6WIND S.A.
3 : : * Copyright 2015 Mellanox Technologies, Ltd
4 : : */
5 : :
6 : : #include <stddef.h>
7 : : #include <errno.h>
8 : : #include <string.h>
9 : : #include <stdint.h>
10 : : #include <fcntl.h>
11 : : #include <sys/queue.h>
12 : :
13 : : #include <rte_mbuf.h>
14 : : #include <rte_malloc.h>
15 : : #include <ethdev_driver.h>
16 : : #include <rte_common.h>
17 : : #include <rte_interrupts.h>
18 : : #include <rte_debug.h>
19 : : #include <rte_io.h>
20 : : #include <rte_eal_paging.h>
21 : :
22 : : #include <mlx5_glue.h>
23 : : #include <mlx5_malloc.h>
24 : : #include <mlx5_common.h>
25 : : #include <mlx5_common_mr.h>
26 : :
27 : : #include "mlx5_defs.h"
28 : : #include "mlx5.h"
29 : : #include "mlx5_rx.h"
30 : : #include "mlx5_utils.h"
31 : : #include "mlx5_autoconf.h"
32 : : #include "mlx5_devx.h"
33 : : #include "rte_pmd_mlx5.h"
34 : :
35 : :
36 : : /* Default RSS hash key also used for ConnectX-3. */
37 : : uint8_t rss_hash_default_key[] = {
38 : : 0x2c, 0xc6, 0x81, 0xd1,
39 : : 0x5b, 0xdb, 0xf4, 0xf7,
40 : : 0xfc, 0xa2, 0x83, 0x19,
41 : : 0xdb, 0x1a, 0x3e, 0x94,
42 : : 0x6b, 0x9e, 0x38, 0xd9,
43 : : 0x2c, 0x9c, 0x03, 0xd1,
44 : : 0xad, 0x99, 0x44, 0xa7,
45 : : 0xd9, 0x56, 0x3d, 0x59,
46 : : 0x06, 0x3c, 0x25, 0xf3,
47 : : 0xfc, 0x1f, 0xdc, 0x2a,
48 : : };
49 : :
50 : : /* Length of the default RSS hash key. */
51 : : static_assert(MLX5_RSS_HASH_KEY_LEN ==
52 : : (unsigned int)sizeof(rss_hash_default_key),
53 : : "wrong RSS default key size.");
54 : :
55 : : /**
56 : : * Calculate the number of CQEs in CQ for the Rx queue.
57 : : *
58 : : * @param rxq_data
59 : : * Pointer to receive queue structure.
60 : : *
61 : : * @return
62 : : * Number of CQEs in CQ.
63 : : */
64 : : unsigned int
65 : 0 : mlx5_rxq_cqe_num(struct mlx5_rxq_data *rxq_data)
66 : : {
67 : : unsigned int cqe_n;
68 [ # # ]: 0 : unsigned int wqe_n = 1 << rxq_data->elts_n;
69 : :
70 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(rxq_data))
71 : 0 : cqe_n = wqe_n * RTE_BIT32(rxq_data->log_strd_num) - 1;
72 : : else
73 : 0 : cqe_n = wqe_n - 1;
74 : 0 : return cqe_n;
75 : : }
76 : :
77 : : /**
78 : : * Allocate RX queue elements for Multi-Packet RQ.
79 : : *
80 : : * @param rxq_ctrl
81 : : * Pointer to RX queue structure.
82 : : *
83 : : * @return
84 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
85 : : */
86 : : static int
87 : 0 : rxq_alloc_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
88 : : {
89 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
90 : 0 : unsigned int wqe_n = 1 << rxq->elts_n;
91 : : unsigned int i;
92 : : int err;
93 : :
94 : : /* Iterate on segments. */
95 [ # # ]: 0 : for (i = 0; i <= wqe_n; ++i) {
96 : : struct mlx5_mprq_buf *buf;
97 : :
98 [ # # # # ]: 0 : if (rte_mempool_get(rxq->mprq_mp, (void **)&buf) < 0) {
99 : 0 : DRV_LOG(ERR, "port %u empty mbuf pool", rxq->port_id);
100 : 0 : rte_errno = ENOMEM;
101 : 0 : goto error;
102 : : }
103 [ # # ]: 0 : if (i < wqe_n)
104 : 0 : (*rxq->mprq_bufs)[i] = buf;
105 : : else
106 : 0 : rxq->mprq_repl = buf;
107 : : }
108 : 0 : DRV_LOG(DEBUG,
109 : : "port %u MPRQ queue %u allocated and configured %u segments",
110 : : rxq->port_id, rxq->idx, wqe_n);
111 : 0 : return 0;
112 : : error:
113 : : err = rte_errno; /* Save rte_errno before cleanup. */
114 : : wqe_n = i;
115 [ # # ]: 0 : for (i = 0; (i != wqe_n); ++i) {
116 [ # # ]: 0 : if ((*rxq->mprq_bufs)[i] != NULL)
117 [ # # ]: 0 : rte_mempool_put(rxq->mprq_mp,
118 : : (*rxq->mprq_bufs)[i]);
119 : 0 : (*rxq->mprq_bufs)[i] = NULL;
120 : : }
121 : 0 : DRV_LOG(DEBUG, "port %u MPRQ queue %u failed, freed everything",
122 : : rxq->port_id, rxq->idx);
123 : 0 : rte_errno = err; /* Restore rte_errno. */
124 : 0 : return -rte_errno;
125 : : }
126 : :
127 : : /**
128 : : * Allocate RX queue elements for Single-Packet RQ.
129 : : *
130 : : * @param rxq_ctrl
131 : : * Pointer to RX queue structure.
132 : : *
133 : : * @return
134 : : * 0 on success, negative errno value on failure.
135 : : */
136 : : static int
137 : 0 : rxq_alloc_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
138 : : {
139 [ # # ]: 0 : const unsigned int sges_n = 1 << rxq_ctrl->rxq.sges_n;
140 : : unsigned int elts_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
141 : 0 : RTE_BIT32(rxq_ctrl->rxq.elts_n) *
142 [ # # ]: 0 : RTE_BIT32(rxq_ctrl->rxq.log_strd_num) :
143 : 0 : RTE_BIT32(rxq_ctrl->rxq.elts_n);
144 : 0 : bool has_vec_support = mlx5_rxq_check_vec_support(&rxq_ctrl->rxq) > 0;
145 : : unsigned int i;
146 : : int err;
147 : :
148 : : /* Iterate on segments. */
149 [ # # ]: 0 : for (i = 0; (i != elts_n); ++i) {
150 : 0 : struct mlx5_eth_rxseg *seg = &rxq_ctrl->rxq.rxseg[i % sges_n];
151 : : struct rte_mbuf *buf;
152 : :
153 : 0 : buf = rte_pktmbuf_alloc(seg->mp);
154 [ # # ]: 0 : if (buf == NULL) {
155 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
156 : 0 : DRV_LOG(ERR, "port %u queue %u empty mbuf pool",
157 : : RXQ_PORT_ID(rxq_ctrl),
158 : : rxq_ctrl->rxq.idx);
159 : : else
160 : 0 : DRV_LOG(ERR, "share group %u queue %u empty mbuf pool",
161 : : rxq_ctrl->share_group,
162 : : rxq_ctrl->share_qid);
163 : 0 : rte_errno = ENOMEM;
164 : 0 : goto error;
165 : : }
166 : : /* Only vectored Rx routines rely on headroom size. */
167 : : MLX5_ASSERT(!has_vec_support ||
168 : : DATA_OFF(buf) >= RTE_PKTMBUF_HEADROOM);
169 : : /* Buffer is supposed to be empty. */
170 : : MLX5_ASSERT(rte_pktmbuf_data_len(buf) == 0);
171 : : MLX5_ASSERT(rte_pktmbuf_pkt_len(buf) == 0);
172 : : MLX5_ASSERT(!buf->next);
173 : 0 : SET_DATA_OFF(buf, seg->offset);
174 : 0 : PORT(buf) = rxq_ctrl->rxq.port_id;
175 : 0 : DATA_LEN(buf) = seg->length;
176 : 0 : PKT_LEN(buf) = seg->length;
177 : 0 : NB_SEGS(buf) = 1;
178 : 0 : (*rxq_ctrl->rxq.elts)[i] = buf;
179 : : }
180 : : /* If Rx vector is activated. */
181 [ # # ]: 0 : if (has_vec_support) {
182 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
183 : 0 : struct rte_mbuf *mbuf_init = &rxq->fake_mbuf;
184 : : struct rte_pktmbuf_pool_private *priv =
185 : : (struct rte_pktmbuf_pool_private *)
186 [ # # ]: 0 : rte_mempool_get_priv(rxq_ctrl->rxq.mp);
187 : : int j;
188 : :
189 : : /* Initialize default rearm_data for vPMD. */
190 [ # # ]: 0 : mbuf_init->data_off = RTE_PKTMBUF_HEADROOM;
191 : : rte_mbuf_refcnt_set(mbuf_init, 1);
192 : 0 : mbuf_init->nb_segs = 1;
193 : : /* For shared queues port is provided in CQE */
194 [ # # ]: 0 : mbuf_init->port = rxq->shared ? 0 : rxq->port_id;
195 [ # # ]: 0 : if (priv->flags & RTE_PKTMBUF_POOL_F_PINNED_EXT_BUF)
196 : 0 : mbuf_init->ol_flags = RTE_MBUF_F_EXTERNAL;
197 : : /*
198 : : * prevent compiler reordering:
199 : : * rearm_data covers previous fields.
200 : : */
201 : 0 : rte_compiler_barrier();
202 : 0 : rxq->mbuf_initializer =
203 : : *(rte_xmm_t *)&mbuf_init->rearm_data;
204 : : /* Padding with a fake mbuf for vectorized Rx. */
205 [ # # ]: 0 : for (j = 0; j < MLX5_VPMD_DESCS_PER_LOOP; ++j)
206 : 0 : (*rxq->elts)[elts_n + j] = &rxq->fake_mbuf;
207 : : }
208 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
209 : 0 : DRV_LOG(DEBUG,
210 : : "port %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
211 : : RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx, elts_n,
212 : : elts_n / (1 << rxq_ctrl->rxq.sges_n));
213 : : else
214 : 0 : DRV_LOG(DEBUG,
215 : : "share group %u SPRQ queue %u allocated and configured %u segments (max %u packets)",
216 : : rxq_ctrl->share_group, rxq_ctrl->share_qid, elts_n,
217 : : elts_n / (1 << rxq_ctrl->rxq.sges_n));
218 : : return 0;
219 : : error:
220 : : err = rte_errno; /* Save rte_errno before cleanup. */
221 : : elts_n = i;
222 [ # # ]: 0 : for (i = 0; (i != elts_n); ++i) {
223 [ # # ]: 0 : if ((*rxq_ctrl->rxq.elts)[i] != NULL)
224 : : rte_pktmbuf_free_seg((*rxq_ctrl->rxq.elts)[i]);
225 : 0 : (*rxq_ctrl->rxq.elts)[i] = NULL;
226 : : }
227 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
228 : 0 : DRV_LOG(DEBUG, "port %u SPRQ queue %u failed, freed everything",
229 : : RXQ_PORT_ID(rxq_ctrl), rxq_ctrl->rxq.idx);
230 : : else
231 : 0 : DRV_LOG(DEBUG, "share group %u SPRQ queue %u failed, freed everything",
232 : : rxq_ctrl->share_group, rxq_ctrl->share_qid);
233 : 0 : rte_errno = err; /* Restore rte_errno. */
234 : 0 : return -rte_errno;
235 : : }
236 : :
237 : : /**
238 : : * Allocate RX queue elements.
239 : : *
240 : : * @param rxq_ctrl
241 : : * Pointer to RX queue structure.
242 : : *
243 : : * @return
244 : : * 0 on success, negative errno value on failure.
245 : : */
246 : : int
247 [ # # ]: 0 : rxq_alloc_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
248 : : {
249 : : int ret = 0;
250 : :
251 : : /**
252 : : * For MPRQ we need to allocate both MPRQ buffers
253 : : * for WQEs and simple mbufs for vector processing.
254 : : */
255 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
256 : 0 : ret = rxq_alloc_elts_mprq(rxq_ctrl);
257 [ # # ]: 0 : if (ret == 0)
258 : 0 : ret = rxq_alloc_elts_sprq(rxq_ctrl);
259 : 0 : return ret;
260 : : }
261 : :
262 : : /**
263 : : * Free RX queue elements for Multi-Packet RQ.
264 : : *
265 : : * @param rxq_ctrl
266 : : * Pointer to RX queue structure.
267 : : */
268 : : static void
269 : 0 : rxq_free_elts_mprq(struct mlx5_rxq_ctrl *rxq_ctrl)
270 : : {
271 : : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
272 : : uint16_t i;
273 : :
274 : 0 : DRV_LOG(DEBUG, "port %u Multi-Packet Rx queue %u freeing %d WRs",
275 : : rxq->port_id, rxq->idx, (1u << rxq->elts_n));
276 [ # # ]: 0 : if (rxq->mprq_bufs == NULL)
277 : : return;
278 [ # # ]: 0 : for (i = 0; (i != (1u << rxq->elts_n)); ++i) {
279 [ # # ]: 0 : if ((*rxq->mprq_bufs)[i] != NULL)
280 : 0 : mlx5_mprq_buf_free((*rxq->mprq_bufs)[i]);
281 : 0 : (*rxq->mprq_bufs)[i] = NULL;
282 : : }
283 [ # # ]: 0 : if (rxq->mprq_repl != NULL) {
284 : 0 : mlx5_mprq_buf_free(rxq->mprq_repl);
285 : 0 : rxq->mprq_repl = NULL;
286 : : }
287 : : }
288 : :
289 : : /**
290 : : * Free RX queue elements for Single-Packet RQ.
291 : : *
292 : : * @param rxq_ctrl
293 : : * Pointer to RX queue structure.
294 : : */
295 : : static void
296 : 0 : rxq_free_elts_sprq(struct mlx5_rxq_ctrl *rxq_ctrl)
297 : : {
298 [ # # ]: 0 : struct mlx5_rxq_data *rxq = &rxq_ctrl->rxq;
299 [ # # ]: 0 : const uint16_t q_n = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
300 : 0 : RTE_BIT32(rxq->elts_n) * RTE_BIT32(rxq->log_strd_num) :
301 : 0 : RTE_BIT32(rxq->elts_n);
302 : 0 : const uint16_t q_mask = q_n - 1;
303 [ # # ]: 0 : uint16_t elts_ci = mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq) ?
304 : 0 : rxq->elts_ci : rxq->rq_ci;
305 : 0 : uint16_t used = q_n - (elts_ci - rxq->rq_pi);
306 : : uint16_t i;
307 : :
308 [ # # ]: 0 : if (rxq_ctrl->share_group == 0)
309 : 0 : DRV_LOG(DEBUG, "port %u Rx queue %u freeing %d WRs",
310 : : RXQ_PORT_ID(rxq_ctrl), rxq->idx, q_n);
311 : : else
312 : 0 : DRV_LOG(DEBUG, "share group %u Rx queue %u freeing %d WRs",
313 : : rxq_ctrl->share_group, rxq_ctrl->share_qid, q_n);
314 [ # # ]: 0 : if (rxq->elts == NULL)
315 : : return;
316 : : /**
317 : : * Some mbuf in the Ring belongs to the application.
318 : : * They cannot be freed.
319 : : */
320 [ # # ]: 0 : if (mlx5_rxq_check_vec_support(rxq) > 0) {
321 [ # # ]: 0 : for (i = 0; i < used; ++i)
322 : 0 : (*rxq->elts)[(elts_ci + i) & q_mask] = NULL;
323 : 0 : rxq->rq_pi = elts_ci;
324 : : }
325 [ # # ]: 0 : for (i = 0; i != q_n; ++i) {
326 [ # # ]: 0 : if ((*rxq->elts)[i] != NULL)
327 : : rte_pktmbuf_free_seg((*rxq->elts)[i]);
328 : 0 : (*rxq->elts)[i] = NULL;
329 : : }
330 : : }
331 : :
332 : : /**
333 : : * Free RX queue elements.
334 : : *
335 : : * @param rxq_ctrl
336 : : * Pointer to RX queue structure.
337 : : */
338 : : static void
339 [ # # ]: 0 : rxq_free_elts(struct mlx5_rxq_ctrl *rxq_ctrl)
340 : : {
341 : : /*
342 : : * For MPRQ we need to allocate both MPRQ buffers
343 : : * for WQEs and simple mbufs for vector processing.
344 : : */
345 [ # # ]: 0 : if (mlx5_rxq_mprq_enabled(&rxq_ctrl->rxq))
346 : 0 : rxq_free_elts_mprq(rxq_ctrl);
347 : 0 : rxq_free_elts_sprq(rxq_ctrl);
348 : 0 : }
349 : :
350 : : /**
351 : : * Returns the per-queue supported offloads.
352 : : *
353 : : * @param dev
354 : : * Pointer to Ethernet device.
355 : : *
356 : : * @return
357 : : * Supported Rx offloads.
358 : : */
359 : : uint64_t
360 : 0 : mlx5_get_rx_queue_offloads(struct rte_eth_dev *dev)
361 : : {
362 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
363 : : uint64_t offloads = (RTE_ETH_RX_OFFLOAD_SCATTER |
364 : : RTE_ETH_RX_OFFLOAD_TIMESTAMP |
365 : : RTE_ETH_RX_OFFLOAD_RSS_HASH);
366 : :
367 [ # # ]: 0 : if (!priv->config.mprq.enabled)
368 : : offloads |= RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT;
369 [ # # ]: 0 : if (priv->sh->config.hw_fcs_strip)
370 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_KEEP_CRC;
371 [ # # ]: 0 : if (priv->sh->dev_cap.hw_csum)
372 : 0 : offloads |= (RTE_ETH_RX_OFFLOAD_IPV4_CKSUM |
373 : : RTE_ETH_RX_OFFLOAD_UDP_CKSUM |
374 : : RTE_ETH_RX_OFFLOAD_TCP_CKSUM);
375 [ # # ]: 0 : if (priv->sh->dev_cap.hw_vlan_strip)
376 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_VLAN_STRIP;
377 [ # # ]: 0 : if (priv->sh->config.lro_allowed)
378 : 0 : offloads |= RTE_ETH_RX_OFFLOAD_TCP_LRO;
379 : 0 : return offloads;
380 : : }
381 : :
382 : :
383 : : /**
384 : : * Returns the per-port supported offloads.
385 : : *
386 : : * @return
387 : : * Supported Rx offloads.
388 : : */
389 : : uint64_t
390 : 0 : mlx5_get_rx_port_offloads(void)
391 : : {
392 : : uint64_t offloads = RTE_ETH_RX_OFFLOAD_VLAN_FILTER;
393 : :
394 : 0 : return offloads;
395 : : }
396 : :
397 : : /**
398 : : * Verify if the queue can be released.
399 : : *
400 : : * @param dev
401 : : * Pointer to Ethernet device.
402 : : * @param idx
403 : : * RX queue index.
404 : : *
405 : : * @return
406 : : * 1 if the queue can be released
407 : : * 0 if the queue can not be released, there are references to it.
408 : : * Negative errno and rte_errno is set if queue doesn't exist.
409 : : */
410 : : static int
411 : 0 : mlx5_rxq_releasable(struct rte_eth_dev *dev, uint16_t idx)
412 : : {
413 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
414 : :
415 [ # # ]: 0 : if (rxq == NULL) {
416 : 0 : rte_errno = EINVAL;
417 : 0 : return -rte_errno;
418 : : }
419 : 0 : return (rte_atomic_load_explicit(&rxq->refcnt, rte_memory_order_relaxed) == 1);
420 : : }
421 : :
422 : : /* Fetches and drops all SW-owned and error CQEs to synchronize CQ. */
423 : : static void
424 : 0 : rxq_sync_cq(struct mlx5_rxq_data *rxq)
425 : : {
426 : 0 : const uint16_t cqe_n = 1 << rxq->cqe_n;
427 : 0 : const uint16_t cqe_mask = cqe_n - 1;
428 : : volatile struct mlx5_cqe *cqe;
429 : : int ret, i;
430 : :
431 : : i = cqe_n;
432 : : do {
433 : 0 : cqe = &(*rxq->cqes)[rxq->cq_ci & cqe_mask];
434 [ # # ]: 0 : ret = check_cqe(cqe, cqe_n, rxq->cq_ci);
435 : : if (ret == MLX5_CQE_STATUS_HW_OWN)
436 : : break;
437 [ # # ]: 0 : if (ret == MLX5_CQE_STATUS_ERR) {
438 : 0 : rxq->cq_ci++;
439 : 0 : continue;
440 : : }
441 : : MLX5_ASSERT(ret == MLX5_CQE_STATUS_SW_OWN);
442 [ # # ]: 0 : if (MLX5_CQE_FORMAT(cqe->op_own) != MLX5_COMPRESSED) {
443 : 0 : rxq->cq_ci++;
444 : 0 : continue;
445 : : }
446 : : /* Compute the next non compressed CQE. */
447 : 0 : rxq->cq_ci += rxq->cqe_comp_layout ?
448 [ # # ]: 0 : (MLX5_CQE_NUM_MINIS(cqe->op_own) + 1U) :
449 : 0 : rte_be_to_cpu_32(cqe->byte_cnt);
450 : :
451 [ # # ]: 0 : } while (--i);
452 : : /* Move all CQEs to HW ownership, including possible MiniCQEs. */
453 [ # # ]: 0 : for (i = 0; i < cqe_n; i++) {
454 : 0 : cqe = &(*rxq->cqes)[i];
455 : 0 : cqe->validity_iteration_count = MLX5_CQE_VIC_INIT;
456 : 0 : cqe->op_own = MLX5_CQE_INVALIDATE;
457 : : }
458 : : /* Resync CQE and WQE (WQ in RESET state). */
459 : 0 : rte_io_wmb();
460 [ # # ]: 0 : *rxq->cq_db = rte_cpu_to_be_32(rxq->cq_ci);
461 : 0 : rte_io_wmb();
462 : 0 : *rxq->rq_db = rte_cpu_to_be_32(0);
463 : 0 : rte_io_wmb();
464 : 0 : }
465 : :
466 : : /**
467 : : * Rx queue stop. Device queue goes to the RESET state,
468 : : * all involved mbufs are freed from WQ.
469 : : *
470 : : * @param dev
471 : : * Pointer to Ethernet device structure.
472 : : * @param idx
473 : : * RX queue index.
474 : : *
475 : : * @return
476 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
477 : : */
478 : : int
479 : 0 : mlx5_rx_queue_stop_primary(struct rte_eth_dev *dev, uint16_t idx)
480 : : {
481 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
482 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
483 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = rxq->ctrl;
484 : : int ret;
485 : :
486 : : MLX5_ASSERT(rxq != NULL && rxq_ctrl != NULL);
487 : : MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
488 : 0 : ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RDY2RST);
489 [ # # ]: 0 : if (ret) {
490 : 0 : DRV_LOG(ERR, "Cannot change Rx WQ state to RESET: %s",
491 : : strerror(errno));
492 : 0 : rte_errno = errno;
493 : 0 : return ret;
494 : : }
495 : : /* Remove all processes CQEs. */
496 : 0 : rxq_sync_cq(&rxq_ctrl->rxq);
497 : : /* Free all involved mbufs. */
498 : 0 : rxq_free_elts(rxq_ctrl);
499 : : /* Set the actual queue state. */
500 : 0 : dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STOPPED;
501 : 0 : return 0;
502 : : }
503 : :
504 : : /**
505 : : * Rx queue stop. Device queue goes to the RESET state,
506 : : * all involved mbufs are freed from WQ.
507 : : *
508 : : * @param dev
509 : : * Pointer to Ethernet device structure.
510 : : * @param idx
511 : : * RX queue index.
512 : : *
513 : : * @return
514 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
515 : : */
516 : : int
517 : 0 : mlx5_rx_queue_stop(struct rte_eth_dev *dev, uint16_t idx)
518 : : {
519 : 0 : eth_rx_burst_t pkt_burst = dev->rx_pkt_burst;
520 : : int ret;
521 : :
522 [ # # ]: 0 : if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
523 : 0 : DRV_LOG(ERR, "Hairpin queue can't be stopped");
524 : 0 : rte_errno = EINVAL;
525 : 0 : return -EINVAL;
526 : : }
527 [ # # ]: 0 : if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STOPPED)
528 : : return 0;
529 : : /*
530 : : * Vectorized Rx burst requires the CQ and RQ indices
531 : : * synchronized, that might be broken on RQ restart
532 : : * and cause Rx malfunction, so queue stopping is
533 : : * not supported if vectorized Rx burst is engaged.
534 : : * The routine pointer depends on the process type,
535 : : * should perform check there. MPRQ is not supported as well.
536 : : */
537 [ # # ]: 0 : if (pkt_burst != mlx5_rx_burst) {
538 : 0 : DRV_LOG(ERR, "Rx queue stop is only supported "
539 : : "for non-vectorized single-packet Rx");
540 : 0 : rte_errno = EINVAL;
541 : 0 : return -EINVAL;
542 : : }
543 [ # # ]: 0 : if (rte_eal_process_type() == RTE_PROC_SECONDARY) {
544 : 0 : ret = mlx5_mp_os_req_queue_control(dev, idx,
545 : : MLX5_MP_REQ_QUEUE_RX_STOP);
546 : : } else {
547 : 0 : ret = mlx5_rx_queue_stop_primary(dev, idx);
548 : : }
549 : : return ret;
550 : : }
551 : :
552 : : /**
553 : : * Rx queue start. Device queue goes to the ready state,
554 : : * all required mbufs are allocated and WQ is replenished.
555 : : *
556 : : * @param dev
557 : : * Pointer to Ethernet device structure.
558 : : * @param idx
559 : : * RX queue index.
560 : : *
561 : : * @return
562 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
563 : : */
564 : : int
565 : 0 : mlx5_rx_queue_start_primary(struct rte_eth_dev *dev, uint16_t idx)
566 : : {
567 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
568 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
569 : 0 : struct mlx5_rxq_data *rxq_data = &rxq->ctrl->rxq;
570 : : int ret;
571 : :
572 : : MLX5_ASSERT(rxq != NULL && rxq->ctrl != NULL);
573 : : MLX5_ASSERT(rte_eal_process_type() == RTE_PROC_PRIMARY);
574 : : /* Allocate needed buffers. */
575 : 0 : ret = rxq_alloc_elts(rxq->ctrl);
576 [ # # ]: 0 : if (ret) {
577 : 0 : DRV_LOG(ERR, "Cannot reallocate buffers for Rx WQ");
578 : 0 : rte_errno = errno;
579 : 0 : return ret;
580 : : }
581 : 0 : rte_io_wmb();
582 [ # # ]: 0 : *rxq_data->cq_db = rte_cpu_to_be_32(rxq_data->cq_ci);
583 : 0 : rte_io_wmb();
584 : : /* Reset RQ consumer before moving queue to READY state. */
585 : 0 : *rxq_data->rq_db = rte_cpu_to_be_32(0);
586 : 0 : rte_io_wmb();
587 : 0 : ret = priv->obj_ops.rxq_obj_modify(rxq, MLX5_RXQ_MOD_RST2RDY);
588 [ # # ]: 0 : if (ret) {
589 : 0 : DRV_LOG(ERR, "Cannot change Rx WQ state to READY: %s",
590 : : strerror(errno));
591 : 0 : rte_errno = errno;
592 : 0 : return ret;
593 : : }
594 : : /* Reinitialize RQ - set WQEs. */
595 : 0 : mlx5_rxq_initialize(rxq_data);
596 : 0 : rxq_data->err_state = MLX5_RXQ_ERR_STATE_NO_ERROR;
597 : : /* Set actual queue state. */
598 : 0 : dev->data->rx_queue_state[idx] = RTE_ETH_QUEUE_STATE_STARTED;
599 : 0 : return 0;
600 : : }
601 : :
602 : : /**
603 : : * Rx queue start. Device queue goes to the ready state,
604 : : * all required mbufs are allocated and WQ is replenished.
605 : : *
606 : : * @param dev
607 : : * Pointer to Ethernet device structure.
608 : : * @param idx
609 : : * RX queue index.
610 : : *
611 : : * @return
612 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
613 : : */
614 : : int
615 : 0 : mlx5_rx_queue_start(struct rte_eth_dev *dev, uint16_t idx)
616 : : {
617 : : int ret;
618 : :
619 [ # # ]: 0 : if (rte_eth_dev_is_rx_hairpin_queue(dev, idx)) {
620 : 0 : DRV_LOG(ERR, "Hairpin queue can't be started");
621 : 0 : rte_errno = EINVAL;
622 : 0 : return -EINVAL;
623 : : }
624 [ # # ]: 0 : if (dev->data->rx_queue_state[idx] == RTE_ETH_QUEUE_STATE_STARTED)
625 : : return 0;
626 [ # # ]: 0 : if (rte_eal_process_type() == RTE_PROC_SECONDARY) {
627 : 0 : ret = mlx5_mp_os_req_queue_control(dev, idx,
628 : : MLX5_MP_REQ_QUEUE_RX_START);
629 : : } else {
630 : 0 : ret = mlx5_rx_queue_start_primary(dev, idx);
631 : : }
632 : : return ret;
633 : : }
634 : :
635 : : /**
636 : : * Rx queue presetup checks.
637 : : *
638 : : * @param dev
639 : : * Pointer to Ethernet device structure.
640 : : * @param idx
641 : : * RX queue index.
642 : : * @param desc
643 : : * Number of descriptors to configure in queue.
644 : : * @param[out] rxq_ctrl
645 : : * Address of pointer to shared Rx queue control.
646 : : *
647 : : * @return
648 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
649 : : */
650 : : static int
651 : 0 : mlx5_rx_queue_pre_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t *desc,
652 : : struct mlx5_rxq_ctrl **rxq_ctrl)
653 : : {
654 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
655 : : struct mlx5_rxq_priv *rxq;
656 : : bool empty;
657 : :
658 [ # # ]: 0 : if (*desc > 1 << priv->sh->cdev->config.hca_attr.log_max_wq_sz) {
659 : 0 : DRV_LOG(ERR,
660 : : "port %u number of descriptors requested for Rx queue"
661 : : " %u is more than supported",
662 : : dev->data->port_id, idx);
663 : 0 : rte_errno = EINVAL;
664 : 0 : return -EINVAL;
665 : : }
666 [ # # ]: 0 : if (!rte_is_power_of_2(*desc)) {
667 : 0 : *desc = 1 << log2above(*desc);
668 : 0 : DRV_LOG(WARNING,
669 : : "port %u increased number of descriptors in Rx queue %u"
670 : : " to the next power of two (%d)",
671 : : dev->data->port_id, idx, *desc);
672 : : }
673 : 0 : DRV_LOG(DEBUG, "port %u configuring Rx queue %u for %u descriptors",
674 : : dev->data->port_id, idx, *desc);
675 [ # # ]: 0 : if (idx >= priv->rxqs_n) {
676 : 0 : DRV_LOG(ERR, "port %u Rx queue index out of range (%u >= %u)",
677 : : dev->data->port_id, idx, priv->rxqs_n);
678 : 0 : rte_errno = EOVERFLOW;
679 : 0 : return -rte_errno;
680 : : }
681 [ # # # # ]: 0 : if (rxq_ctrl == NULL || *rxq_ctrl == NULL)
682 : : return 0;
683 [ # # ]: 0 : if (!(*rxq_ctrl)->rxq.shared) {
684 [ # # ]: 0 : if (!mlx5_rxq_releasable(dev, idx)) {
685 : 0 : DRV_LOG(ERR, "port %u unable to release queue index %u",
686 : : dev->data->port_id, idx);
687 : 0 : rte_errno = EBUSY;
688 : 0 : return -rte_errno;
689 : : }
690 : 0 : mlx5_rxq_release(dev, idx);
691 : : } else {
692 [ # # ]: 0 : if ((*rxq_ctrl)->obj != NULL)
693 : : /* Some port using shared Rx queue has been started. */
694 : : return 0;
695 : : /* Release all owner RxQ to reconfigure Shared RxQ. */
696 : : do {
697 : 0 : rxq = LIST_FIRST(&(*rxq_ctrl)->owners);
698 [ # # ]: 0 : LIST_REMOVE(rxq, owner_entry);
699 : 0 : empty = LIST_EMPTY(&(*rxq_ctrl)->owners);
700 : 0 : mlx5_rxq_release(ETH_DEV(rxq->priv), rxq->idx);
701 [ # # ]: 0 : } while (!empty);
702 : 0 : *rxq_ctrl = NULL;
703 : : }
704 : : return 0;
705 : : }
706 : :
707 : : /**
708 : : * Get the shared Rx queue object that matches group and queue index.
709 : : *
710 : : * @param dev
711 : : * Pointer to Ethernet device structure.
712 : : * @param group
713 : : * Shared RXQ group.
714 : : * @param share_qid
715 : : * Shared RX queue index.
716 : : *
717 : : * @return
718 : : * Shared RXQ object that matching, or NULL if not found.
719 : : */
720 : : static struct mlx5_rxq_ctrl *
721 : : mlx5_shared_rxq_get(struct rte_eth_dev *dev, uint32_t group, uint16_t share_qid)
722 : : {
723 : : struct mlx5_rxq_ctrl *rxq_ctrl;
724 : : struct mlx5_priv *priv = dev->data->dev_private;
725 : :
726 [ # # ]: 0 : LIST_FOREACH(rxq_ctrl, &priv->sh->shared_rxqs, share_entry) {
727 [ # # ]: 0 : if (rxq_ctrl->share_group == group &&
728 [ # # ]: 0 : rxq_ctrl->share_qid == share_qid)
729 : : return rxq_ctrl;
730 : : }
731 : : return NULL;
732 : : }
733 : :
734 : : /**
735 : : * Check whether requested Rx queue configuration matches shared RXQ.
736 : : *
737 : : * @param rxq_ctrl
738 : : * Pointer to shared RXQ.
739 : : * @param dev
740 : : * Pointer to Ethernet device structure.
741 : : * @param idx
742 : : * Queue index.
743 : : * @param desc
744 : : * Number of descriptors to configure in queue.
745 : : * @param socket
746 : : * NUMA socket on which memory must be allocated.
747 : : * @param[in] conf
748 : : * Thresholds parameters.
749 : : * @param mp
750 : : * Memory pool for buffer allocations.
751 : : *
752 : : * @return
753 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
754 : : */
755 : : static bool
756 : 0 : mlx5_shared_rxq_match(struct mlx5_rxq_ctrl *rxq_ctrl, struct rte_eth_dev *dev,
757 : : uint16_t idx, uint16_t desc, unsigned int socket,
758 : : const struct rte_eth_rxconf *conf,
759 : : struct rte_mempool *mp)
760 : : {
761 : 0 : struct mlx5_priv *spriv = LIST_FIRST(&rxq_ctrl->owners)->priv;
762 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
763 : : unsigned int i;
764 : :
765 : : RTE_SET_USED(conf);
766 [ # # ]: 0 : if (rxq_ctrl->socket != socket) {
767 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: socket mismatch",
768 : : dev->data->port_id, idx);
769 : 0 : return false;
770 : : }
771 [ # # ]: 0 : if (rxq_ctrl->rxq.elts_n != log2above(desc)) {
772 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: descriptor number mismatch",
773 : : dev->data->port_id, idx);
774 : 0 : return false;
775 : : }
776 [ # # ]: 0 : if (priv->mtu != spriv->mtu) {
777 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mtu mismatch",
778 : : dev->data->port_id, idx);
779 : 0 : return false;
780 : : }
781 : 0 : if (priv->dev_data->dev_conf.intr_conf.rxq !=
782 [ # # ]: 0 : spriv->dev_data->dev_conf.intr_conf.rxq) {
783 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: interrupt mismatch",
784 : : dev->data->port_id, idx);
785 : 0 : return false;
786 : : }
787 [ # # # # ]: 0 : if (mp != NULL && rxq_ctrl->rxq.mp != mp) {
788 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: mempool mismatch",
789 : : dev->data->port_id, idx);
790 : 0 : return false;
791 [ # # ]: 0 : } else if (mp == NULL) {
792 [ # # ]: 0 : if (conf->rx_nseg != rxq_ctrl->rxseg_n) {
793 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment number mismatch",
794 : : dev->data->port_id, idx);
795 : 0 : return false;
796 : : }
797 [ # # ]: 0 : for (i = 0; i < conf->rx_nseg; i++) {
798 [ # # ]: 0 : if (memcmp(&conf->rx_seg[i].split, &rxq_ctrl->rxseg[i],
799 : : sizeof(struct rte_eth_rxseg_split))) {
800 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: segment %u configuration mismatch",
801 : : dev->data->port_id, idx, i);
802 : 0 : return false;
803 : : }
804 : : }
805 : : }
806 [ # # ]: 0 : if (priv->config.hw_padding != spriv->config.hw_padding) {
807 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: padding mismatch",
808 : : dev->data->port_id, idx);
809 : 0 : return false;
810 : : }
811 [ # # ]: 0 : if (priv->config.cqe_comp != spriv->config.cqe_comp ||
812 [ # # ]: 0 : (priv->config.cqe_comp &&
813 [ # # ]: 0 : priv->config.cqe_comp_fmt != spriv->config.cqe_comp_fmt)) {
814 : 0 : DRV_LOG(ERR, "port %u queue index %u failed to join shared group: CQE compression mismatch",
815 : : dev->data->port_id, idx);
816 : 0 : return false;
817 : : }
818 : : return true;
819 : : }
820 : :
821 : : /**
822 : : *
823 : : * @param dev
824 : : * Pointer to Ethernet device structure.
825 : : * @param idx
826 : : * RX queue index.
827 : : * @param desc
828 : : * Number of descriptors to configure in queue.
829 : : * @param socket
830 : : * NUMA socket on which memory must be allocated.
831 : : * @param[in] conf
832 : : * Thresholds parameters.
833 : : * @param mp
834 : : * Memory pool for buffer allocations.
835 : : *
836 : : * @return
837 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
838 : : */
839 : : int
840 : 0 : mlx5_rx_queue_setup(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
841 : : unsigned int socket, const struct rte_eth_rxconf *conf,
842 : : struct rte_mempool *mp)
843 : : {
844 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
845 : : struct mlx5_rxq_priv *rxq;
846 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = NULL;
847 : 0 : struct rte_eth_rxseg_split *rx_seg =
848 : : (struct rte_eth_rxseg_split *)conf->rx_seg;
849 : 0 : struct rte_eth_rxseg_split rx_single = {.mp = mp};
850 : 0 : uint16_t n_seg = conf->rx_nseg;
851 : : int res;
852 : 0 : uint64_t offloads = conf->offloads |
853 : 0 : dev->data->dev_conf.rxmode.offloads;
854 : : bool is_extmem = false;
855 : :
856 [ # # ]: 0 : if ((offloads & RTE_ETH_RX_OFFLOAD_TCP_LRO) &&
857 [ # # ]: 0 : !priv->sh->config.lro_allowed) {
858 : 0 : DRV_LOG(ERR,
859 : : "Port %u queue %u LRO is configured but not allowed.",
860 : : dev->data->port_id, idx);
861 : 0 : rte_errno = EINVAL;
862 : 0 : return -rte_errno;
863 : : }
864 [ # # ]: 0 : if (mp) {
865 : : /*
866 : : * The parameters should be checked on rte_eth_dev layer.
867 : : * If mp is specified it means the compatible configuration
868 : : * without buffer split feature tuning.
869 : : */
870 : : rx_seg = &rx_single;
871 : : n_seg = 1;
872 : 0 : is_extmem = rte_pktmbuf_priv_flags(mp) &
873 : : RTE_PKTMBUF_POOL_F_PINNED_EXT_BUF;
874 : : }
875 [ # # ]: 0 : if (n_seg > 1) {
876 : : /* The offloads should be checked on rte_eth_dev layer. */
877 : : MLX5_ASSERT(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
878 [ # # ]: 0 : if (!(offloads & RTE_ETH_RX_OFFLOAD_BUFFER_SPLIT)) {
879 : 0 : DRV_LOG(ERR, "port %u queue index %u split "
880 : : "offload not configured",
881 : : dev->data->port_id, idx);
882 : 0 : rte_errno = ENOSPC;
883 : 0 : return -rte_errno;
884 : : }
885 : : MLX5_ASSERT(n_seg < MLX5_MAX_RXQ_NSEG);
886 : : }
887 [ # # ]: 0 : if (conf->share_group > 0) {
888 [ # # ]: 0 : if (!priv->sh->cdev->config.hca_attr.mem_rq_rmp) {
889 : 0 : DRV_LOG(ERR, "port %u queue index %u shared Rx queue not supported by fw",
890 : : dev->data->port_id, idx);
891 : 0 : rte_errno = EINVAL;
892 : 0 : return -rte_errno;
893 : : }
894 [ # # ]: 0 : if (priv->obj_ops.rxq_obj_new != devx_obj_ops.rxq_obj_new) {
895 : 0 : DRV_LOG(ERR, "port %u queue index %u shared Rx queue needs DevX api",
896 : : dev->data->port_id, idx);
897 : 0 : rte_errno = EINVAL;
898 : 0 : return -rte_errno;
899 : : }
900 [ # # ]: 0 : if (conf->share_qid >= priv->rxqs_n) {
901 : 0 : DRV_LOG(ERR, "port %u shared Rx queue index %u > number of Rx queues %u",
902 : : dev->data->port_id, conf->share_qid,
903 : : priv->rxqs_n);
904 : 0 : rte_errno = EINVAL;
905 : 0 : return -rte_errno;
906 : : }
907 [ # # ]: 0 : if (priv->config.mprq.enabled) {
908 : 0 : DRV_LOG(ERR, "port %u shared Rx queue index %u: not supported when MPRQ enabled",
909 : : dev->data->port_id, conf->share_qid);
910 : 0 : rte_errno = EINVAL;
911 : 0 : return -rte_errno;
912 : : }
913 : : /* Try to reuse shared RXQ. */
914 : 0 : rxq_ctrl = mlx5_shared_rxq_get(dev, conf->share_group,
915 : : conf->share_qid);
916 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, &rxq_ctrl);
917 [ # # ]: 0 : if (res)
918 : : return res;
919 [ # # # # ]: 0 : if (rxq_ctrl != NULL &&
920 : 0 : !mlx5_shared_rxq_match(rxq_ctrl, dev, idx, desc, socket,
921 : : conf, mp)) {
922 : 0 : rte_errno = EINVAL;
923 : 0 : return -rte_errno;
924 : : }
925 : : } else {
926 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, &rxq_ctrl);
927 [ # # ]: 0 : if (res)
928 : : return res;
929 : : }
930 : : /* Allocate RXQ. */
931 : 0 : rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
932 : : SOCKET_ID_ANY);
933 [ # # ]: 0 : if (!rxq) {
934 : 0 : DRV_LOG(ERR, "port %u unable to allocate rx queue index %u private data",
935 : : dev->data->port_id, idx);
936 : 0 : rte_errno = ENOMEM;
937 : 0 : return -rte_errno;
938 : : }
939 [ # # ]: 0 : if (rxq_ctrl == NULL) {
940 : 0 : rxq_ctrl = mlx5_rxq_new(dev, idx, desc, socket, conf, rx_seg,
941 : : n_seg, is_extmem);
942 [ # # ]: 0 : if (rxq_ctrl == NULL) {
943 : 0 : DRV_LOG(ERR, "port %u unable to allocate rx queue index %u",
944 : : dev->data->port_id, idx);
945 : 0 : mlx5_free(rxq);
946 : 0 : rte_errno = ENOMEM;
947 : 0 : return -rte_errno;
948 : : }
949 : : }
950 : 0 : rxq->priv = priv;
951 : 0 : rxq->idx = idx;
952 : 0 : (*priv->rxq_privs)[idx] = rxq;
953 : : /* Join owner list. */
954 [ # # ]: 0 : LIST_INSERT_HEAD(&rxq_ctrl->owners, rxq, owner_entry);
955 : 0 : rxq->ctrl = rxq_ctrl;
956 : 0 : rte_atomic_fetch_add_explicit(&rxq_ctrl->ctrl_ref, 1, rte_memory_order_relaxed);
957 : 0 : mlx5_rxq_ref(dev, idx);
958 : 0 : DRV_LOG(DEBUG, "port %u adding Rx queue %u to list",
959 : : dev->data->port_id, idx);
960 : 0 : dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
961 : 0 : return 0;
962 : : }
963 : :
964 : : /**
965 : : *
966 : : * @param dev
967 : : * Pointer to Ethernet device structure.
968 : : * @param idx
969 : : * RX queue index.
970 : : * @param desc
971 : : * Number of descriptors to configure in queue.
972 : : * @param hairpin_conf
973 : : * Hairpin configuration parameters.
974 : : *
975 : : * @return
976 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
977 : : */
978 : : int
979 : 0 : mlx5_rx_hairpin_queue_setup(struct rte_eth_dev *dev, uint16_t idx,
980 : : uint16_t desc,
981 : : const struct rte_eth_hairpin_conf *hairpin_conf)
982 : : {
983 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
984 : : struct mlx5_rxq_priv *rxq;
985 : : struct mlx5_rxq_ctrl *rxq_ctrl;
986 : : int res;
987 : :
988 : 0 : res = mlx5_rx_queue_pre_setup(dev, idx, &desc, NULL);
989 [ # # ]: 0 : if (res)
990 : : return res;
991 [ # # ]: 0 : if (hairpin_conf->peer_count != 1) {
992 : 0 : rte_errno = EINVAL;
993 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue index %u"
994 : : " peer count is %u", dev->data->port_id,
995 : : idx, hairpin_conf->peer_count);
996 : 0 : return -rte_errno;
997 : : }
998 [ # # ]: 0 : if (hairpin_conf->peers[0].port == dev->data->port_id) {
999 [ # # ]: 0 : if (hairpin_conf->peers[0].queue >= priv->txqs_n) {
1000 : 0 : rte_errno = EINVAL;
1001 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
1002 : : " index %u, Tx %u is larger than %u",
1003 : : dev->data->port_id, idx,
1004 : : hairpin_conf->peers[0].queue, priv->txqs_n);
1005 : 0 : return -rte_errno;
1006 : : }
1007 : : } else {
1008 [ # # ]: 0 : if (hairpin_conf->manual_bind == 0 ||
1009 : : hairpin_conf->tx_explicit == 0) {
1010 : 0 : rte_errno = EINVAL;
1011 : 0 : DRV_LOG(ERR, "port %u unable to setup Rx hairpin queue"
1012 : : " index %u peer port %u with attributes %u %u",
1013 : : dev->data->port_id, idx,
1014 : : hairpin_conf->peers[0].port,
1015 : : hairpin_conf->manual_bind,
1016 : : hairpin_conf->tx_explicit);
1017 : 0 : return -rte_errno;
1018 : : }
1019 : : }
1020 : 0 : rxq = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*rxq), 0,
1021 : : SOCKET_ID_ANY);
1022 [ # # ]: 0 : if (!rxq) {
1023 : 0 : DRV_LOG(ERR, "port %u unable to allocate hairpin rx queue index %u private data",
1024 : : dev->data->port_id, idx);
1025 : 0 : rte_errno = ENOMEM;
1026 : 0 : return -rte_errno;
1027 : : }
1028 : 0 : rxq->priv = priv;
1029 : 0 : rxq->idx = idx;
1030 : 0 : (*priv->rxq_privs)[idx] = rxq;
1031 : 0 : rxq_ctrl = mlx5_rxq_hairpin_new(dev, rxq, desc, hairpin_conf);
1032 [ # # ]: 0 : if (!rxq_ctrl) {
1033 : 0 : DRV_LOG(ERR, "port %u unable to allocate hairpin queue index %u",
1034 : : dev->data->port_id, idx);
1035 : 0 : mlx5_free(rxq);
1036 : 0 : (*priv->rxq_privs)[idx] = NULL;
1037 : 0 : rte_errno = ENOMEM;
1038 : 0 : return -rte_errno;
1039 : : }
1040 : 0 : rte_atomic_fetch_add_explicit(&rxq_ctrl->ctrl_ref, 1, rte_memory_order_relaxed);
1041 : 0 : DRV_LOG(DEBUG, "port %u adding hairpin Rx queue %u to list",
1042 : : dev->data->port_id, idx);
1043 : 0 : dev->data->rx_queues[idx] = &rxq_ctrl->rxq;
1044 : 0 : return 0;
1045 : : }
1046 : :
1047 : : /**
1048 : : * DPDK callback to release a RX queue.
1049 : : *
1050 : : * @param dev
1051 : : * Pointer to Ethernet device structure.
1052 : : * @param qid
1053 : : * Receive queue index.
1054 : : */
1055 : : void
1056 : 0 : mlx5_rx_queue_release(struct rte_eth_dev *dev, uint16_t qid)
1057 : : {
1058 : 0 : struct mlx5_rxq_data *rxq = dev->data->rx_queues[qid];
1059 : :
1060 [ # # ]: 0 : if (rxq == NULL)
1061 : : return;
1062 [ # # ]: 0 : if (!mlx5_rxq_releasable(dev, qid))
1063 : 0 : rte_panic("port %u Rx queue %u is still used by a flow and"
1064 : : " cannot be removed\n", dev->data->port_id, qid);
1065 : 0 : mlx5_rxq_release(dev, qid);
1066 : : }
1067 : :
1068 : : /**
1069 : : * Allocate queue vector and fill epoll fd list for Rx interrupts.
1070 : : *
1071 : : * @param dev
1072 : : * Pointer to Ethernet device.
1073 : : *
1074 : : * @return
1075 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1076 : : */
1077 : : int
1078 : 0 : mlx5_rx_intr_vec_enable(struct rte_eth_dev *dev)
1079 : : {
1080 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1081 : : unsigned int i;
1082 : 0 : unsigned int rxqs_n = priv->rxqs_n;
1083 : 0 : unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1084 : : unsigned int count = 0;
1085 : 0 : struct rte_intr_handle *intr_handle = dev->intr_handle;
1086 : :
1087 [ # # ]: 0 : if (!dev->data->dev_conf.intr_conf.rxq)
1088 : : return 0;
1089 : 0 : mlx5_rx_intr_vec_disable(dev);
1090 [ # # ]: 0 : if (rte_intr_vec_list_alloc(intr_handle, NULL, n)) {
1091 : 0 : DRV_LOG(ERR,
1092 : : "port %u failed to allocate memory for interrupt"
1093 : : " vector, Rx interrupts will not be supported",
1094 : : dev->data->port_id);
1095 : 0 : rte_errno = ENOMEM;
1096 : 0 : return -rte_errno;
1097 : : }
1098 : :
1099 [ # # ]: 0 : if (rte_intr_type_set(intr_handle, RTE_INTR_HANDLE_EXT))
1100 : 0 : return -rte_errno;
1101 : :
1102 [ # # ]: 0 : for (i = 0; i != n; ++i) {
1103 : : /* This rxq obj must not be released in this function. */
1104 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, i);
1105 [ # # ]: 0 : struct mlx5_rxq_obj *rxq_obj = rxq ? rxq->ctrl->obj : NULL;
1106 : : int rc;
1107 : :
1108 : : /* Skip queues that cannot request interrupts. */
1109 [ # # # # ]: 0 : if (!rxq_obj || (!rxq_obj->ibv_channel &&
1110 [ # # ]: 0 : !rxq_obj->devx_channel)) {
1111 : : /* Use invalid intr_vec[] index to disable entry. */
1112 [ # # ]: 0 : if (rte_intr_vec_list_index_set(intr_handle, i,
1113 : : RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID))
1114 : 0 : return -rte_errno;
1115 : 0 : continue;
1116 : : }
1117 : 0 : mlx5_rxq_ref(dev, i);
1118 [ # # ]: 0 : if (count >= RTE_MAX_RXTX_INTR_VEC_ID) {
1119 : 0 : DRV_LOG(ERR,
1120 : : "port %u too many Rx queues for interrupt"
1121 : : " vector size (%d), Rx interrupts cannot be"
1122 : : " enabled",
1123 : : dev->data->port_id, RTE_MAX_RXTX_INTR_VEC_ID);
1124 : 0 : mlx5_rx_intr_vec_disable(dev);
1125 : 0 : rte_errno = ENOMEM;
1126 : 0 : return -rte_errno;
1127 : : }
1128 : 0 : rc = mlx5_os_set_nonblock_channel_fd(rxq_obj->fd);
1129 [ # # ]: 0 : if (rc < 0) {
1130 : 0 : rte_errno = errno;
1131 : 0 : DRV_LOG(ERR,
1132 : : "port %u failed to make Rx interrupt file"
1133 : : " descriptor %d non-blocking for queue index"
1134 : : " %d",
1135 : : dev->data->port_id, rxq_obj->fd, i);
1136 : 0 : mlx5_rx_intr_vec_disable(dev);
1137 : 0 : return -rte_errno;
1138 : : }
1139 : :
1140 [ # # ]: 0 : if (rte_intr_vec_list_index_set(intr_handle, i,
1141 : 0 : RTE_INTR_VEC_RXTX_OFFSET + count))
1142 : 0 : return -rte_errno;
1143 [ # # ]: 0 : if (rte_intr_efds_index_set(intr_handle, count,
1144 : : rxq_obj->fd))
1145 : 0 : return -rte_errno;
1146 : : count++;
1147 : : }
1148 [ # # ]: 0 : if (!count)
1149 : 0 : mlx5_rx_intr_vec_disable(dev);
1150 [ # # ]: 0 : else if (rte_intr_nb_efd_set(intr_handle, count))
1151 : 0 : return -rte_errno;
1152 : : return 0;
1153 : : }
1154 : :
1155 : : /**
1156 : : * Clean up Rx interrupts handler.
1157 : : *
1158 : : * @param dev
1159 : : * Pointer to Ethernet device.
1160 : : */
1161 : : void
1162 : 0 : mlx5_rx_intr_vec_disable(struct rte_eth_dev *dev)
1163 : : {
1164 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1165 : 0 : struct rte_intr_handle *intr_handle = dev->intr_handle;
1166 : : unsigned int i;
1167 : 0 : unsigned int rxqs_n = priv->rxqs_n;
1168 : 0 : unsigned int n = RTE_MIN(rxqs_n, (uint32_t)RTE_MAX_RXTX_INTR_VEC_ID);
1169 : :
1170 [ # # ]: 0 : if (!dev->data->dev_conf.intr_conf.rxq)
1171 : : return;
1172 [ # # ]: 0 : if (rte_intr_vec_list_index_get(intr_handle, 0) < 0)
1173 : 0 : goto free;
1174 [ # # ]: 0 : for (i = 0; i != n; ++i) {
1175 [ # # ]: 0 : if (rte_intr_vec_list_index_get(intr_handle, i) ==
1176 : : RTE_INTR_VEC_RXTX_OFFSET + RTE_MAX_RXTX_INTR_VEC_ID)
1177 : 0 : continue;
1178 : : /**
1179 : : * Need to access directly the queue to release the reference
1180 : : * kept in mlx5_rx_intr_vec_enable().
1181 : : */
1182 : 0 : mlx5_rxq_deref(dev, i);
1183 : : }
1184 : 0 : free:
1185 : 0 : rte_intr_free_epoll_fd(intr_handle);
1186 : :
1187 : 0 : rte_intr_vec_list_free(intr_handle);
1188 : :
1189 : 0 : rte_intr_nb_efd_set(intr_handle, 0);
1190 : : }
1191 : :
1192 : : /**
1193 : : * MLX5 CQ notification .
1194 : : *
1195 : : * @param rxq
1196 : : * Pointer to receive queue structure.
1197 : : * @param sq_n_rxq
1198 : : * Sequence number per receive queue .
1199 : : */
1200 : : static inline void
1201 : 0 : mlx5_arm_cq(struct mlx5_rxq_data *rxq, int sq_n_rxq)
1202 : : {
1203 : : int sq_n = 0;
1204 : : uint32_t doorbell_hi;
1205 : : uint64_t doorbell;
1206 : :
1207 : : sq_n = sq_n_rxq & MLX5_CQ_SQN_MASK;
1208 : 0 : doorbell_hi = sq_n << MLX5_CQ_SQN_OFFSET | (rxq->cq_ci & MLX5_CI_MASK);
1209 : 0 : doorbell = (uint64_t)doorbell_hi << 32;
1210 : 0 : doorbell |= rxq->cqn;
1211 : 0 : mlx5_doorbell_ring(&rxq->uar_data, rte_cpu_to_be_64(doorbell),
1212 [ # # ]: 0 : doorbell_hi, &rxq->cq_db[MLX5_CQ_ARM_DB], 0);
1213 : 0 : }
1214 : :
1215 : : /**
1216 : : * DPDK callback for Rx queue interrupt enable.
1217 : : *
1218 : : * @param dev
1219 : : * Pointer to Ethernet device structure.
1220 : : * @param rx_queue_id
1221 : : * Rx queue number.
1222 : : *
1223 : : * @return
1224 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1225 : : */
1226 : : int
1227 : 0 : mlx5_rx_intr_enable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1228 : : {
1229 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1230 [ # # ]: 0 : if (!rxq)
1231 : 0 : goto error;
1232 [ # # ]: 0 : if (rxq->ctrl->irq) {
1233 [ # # ]: 0 : if (!rxq->ctrl->obj)
1234 : 0 : goto error;
1235 : 0 : mlx5_arm_cq(&rxq->ctrl->rxq, rxq->ctrl->rxq.cq_arm_sn);
1236 : : }
1237 : : return 0;
1238 : 0 : error:
1239 : 0 : rte_errno = EINVAL;
1240 : 0 : return -rte_errno;
1241 : : }
1242 : :
1243 : : /**
1244 : : * DPDK callback for Rx queue interrupt disable.
1245 : : *
1246 : : * @param dev
1247 : : * Pointer to Ethernet device structure.
1248 : : * @param rx_queue_id
1249 : : * Rx queue number.
1250 : : *
1251 : : * @return
1252 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
1253 : : */
1254 : : int
1255 : 0 : mlx5_rx_intr_disable(struct rte_eth_dev *dev, uint16_t rx_queue_id)
1256 : : {
1257 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1258 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, rx_queue_id);
1259 : : int ret = 0;
1260 : :
1261 [ # # ]: 0 : if (!rxq) {
1262 : 0 : rte_errno = EINVAL;
1263 : 0 : return -rte_errno;
1264 : : }
1265 [ # # ]: 0 : if (!rxq->ctrl->obj)
1266 : 0 : goto error;
1267 [ # # ]: 0 : if (rxq->ctrl->irq) {
1268 : 0 : ret = priv->obj_ops.rxq_event_get(rxq->ctrl->obj);
1269 [ # # ]: 0 : if (ret < 0)
1270 : 0 : goto error;
1271 : 0 : rxq->ctrl->rxq.cq_arm_sn++;
1272 : : }
1273 : : return 0;
1274 : : error:
1275 : : /**
1276 : : * The ret variable may be EAGAIN which means the get_event function was
1277 : : * called before receiving one.
1278 : : */
1279 : : if (ret < 0)
1280 : 0 : rte_errno = errno;
1281 : : else
1282 : 0 : rte_errno = EINVAL;
1283 [ # # ]: 0 : if (rte_errno != EAGAIN)
1284 : 0 : DRV_LOG(WARNING, "port %u unable to disable interrupt on Rx queue %d",
1285 : : dev->data->port_id, rx_queue_id);
1286 : 0 : return -rte_errno;
1287 : : }
1288 : :
1289 : : /**
1290 : : * Verify the Rx queue objects list is empty
1291 : : *
1292 : : * @param dev
1293 : : * Pointer to Ethernet device.
1294 : : *
1295 : : * @return
1296 : : * The number of objects not released.
1297 : : */
1298 : : int
1299 : 0 : mlx5_rxq_obj_verify(struct rte_eth_dev *dev)
1300 : : {
1301 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1302 : : int ret = 0;
1303 : : struct mlx5_rxq_obj *rxq_obj;
1304 : :
1305 [ # # ]: 0 : LIST_FOREACH(rxq_obj, &priv->rxqsobj, next) {
1306 [ # # ]: 0 : if (rxq_obj->rxq_ctrl == NULL)
1307 : 0 : continue;
1308 [ # # ]: 0 : if (rxq_obj->rxq_ctrl->rxq.shared &&
1309 [ # # ]: 0 : !LIST_EMPTY(&rxq_obj->rxq_ctrl->owners))
1310 : 0 : continue;
1311 : 0 : DRV_LOG(DEBUG, "port %u Rx queue %u still referenced",
1312 : : dev->data->port_id, rxq_obj->rxq_ctrl->rxq.idx);
1313 : 0 : ++ret;
1314 : : }
1315 : 0 : return ret;
1316 : : }
1317 : :
1318 : : /**
1319 : : * Destroy all queue counters.
1320 : : *
1321 : : * @param dev
1322 : : * Pointer to Ethernet device.
1323 : : */
1324 : : void
1325 : 0 : mlx5_q_counters_destroy(struct rte_eth_dev *dev)
1326 : : {
1327 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1328 : : unsigned int i;
1329 : :
1330 : : /* Destroy port q counter */
1331 [ # # ]: 0 : if (priv->q_counters) {
1332 : 0 : mlx5_devx_cmd_destroy(priv->q_counters);
1333 : 0 : priv->q_counters = NULL;
1334 : : }
1335 : :
1336 : : /* Destroy port global hairpin q counter */
1337 [ # # ]: 0 : if (priv->q_counter_hairpin) {
1338 : 0 : mlx5_devx_cmd_destroy(priv->q_counter_hairpin);
1339 : 0 : priv->q_counter_hairpin = NULL;
1340 : : }
1341 : :
1342 : : /* Destroy per hairpin queue counter */
1343 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1344 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, i);
1345 : :
1346 [ # # # # ]: 0 : if (rxq == NULL || rxq->q_counter == NULL)
1347 : 0 : continue;
1348 : :
1349 : 0 : mlx5_devx_cmd_destroy(rxq->q_counter);
1350 : 0 : rxq->q_counter = NULL;
1351 : : }
1352 : 0 : }
1353 : :
1354 : : /**
1355 : : * Callback function to initialize mbufs for Multi-Packet RQ.
1356 : : */
1357 : : static inline void
1358 : 0 : mlx5_mprq_buf_init(struct rte_mempool *mp, void *opaque_arg,
1359 : : void *_m, unsigned int i __rte_unused)
1360 : : {
1361 : : struct mlx5_mprq_buf *buf = _m;
1362 : : struct rte_mbuf_ext_shared_info *shinfo;
1363 : 0 : unsigned int strd_n = (unsigned int)(uintptr_t)opaque_arg;
1364 : : unsigned int j;
1365 : :
1366 : : memset(_m, 0, sizeof(*buf));
1367 : 0 : buf->mp = mp;
1368 : 0 : rte_atomic_store_explicit(&buf->refcnt, 1, rte_memory_order_relaxed);
1369 [ # # ]: 0 : for (j = 0; j != strd_n; ++j) {
1370 : : shinfo = &buf->shinfos[j];
1371 : 0 : shinfo->free_cb = mlx5_mprq_buf_free_cb;
1372 : 0 : shinfo->fcb_opaque = buf;
1373 : : }
1374 : 0 : }
1375 : :
1376 : : /**
1377 : : * Free mempool of Multi-Packet RQ.
1378 : : *
1379 : : * @param dev
1380 : : * Pointer to Ethernet device.
1381 : : *
1382 : : * @return
1383 : : * 0 on success, negative errno value on failure.
1384 : : */
1385 : : int
1386 : 0 : mlx5_mprq_free_mp(struct rte_eth_dev *dev)
1387 : : {
1388 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1389 : 0 : struct rte_mempool *mp = priv->mprq_mp;
1390 : : unsigned int i;
1391 : :
1392 [ # # ]: 0 : if (mp == NULL)
1393 : : return 0;
1394 : 0 : DRV_LOG(DEBUG, "port %u freeing mempool (%s) for Multi-Packet RQ",
1395 : : dev->data->port_id, mp->name);
1396 : : /*
1397 : : * If a buffer in the pool has been externally attached to a mbuf and it
1398 : : * is still in use by application, destroying the Rx queue can spoil
1399 : : * the packet. It is unlikely to happen but if application dynamically
1400 : : * creates and destroys with holding Rx packets, this can happen.
1401 : : *
1402 : : * TODO: It is unavoidable for now because the mempool for Multi-Packet
1403 : : * RQ isn't provided by application but managed by PMD.
1404 : : */
1405 [ # # ]: 0 : if (!rte_mempool_full(mp)) {
1406 : 0 : DRV_LOG(ERR,
1407 : : "port %u mempool for Multi-Packet RQ is still in use",
1408 : : dev->data->port_id);
1409 : 0 : rte_errno = EBUSY;
1410 : 0 : return -rte_errno;
1411 : : }
1412 : 0 : rte_mempool_free(mp);
1413 : : /* Unset mempool for each Rx queue. */
1414 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1415 : 0 : struct mlx5_rxq_data *rxq = mlx5_rxq_data_get(dev, i);
1416 : :
1417 [ # # ]: 0 : if (rxq == NULL)
1418 : 0 : continue;
1419 : 0 : rxq->mprq_mp = NULL;
1420 : : }
1421 : 0 : priv->mprq_mp = NULL;
1422 : 0 : return 0;
1423 : : }
1424 : :
1425 : : /**
1426 : : * Allocate a mempool for Multi-Packet RQ. All configured Rx queues share the
1427 : : * mempool. If already allocated, reuse it if there're enough elements.
1428 : : * Otherwise, resize it.
1429 : : *
1430 : : * @param dev
1431 : : * Pointer to Ethernet device.
1432 : : *
1433 : : * @return
1434 : : * 0 on success, negative errno value on failure.
1435 : : */
1436 : : int
1437 : 0 : mlx5_mprq_alloc_mp(struct rte_eth_dev *dev)
1438 : : {
1439 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1440 [ # # ]: 0 : struct rte_mempool *mp = priv->mprq_mp;
1441 : : char name[RTE_MEMPOOL_NAMESIZE];
1442 : : unsigned int desc = 0;
1443 : : unsigned int buf_len;
1444 : : unsigned int obj_num;
1445 : : unsigned int obj_size;
1446 : : unsigned int log_strd_num = 0;
1447 : : unsigned int log_strd_sz = 0;
1448 : : unsigned int i;
1449 : : unsigned int n_ibv = 0;
1450 : : int ret;
1451 : :
1452 [ # # ]: 0 : if (!mlx5_mprq_enabled(dev))
1453 : 0 : return 0;
1454 : : /* Count the total number of descriptors configured. */
1455 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1456 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1457 : : struct mlx5_rxq_data *rxq;
1458 : :
1459 [ # # # # ]: 0 : if (rxq_ctrl == NULL || rxq_ctrl->is_hairpin)
1460 : 0 : continue;
1461 : : rxq = &rxq_ctrl->rxq;
1462 : 0 : n_ibv++;
1463 : 0 : desc += 1 << rxq->elts_n;
1464 : : /* Get the max number of strides. */
1465 : 0 : if (log_strd_num < rxq->log_strd_num)
1466 : : log_strd_num = rxq->log_strd_num;
1467 : : /* Get the max size of a stride. */
1468 : 0 : if (log_strd_sz < rxq->log_strd_sz)
1469 : : log_strd_sz = rxq->log_strd_sz;
1470 : : }
1471 : : MLX5_ASSERT(log_strd_num && log_strd_sz);
1472 : 0 : buf_len = RTE_BIT32(log_strd_num) * RTE_BIT32(log_strd_sz);
1473 : 0 : obj_size = sizeof(struct mlx5_mprq_buf) + buf_len +
1474 : 0 : RTE_BIT32(log_strd_num) *
1475 : : sizeof(struct rte_mbuf_ext_shared_info) +
1476 : : RTE_PKTMBUF_HEADROOM;
1477 : : /*
1478 : : * Received packets can be either memcpy'd or externally referenced. In
1479 : : * case that the packet is attached to an mbuf as an external buffer, as
1480 : : * it isn't possible to predict how the buffers will be queued by
1481 : : * application, there's no option to exactly pre-allocate needed buffers
1482 : : * in advance but to speculatively prepares enough buffers.
1483 : : *
1484 : : * In the data path, if this Mempool is depleted, PMD will try to memcpy
1485 : : * received packets to buffers provided by application (rxq->mp) until
1486 : : * this Mempool gets available again.
1487 : : */
1488 : 0 : desc *= 4;
1489 : 0 : obj_num = desc + MLX5_MPRQ_MP_CACHE_SZ * n_ibv;
1490 : : /*
1491 : : * rte_mempool_create_empty() has sanity check to refuse large cache
1492 : : * size compared to the number of elements.
1493 : : * CALC_CACHE_FLUSHTHRESH() is defined in a C file, so using a
1494 : : * constant number 2 instead.
1495 : : */
1496 : 0 : obj_num = RTE_MAX(obj_num, MLX5_MPRQ_MP_CACHE_SZ * 2);
1497 : : /* Check a mempool is already allocated and if it can be resued. */
1498 [ # # # # : 0 : if (mp != NULL && mp->elt_size >= obj_size && mp->size >= obj_num) {
# # ]
1499 : 0 : DRV_LOG(DEBUG, "port %u mempool %s is being reused",
1500 : : dev->data->port_id, mp->name);
1501 : : /* Reuse. */
1502 : 0 : goto exit;
1503 [ # # ]: 0 : } else if (mp != NULL) {
1504 : 0 : DRV_LOG(DEBUG, "port %u mempool %s should be resized, freeing it",
1505 : : dev->data->port_id, mp->name);
1506 : : /*
1507 : : * If failed to free, which means it may be still in use, no way
1508 : : * but to keep using the existing one. On buffer underrun,
1509 : : * packets will be memcpy'd instead of external buffer
1510 : : * attachment.
1511 : : */
1512 [ # # ]: 0 : if (mlx5_mprq_free_mp(dev)) {
1513 [ # # ]: 0 : if (mp->elt_size >= obj_size)
1514 : 0 : goto exit;
1515 : : else
1516 : 0 : return -rte_errno;
1517 : : }
1518 : : }
1519 : 0 : snprintf(name, sizeof(name), "port-%u-mprq", dev->data->port_id);
1520 : 0 : mp = rte_mempool_create(name, obj_num, obj_size, MLX5_MPRQ_MP_CACHE_SZ,
1521 : : 0, NULL, NULL, mlx5_mprq_buf_init,
1522 : 0 : (void *)((uintptr_t)1 << log_strd_num),
1523 : 0 : dev->device->numa_node, 0);
1524 [ # # ]: 0 : if (mp == NULL) {
1525 : 0 : DRV_LOG(ERR,
1526 : : "port %u failed to allocate a mempool for"
1527 : : " Multi-Packet RQ, count=%u, size=%u",
1528 : : dev->data->port_id, obj_num, obj_size);
1529 : 0 : rte_errno = ENOMEM;
1530 : 0 : return -rte_errno;
1531 : : }
1532 : 0 : ret = mlx5_mr_mempool_register(priv->sh->cdev, mp, false);
1533 [ # # # # ]: 0 : if (ret < 0 && rte_errno != EEXIST) {
1534 : : ret = rte_errno;
1535 : 0 : DRV_LOG(ERR, "port %u failed to register a mempool for Multi-Packet RQ",
1536 : : dev->data->port_id);
1537 : 0 : rte_mempool_free(mp);
1538 : 0 : rte_errno = ret;
1539 : 0 : return -rte_errno;
1540 : : }
1541 : 0 : priv->mprq_mp = mp;
1542 : 0 : exit:
1543 : : /* Set mempool for each Rx queue. */
1544 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
1545 : 0 : struct mlx5_rxq_ctrl *rxq_ctrl = mlx5_rxq_ctrl_get(dev, i);
1546 : :
1547 [ # # # # ]: 0 : if (rxq_ctrl == NULL || rxq_ctrl->is_hairpin)
1548 : 0 : continue;
1549 : 0 : rxq_ctrl->rxq.mprq_mp = mp;
1550 : : }
1551 : 0 : DRV_LOG(INFO, "port %u Multi-Packet RQ is configured",
1552 : : dev->data->port_id);
1553 : 0 : return 0;
1554 : : }
1555 : :
1556 : : #define MLX5_MAX_TCP_HDR_OFFSET ((unsigned int)(sizeof(struct rte_ether_hdr) + \
1557 : : sizeof(struct rte_vlan_hdr) * 2 + \
1558 : : sizeof(struct rte_ipv6_hdr)))
1559 : : #define MAX_TCP_OPTION_SIZE 40u
1560 : : #define MLX5_MAX_LRO_HEADER_FIX ((unsigned int)(MLX5_MAX_TCP_HDR_OFFSET + \
1561 : : sizeof(struct rte_tcp_hdr) + \
1562 : : MAX_TCP_OPTION_SIZE))
1563 : :
1564 : : /**
1565 : : * Adjust the maximum LRO massage size.
1566 : : *
1567 : : * @param dev
1568 : : * Pointer to Ethernet device.
1569 : : * @param idx
1570 : : * RX queue index.
1571 : : * @param max_lro_size
1572 : : * The maximum size for LRO packet.
1573 : : */
1574 : : static void
1575 : 0 : mlx5_max_lro_msg_size_adjust(struct rte_eth_dev *dev, uint16_t idx,
1576 : : uint32_t max_lro_size)
1577 : : {
1578 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1579 : :
1580 [ # # ]: 0 : if (priv->sh->cdev->config.hca_attr.lro_max_msg_sz_mode ==
1581 [ # # ]: 0 : MLX5_LRO_MAX_MSG_SIZE_START_FROM_L4 && max_lro_size >
1582 : : MLX5_MAX_TCP_HDR_OFFSET)
1583 : 0 : max_lro_size -= MLX5_MAX_TCP_HDR_OFFSET;
1584 : 0 : max_lro_size = RTE_MIN(max_lro_size, MLX5_MAX_LRO_SIZE);
1585 [ # # ]: 0 : if (priv->max_lro_msg_size)
1586 : 0 : priv->max_lro_msg_size =
1587 : 0 : RTE_MIN((uint32_t)priv->max_lro_msg_size, max_lro_size);
1588 : : else
1589 : 0 : priv->max_lro_msg_size = max_lro_size;
1590 : 0 : DRV_LOG(DEBUG,
1591 : : "port %u Rx Queue %u max LRO message size adjusted to %u bytes",
1592 : : dev->data->port_id, idx, priv->max_lro_msg_size);
1593 : 0 : }
1594 : :
1595 : : /**
1596 : : * Prepare both size and number of stride for Multi-Packet RQ.
1597 : : *
1598 : : * @param dev
1599 : : * Pointer to Ethernet device.
1600 : : * @param idx
1601 : : * RX queue index.
1602 : : * @param desc
1603 : : * Number of descriptors to configure in queue.
1604 : : * @param rx_seg_en
1605 : : * Indicator if Rx segment enables, if so Multi-Packet RQ doesn't enable.
1606 : : * @param min_mbuf_size
1607 : : * Non scatter min mbuf size, max_rx_pktlen plus overhead.
1608 : : * @param actual_log_stride_num
1609 : : * Log number of strides to configure for this queue.
1610 : : * @param actual_log_stride_size
1611 : : * Log stride size to configure for this queue.
1612 : : * @param is_extmem
1613 : : * Is external pinned memory pool used.
1614 : : * @return
1615 : : * 0 if Multi-Packet RQ is supported, otherwise -1.
1616 : : */
1617 : : static int
1618 : 0 : mlx5_mprq_prepare(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1619 : : bool rx_seg_en, uint32_t min_mbuf_size,
1620 : : uint32_t *actual_log_stride_num,
1621 : : uint32_t *actual_log_stride_size,
1622 : : bool is_extmem)
1623 : : {
1624 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1625 : : struct mlx5_port_config *config = &priv->config;
1626 : 0 : struct mlx5_dev_cap *dev_cap = &priv->sh->dev_cap;
1627 : 0 : uint32_t log_min_stride_num = dev_cap->mprq.log_min_stride_num;
1628 : 0 : uint32_t log_max_stride_num = dev_cap->mprq.log_max_stride_num;
1629 : : uint32_t log_def_stride_num =
1630 : 0 : RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_NUM,
1631 : : log_min_stride_num),
1632 : : log_max_stride_num);
1633 : 0 : uint32_t log_min_stride_size = dev_cap->mprq.log_min_stride_size;
1634 : 0 : uint32_t log_max_stride_size = dev_cap->mprq.log_max_stride_size;
1635 : : uint32_t log_def_stride_size =
1636 [ # # ]: 0 : RTE_MIN(RTE_MAX(MLX5_MPRQ_DEFAULT_LOG_STRIDE_SIZE,
1637 : : log_min_stride_size),
1638 : : log_max_stride_size);
1639 : : uint32_t log_stride_wqe_size;
1640 : :
1641 [ # # ]: 0 : if (mlx5_check_mprq_support(dev) != 1 || rx_seg_en || is_extmem)
1642 : 0 : goto unsupport;
1643 : : /* Checks if chosen number of strides is in supported range. */
1644 [ # # # # ]: 0 : if (config->mprq.log_stride_num > log_max_stride_num ||
1645 : : config->mprq.log_stride_num < log_min_stride_num) {
1646 : 0 : *actual_log_stride_num = log_def_stride_num;
1647 : 0 : DRV_LOG(WARNING,
1648 : : "Port %u Rx queue %u number of strides for Multi-Packet RQ is out of range, setting default value (%u)",
1649 : : dev->data->port_id, idx, RTE_BIT32(log_def_stride_num));
1650 : : } else {
1651 : 0 : *actual_log_stride_num = config->mprq.log_stride_num;
1652 : : }
1653 : : /* Checks if chosen size of stride is in supported range. */
1654 [ # # ]: 0 : if (config->mprq.log_stride_size != (uint32_t)MLX5_ARG_UNSET) {
1655 [ # # # # ]: 0 : if (config->mprq.log_stride_size > log_max_stride_size ||
1656 : : config->mprq.log_stride_size < log_min_stride_size) {
1657 : 0 : *actual_log_stride_size = log_def_stride_size;
1658 : 0 : DRV_LOG(WARNING,
1659 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is out of range, setting default value (%u)",
1660 : : dev->data->port_id, idx,
1661 : : RTE_BIT32(log_def_stride_size));
1662 : : } else {
1663 : 0 : *actual_log_stride_size = config->mprq.log_stride_size;
1664 : : }
1665 : : } else {
1666 : : /* Make the stride fit the mbuf size by default. */
1667 [ # # ]: 0 : if (min_mbuf_size <= RTE_BIT32(log_max_stride_size)) {
1668 : 0 : DRV_LOG(WARNING,
1669 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is adjusted to match the mbuf size (%u)",
1670 : : dev->data->port_id, idx, min_mbuf_size);
1671 : 0 : *actual_log_stride_size = log2above(min_mbuf_size);
1672 : : } else {
1673 : 0 : goto unsupport;
1674 : : }
1675 : : }
1676 : : /* Make sure the stride size is greater than the headroom. */
1677 [ # # ]: 0 : if (RTE_BIT32(*actual_log_stride_size) < RTE_PKTMBUF_HEADROOM) {
1678 [ # # ]: 0 : if (RTE_BIT32(log_max_stride_size) > RTE_PKTMBUF_HEADROOM) {
1679 : 0 : DRV_LOG(WARNING,
1680 : : "Port %u Rx queue %u size of a stride for Multi-Packet RQ is adjusted to accommodate the headroom (%u)",
1681 : : dev->data->port_id, idx, RTE_PKTMBUF_HEADROOM);
1682 : 0 : *actual_log_stride_size = log2above(RTE_PKTMBUF_HEADROOM);
1683 : : } else {
1684 : 0 : goto unsupport;
1685 : : }
1686 : : }
1687 : 0 : log_stride_wqe_size = *actual_log_stride_num + *actual_log_stride_size;
1688 : : /* Check if WQE buffer size is supported by hardware. */
1689 [ # # ]: 0 : if (log_stride_wqe_size < dev_cap->mprq.log_min_stride_wqe_size) {
1690 : 0 : *actual_log_stride_num = log_def_stride_num;
1691 : 0 : *actual_log_stride_size = log_def_stride_size;
1692 : 0 : DRV_LOG(WARNING,
1693 : : "Port %u Rx queue %u size of WQE buffer for Multi-Packet RQ is too small, setting default values (stride_num_n=%u, stride_size_n=%u)",
1694 : : dev->data->port_id, idx, RTE_BIT32(log_def_stride_num),
1695 : : RTE_BIT32(log_def_stride_size));
1696 : 0 : log_stride_wqe_size = log_def_stride_num + log_def_stride_size;
1697 : : }
1698 : : MLX5_ASSERT(log_stride_wqe_size >=
1699 : : dev_cap->mprq.log_min_stride_wqe_size);
1700 [ # # ]: 0 : if (desc <= RTE_BIT32(*actual_log_stride_num))
1701 : 0 : goto unsupport;
1702 [ # # ]: 0 : if (min_mbuf_size > RTE_BIT32(log_stride_wqe_size)) {
1703 : 0 : DRV_LOG(WARNING, "Port %u Rx queue %u "
1704 : : "Multi-Packet RQ is unsupported, WQE buffer size (%u) "
1705 : : "is smaller than min mbuf size (%u)",
1706 : : dev->data->port_id, idx, RTE_BIT32(log_stride_wqe_size),
1707 : : min_mbuf_size);
1708 : 0 : goto unsupport;
1709 : : }
1710 : 0 : DRV_LOG(DEBUG, "Port %u Rx queue %u "
1711 : : "Multi-Packet RQ is enabled strd_num_n = %u, strd_sz_n = %u",
1712 : : dev->data->port_id, idx, RTE_BIT32(*actual_log_stride_num),
1713 : : RTE_BIT32(*actual_log_stride_size));
1714 : 0 : return 0;
1715 : 0 : unsupport:
1716 [ # # ]: 0 : if (config->mprq.enabled)
1717 [ # # # # : 0 : DRV_LOG(WARNING,
# # ]
1718 : : "Port %u MPRQ is requested but cannot be enabled\n"
1719 : : " (requested: pkt_sz = %u, desc_num = %u,"
1720 : : " rxq_num = %u, stride_sz = %u, stride_num = %u\n"
1721 : : " supported: min_rxqs_num = %u, min_buf_wqe_sz = %u"
1722 : : " min_stride_sz = %u, max_stride_sz = %u).\n"
1723 : : "Rx segment is %senabled. External mempool is %sused.",
1724 : : dev->data->port_id, min_mbuf_size, desc, priv->rxqs_n,
1725 : : config->mprq.log_stride_size == (uint32_t)MLX5_ARG_UNSET ?
1726 : : RTE_BIT32(MLX5_MPRQ_DEFAULT_LOG_STRIDE_SIZE) :
1727 : : RTE_BIT32(config->mprq.log_stride_size),
1728 : : RTE_BIT32(config->mprq.log_stride_num),
1729 : : config->mprq.min_rxqs_num,
1730 : : RTE_BIT32(dev_cap->mprq.log_min_stride_wqe_size),
1731 : : RTE_BIT32(dev_cap->mprq.log_min_stride_size),
1732 : : RTE_BIT32(dev_cap->mprq.log_max_stride_size),
1733 : : rx_seg_en ? "" : "not ", is_extmem ? "" : "not ");
1734 : : return -1;
1735 : : }
1736 : :
1737 : : /**
1738 : : * Create a DPDK Rx queue.
1739 : : *
1740 : : * @param dev
1741 : : * Pointer to Ethernet device.
1742 : : * @param idx
1743 : : * RX queue index.
1744 : : * @param desc
1745 : : * Number of descriptors to configure in queue.
1746 : : * @param socket
1747 : : * NUMA socket on which memory must be allocated.
1748 : : *
1749 : : * @return
1750 : : * A DPDK queue object on success, NULL otherwise and rte_errno is set.
1751 : : */
1752 : : struct mlx5_rxq_ctrl *
1753 : 0 : mlx5_rxq_new(struct rte_eth_dev *dev, uint16_t idx, uint16_t desc,
1754 : : unsigned int socket, const struct rte_eth_rxconf *conf,
1755 : : const struct rte_eth_rxseg_split *rx_seg, uint16_t n_seg,
1756 : : bool is_extmem)
1757 : : {
1758 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
1759 : : struct mlx5_rxq_ctrl *tmpl;
1760 [ # # ]: 0 : unsigned int mb_len = rte_pktmbuf_data_room_size(rx_seg[0].mp);
1761 : : struct mlx5_port_config *config = &priv->config;
1762 : 0 : uint64_t offloads = conf->offloads |
1763 : 0 : dev->data->dev_conf.rxmode.offloads;
1764 : 0 : unsigned int lro_on_queue = !!(offloads & RTE_ETH_RX_OFFLOAD_TCP_LRO);
1765 : : unsigned int max_rx_pktlen = lro_on_queue ?
1766 [ # # ]: 0 : dev->data->dev_conf.rxmode.max_lro_pkt_size :
1767 : 0 : dev->data->mtu + (unsigned int)RTE_ETHER_HDR_LEN +
1768 : : RTE_ETHER_CRC_LEN;
1769 : 0 : unsigned int non_scatter_min_mbuf_size = max_rx_pktlen +
1770 : : RTE_PKTMBUF_HEADROOM;
1771 : : unsigned int max_lro_size = 0;
1772 : 0 : unsigned int first_mb_free_size = mb_len - RTE_PKTMBUF_HEADROOM;
1773 : 0 : uint32_t mprq_log_actual_stride_num = 0;
1774 : 0 : uint32_t mprq_log_actual_stride_size = 0;
1775 [ # # # # ]: 0 : bool rx_seg_en = n_seg != 1 || rx_seg[0].offset || rx_seg[0].length;
1776 : 0 : const int mprq_en = !mlx5_mprq_prepare(dev, idx, desc, rx_seg_en,
1777 : : non_scatter_min_mbuf_size,
1778 : : &mprq_log_actual_stride_num,
1779 : : &mprq_log_actual_stride_size,
1780 : : is_extmem);
1781 : : /*
1782 : : * Always allocate extra slots, even if eventually
1783 : : * the vector Rx will not be used.
1784 : : */
1785 : 0 : uint16_t desc_n = desc + config->rx_vec_en * MLX5_VPMD_DESCS_PER_LOOP;
1786 : 0 : size_t alloc_size = sizeof(*tmpl) + desc_n * sizeof(struct rte_mbuf *);
1787 : : const struct rte_eth_rxseg_split *qs_seg = rx_seg;
1788 : : unsigned int tail_len;
1789 : :
1790 [ # # ]: 0 : if (mprq_en) {
1791 : : /* Trim the number of descs needed. */
1792 : 0 : desc >>= mprq_log_actual_stride_num;
1793 : 0 : alloc_size += desc * sizeof(struct mlx5_mprq_buf *);
1794 : : }
1795 : 0 : tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, alloc_size, 0, socket);
1796 [ # # ]: 0 : if (!tmpl) {
1797 : 0 : rte_errno = ENOMEM;
1798 : 0 : return NULL;
1799 : : }
1800 : 0 : LIST_INIT(&tmpl->owners);
1801 : : MLX5_ASSERT(n_seg && n_seg <= MLX5_MAX_RXQ_NSEG);
1802 : : /*
1803 : : * Save the original segment configuration in the shared queue
1804 : : * descriptor for the later check on the sibling queue creation.
1805 : : */
1806 : 0 : tmpl->rxseg_n = n_seg;
1807 [ # # ]: 0 : rte_memcpy(tmpl->rxseg, qs_seg,
1808 : : sizeof(struct rte_eth_rxseg_split) * n_seg);
1809 : : /*
1810 : : * Build the array of actual buffer offsets and lengths.
1811 : : * Pad with the buffers from the last memory pool if
1812 : : * needed to handle max size packets, replace zero length
1813 : : * with the buffer length from the pool.
1814 : : */
1815 : : tail_len = max_rx_pktlen;
1816 : : do {
1817 : : struct mlx5_eth_rxseg *hw_seg =
1818 : 0 : &tmpl->rxq.rxseg[tmpl->rxq.rxseg_n];
1819 : : uint32_t buf_len, offset, seg_len;
1820 : :
1821 : : /*
1822 : : * For the buffers beyond descriptions offset is zero,
1823 : : * the first buffer contains head room.
1824 : : */
1825 [ # # ]: 0 : buf_len = rte_pktmbuf_data_room_size(qs_seg->mp);
1826 [ # # ]: 0 : offset = (tmpl->rxq.rxseg_n >= n_seg ? 0 : qs_seg->offset) +
1827 [ # # ]: 0 : (tmpl->rxq.rxseg_n ? 0 : RTE_PKTMBUF_HEADROOM);
1828 : : /*
1829 : : * For the buffers beyond descriptions the length is
1830 : : * pool buffer length, zero lengths are replaced with
1831 : : * pool buffer length either.
1832 : : */
1833 [ # # ]: 0 : seg_len = tmpl->rxq.rxseg_n >= n_seg ? buf_len :
1834 : 0 : qs_seg->length ?
1835 [ # # ]: 0 : qs_seg->length :
1836 : : (buf_len - offset);
1837 : : /* Check is done in long int, now overflows. */
1838 [ # # ]: 0 : if (buf_len < seg_len + offset) {
1839 : 0 : DRV_LOG(ERR, "port %u Rx queue %u: Split offset/length "
1840 : : "%u/%u can't be satisfied",
1841 : : dev->data->port_id, idx,
1842 : : qs_seg->length, qs_seg->offset);
1843 : 0 : rte_errno = EINVAL;
1844 : 0 : goto error;
1845 : : }
1846 [ # # ]: 0 : if (seg_len > tail_len)
1847 : 0 : seg_len = buf_len - offset;
1848 [ # # ]: 0 : if (++tmpl->rxq.rxseg_n > MLX5_MAX_RXQ_NSEG) {
1849 : 0 : DRV_LOG(ERR,
1850 : : "port %u too many SGEs (%u) needed to handle"
1851 : : " requested maximum packet size %u, the maximum"
1852 : : " supported are %u", dev->data->port_id,
1853 : : tmpl->rxq.rxseg_n, max_rx_pktlen,
1854 : : MLX5_MAX_RXQ_NSEG);
1855 : 0 : rte_errno = ENOTSUP;
1856 : 0 : goto error;
1857 : : }
1858 : : /* Build the actual scattering element in the queue object. */
1859 : 0 : hw_seg->mp = qs_seg->mp;
1860 : : MLX5_ASSERT(offset <= UINT16_MAX);
1861 : : MLX5_ASSERT(seg_len <= UINT16_MAX);
1862 : 0 : hw_seg->offset = (uint16_t)offset;
1863 : 0 : hw_seg->length = (uint16_t)seg_len;
1864 : : /*
1865 : : * Advance the segment descriptor, the padding is the based
1866 : : * on the attributes of the last descriptor.
1867 : : */
1868 [ # # ]: 0 : if (tmpl->rxq.rxseg_n < n_seg)
1869 : 0 : qs_seg++;
1870 : 0 : tail_len -= RTE_MIN(tail_len, seg_len);
1871 [ # # ]: 0 : } while (tail_len || !rte_is_power_of_2(tmpl->rxq.rxseg_n));
1872 : : MLX5_ASSERT(tmpl->rxq.rxseg_n &&
1873 : : tmpl->rxq.rxseg_n <= MLX5_MAX_RXQ_NSEG);
1874 [ # # # # ]: 0 : if (tmpl->rxq.rxseg_n > 1 && !(offloads & RTE_ETH_RX_OFFLOAD_SCATTER)) {
1875 : 0 : DRV_LOG(ERR, "port %u Rx queue %u: Scatter offload is not"
1876 : : " configured and no enough mbuf space(%u) to contain "
1877 : : "the maximum RX packet length(%u) with head-room(%u)",
1878 : : dev->data->port_id, idx, mb_len, max_rx_pktlen,
1879 : : RTE_PKTMBUF_HEADROOM);
1880 : 0 : rte_errno = ENOSPC;
1881 : 0 : goto error;
1882 : : }
1883 : 0 : tmpl->is_hairpin = false;
1884 [ # # ]: 0 : if (mlx5_mr_ctrl_init(&tmpl->rxq.mr_ctrl,
1885 : 0 : &priv->sh->cdev->mr_scache.dev_gen, socket)) {
1886 : : /* rte_errno is already set. */
1887 : 0 : goto error;
1888 : : }
1889 : 0 : tmpl->socket = socket;
1890 [ # # ]: 0 : if (dev->data->dev_conf.intr_conf.rxq)
1891 : 0 : tmpl->irq = 1;
1892 [ # # ]: 0 : if (mprq_en) {
1893 : : /* TODO: Rx scatter isn't supported yet. */
1894 : 0 : tmpl->rxq.sges_n = 0;
1895 : 0 : tmpl->rxq.log_strd_num = mprq_log_actual_stride_num;
1896 : 0 : tmpl->rxq.log_strd_sz = mprq_log_actual_stride_size;
1897 : 0 : tmpl->rxq.strd_shift_en = MLX5_MPRQ_TWO_BYTE_SHIFT;
1898 : 0 : tmpl->rxq.strd_scatter_en =
1899 : 0 : !!(offloads & RTE_ETH_RX_OFFLOAD_SCATTER);
1900 : 0 : tmpl->rxq.mprq_max_memcpy_len = RTE_MIN(first_mb_free_size,
1901 : : config->mprq.max_memcpy_len);
1902 : 0 : max_lro_size = RTE_MIN(max_rx_pktlen,
1903 : : RTE_BIT32(tmpl->rxq.log_strd_num) *
1904 : : RTE_BIT32(tmpl->rxq.log_strd_sz));
1905 [ # # ]: 0 : } else if (tmpl->rxq.rxseg_n == 1) {
1906 : : MLX5_ASSERT(max_rx_pktlen <= first_mb_free_size);
1907 : 0 : tmpl->rxq.sges_n = 0;
1908 : : max_lro_size = max_rx_pktlen;
1909 [ # # ]: 0 : } else if (offloads & RTE_ETH_RX_OFFLOAD_SCATTER) {
1910 : : unsigned int sges_n;
1911 : :
1912 [ # # ]: 0 : if (lro_on_queue && first_mb_free_size <
1913 : : MLX5_MAX_LRO_HEADER_FIX) {
1914 : 0 : DRV_LOG(ERR, "Not enough space in the first segment(%u)"
1915 : : " to include the max header size(%u) for LRO",
1916 : : first_mb_free_size, MLX5_MAX_LRO_HEADER_FIX);
1917 : 0 : rte_errno = ENOTSUP;
1918 : 0 : goto error;
1919 : : }
1920 : : /*
1921 : : * Determine the number of SGEs needed for a full packet
1922 : : * and round it to the next power of two.
1923 : : */
1924 : : sges_n = log2above(tmpl->rxq.rxseg_n);
1925 [ # # ]: 0 : if (sges_n > MLX5_MAX_LOG_RQ_SEGS) {
1926 : 0 : DRV_LOG(ERR,
1927 : : "port %u too many SGEs (%u) needed to handle"
1928 : : " requested maximum packet size %u, the maximum"
1929 : : " supported are %u", dev->data->port_id,
1930 : : 1 << sges_n, max_rx_pktlen,
1931 : : 1u << MLX5_MAX_LOG_RQ_SEGS);
1932 : 0 : rte_errno = ENOTSUP;
1933 : 0 : goto error;
1934 : : }
1935 : 0 : tmpl->rxq.sges_n = sges_n;
1936 : : max_lro_size = max_rx_pktlen;
1937 : : }
1938 : 0 : DRV_LOG(DEBUG, "port %u maximum number of segments per packet: %u",
1939 : : dev->data->port_id, 1 << tmpl->rxq.sges_n);
1940 [ # # ]: 0 : if (desc % (1 << tmpl->rxq.sges_n)) {
1941 : 0 : DRV_LOG(ERR,
1942 : : "port %u number of Rx queue descriptors (%u) is not a"
1943 : : " multiple of SGEs per packet (%u)",
1944 : : dev->data->port_id,
1945 : : desc,
1946 : : 1 << tmpl->rxq.sges_n);
1947 : 0 : rte_errno = EINVAL;
1948 : 0 : goto error;
1949 : : }
1950 : 0 : mlx5_max_lro_msg_size_adjust(dev, idx, max_lro_size);
1951 : : /* Toggle RX checksum offload if hardware supports it. */
1952 : 0 : tmpl->rxq.csum = !!(offloads & RTE_ETH_RX_OFFLOAD_CHECKSUM);
1953 : : /* Configure Rx timestamp. */
1954 : 0 : tmpl->rxq.hw_timestamp = !!(offloads & RTE_ETH_RX_OFFLOAD_TIMESTAMP);
1955 : 0 : tmpl->rxq.timestamp_rx_flag = 0;
1956 [ # # # # ]: 0 : if (tmpl->rxq.hw_timestamp && rte_mbuf_dyn_rx_timestamp_register(
1957 : : &tmpl->rxq.timestamp_offset,
1958 : : &tmpl->rxq.timestamp_rx_flag) != 0) {
1959 : 0 : DRV_LOG(ERR, "Cannot register Rx timestamp field/flag");
1960 : 0 : goto error;
1961 : : }
1962 : : /* Configure VLAN stripping. */
1963 : 0 : tmpl->rxq.vlan_strip = !!(offloads & RTE_ETH_RX_OFFLOAD_VLAN_STRIP);
1964 : : /* By default, FCS (CRC) is stripped by hardware. */
1965 : 0 : tmpl->rxq.crc_present = 0;
1966 : 0 : tmpl->rxq.lro = lro_on_queue;
1967 [ # # ]: 0 : if (offloads & RTE_ETH_RX_OFFLOAD_KEEP_CRC) {
1968 [ # # ]: 0 : if (priv->sh->config.hw_fcs_strip) {
1969 : : /*
1970 : : * RQs used for LRO-enabled TIRs should not be
1971 : : * configured to scatter the FCS.
1972 : : */
1973 [ # # ]: 0 : if (lro_on_queue)
1974 : 0 : DRV_LOG(WARNING,
1975 : : "port %u CRC stripping has been "
1976 : : "disabled but will still be performed "
1977 : : "by hardware, because LRO is enabled",
1978 : : dev->data->port_id);
1979 : : else
1980 : 0 : tmpl->rxq.crc_present = 1;
1981 : : } else {
1982 : 0 : DRV_LOG(WARNING,
1983 : : "port %u CRC stripping has been disabled but will"
1984 : : " still be performed by hardware, make sure MLNX_OFED"
1985 : : " and firmware are up to date",
1986 : : dev->data->port_id);
1987 : : }
1988 : : }
1989 [ # # ]: 0 : DRV_LOG(DEBUG,
1990 : : "port %u CRC stripping is %s, %u bytes will be subtracted from"
1991 : : " incoming frames to hide it",
1992 : : dev->data->port_id,
1993 : : tmpl->rxq.crc_present ? "disabled" : "enabled",
1994 : : tmpl->rxq.crc_present << 2);
1995 [ # # ]: 0 : tmpl->rxq.rss_hash = !!priv->rss_conf.rss_hf &&
1996 [ # # ]: 0 : (!!(dev->data->dev_conf.rxmode.mq_mode & RTE_ETH_MQ_RX_RSS));
1997 : : /* Save port ID. */
1998 : 0 : tmpl->rxq.port_id = dev->data->port_id;
1999 : 0 : tmpl->sh = priv->sh;
2000 : 0 : tmpl->rxq.mp = rx_seg[0].mp;
2001 : 0 : tmpl->rxq.elts_n = log2above(desc);
2002 : 0 : tmpl->rxq.rq_repl_thresh = MLX5_VPMD_RXQ_RPLNSH_THRESH(desc_n);
2003 : 0 : tmpl->rxq.elts = (struct rte_mbuf *(*)[])(tmpl + 1);
2004 : 0 : tmpl->rxq.mprq_bufs = (struct mlx5_mprq_buf *(*)[])(*tmpl->rxq.elts + desc_n);
2005 : 0 : tmpl->rxq.idx = idx;
2006 [ # # ]: 0 : if (conf->share_group > 0) {
2007 : 0 : tmpl->rxq.shared = 1;
2008 : 0 : tmpl->share_group = conf->share_group;
2009 : 0 : tmpl->share_qid = conf->share_qid;
2010 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->sh->shared_rxqs, tmpl, share_entry);
2011 : : }
2012 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
2013 : 0 : rte_atomic_store_explicit(&tmpl->ctrl_ref, 1, rte_memory_order_relaxed);
2014 : 0 : return tmpl;
2015 : 0 : error:
2016 : 0 : mlx5_mr_btree_free(&tmpl->rxq.mr_ctrl.cache_bh);
2017 : 0 : mlx5_free(tmpl);
2018 : 0 : return NULL;
2019 : : }
2020 : :
2021 : : /**
2022 : : * Create a DPDK Rx hairpin queue.
2023 : : *
2024 : : * @param dev
2025 : : * Pointer to Ethernet device.
2026 : : * @param rxq
2027 : : * RX queue.
2028 : : * @param desc
2029 : : * Number of descriptors to configure in queue.
2030 : : * @param hairpin_conf
2031 : : * The hairpin binding configuration.
2032 : : *
2033 : : * @return
2034 : : * A DPDK queue object on success, NULL otherwise and rte_errno is set.
2035 : : */
2036 : : struct mlx5_rxq_ctrl *
2037 : 0 : mlx5_rxq_hairpin_new(struct rte_eth_dev *dev, struct mlx5_rxq_priv *rxq,
2038 : : uint16_t desc,
2039 : : const struct rte_eth_hairpin_conf *hairpin_conf)
2040 : : {
2041 : 0 : uint16_t idx = rxq->idx;
2042 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2043 : : struct mlx5_rxq_ctrl *tmpl;
2044 : :
2045 : 0 : tmpl = mlx5_malloc(MLX5_MEM_RTE | MLX5_MEM_ZERO, sizeof(*tmpl), 0,
2046 : : SOCKET_ID_ANY);
2047 [ # # ]: 0 : if (!tmpl) {
2048 : 0 : rte_errno = ENOMEM;
2049 : 0 : return NULL;
2050 : : }
2051 : : LIST_INIT(&tmpl->owners);
2052 : 0 : rxq->ctrl = tmpl;
2053 : 0 : LIST_INSERT_HEAD(&tmpl->owners, rxq, owner_entry);
2054 : 0 : tmpl->is_hairpin = true;
2055 : 0 : tmpl->socket = SOCKET_ID_ANY;
2056 : 0 : tmpl->rxq.rss_hash = 0;
2057 : 0 : tmpl->rxq.port_id = dev->data->port_id;
2058 : 0 : tmpl->sh = priv->sh;
2059 : 0 : tmpl->rxq.mp = NULL;
2060 : 0 : tmpl->rxq.elts_n = log2above(desc);
2061 : 0 : tmpl->rxq.elts = NULL;
2062 : 0 : tmpl->rxq.mr_ctrl.cache_bh = (struct mlx5_mr_btree) { 0 };
2063 : 0 : tmpl->rxq.idx = idx;
2064 : 0 : rxq->hairpin_conf = *hairpin_conf;
2065 : 0 : mlx5_rxq_ref(dev, idx);
2066 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->rxqsctrl, tmpl, next);
2067 : 0 : rte_atomic_store_explicit(&tmpl->ctrl_ref, 1, rte_memory_order_relaxed);
2068 : 0 : return tmpl;
2069 : : }
2070 : :
2071 : : /**
2072 : : * Increase Rx queue reference count.
2073 : : *
2074 : : * @param dev
2075 : : * Pointer to Ethernet device.
2076 : : * @param idx
2077 : : * RX queue index.
2078 : : *
2079 : : * @return
2080 : : * A pointer to the queue if it exists, NULL otherwise.
2081 : : */
2082 : : struct mlx5_rxq_priv *
2083 : 0 : mlx5_rxq_ref(struct rte_eth_dev *dev, uint16_t idx)
2084 : : {
2085 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2086 : :
2087 [ # # ]: 0 : if (rxq != NULL)
2088 : 0 : rte_atomic_fetch_add_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed);
2089 : 0 : return rxq;
2090 : : }
2091 : :
2092 : : /**
2093 : : * Dereference a Rx queue.
2094 : : *
2095 : : * @param dev
2096 : : * Pointer to Ethernet device.
2097 : : * @param idx
2098 : : * RX queue index.
2099 : : *
2100 : : * @return
2101 : : * Updated reference count.
2102 : : */
2103 : : uint32_t
2104 : 0 : mlx5_rxq_deref(struct rte_eth_dev *dev, uint16_t idx)
2105 : : {
2106 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2107 : :
2108 [ # # ]: 0 : if (rxq == NULL)
2109 : : return 0;
2110 : 0 : return rte_atomic_fetch_sub_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed) - 1;
2111 : : }
2112 : :
2113 : : /**
2114 : : * Get a Rx queue.
2115 : : *
2116 : : * @param dev
2117 : : * Pointer to Ethernet device.
2118 : : * @param idx
2119 : : * RX queue index.
2120 : : *
2121 : : * @return
2122 : : * A pointer to the queue if it exists, NULL otherwise.
2123 : : */
2124 : : struct mlx5_rxq_priv *
2125 : 0 : mlx5_rxq_get(struct rte_eth_dev *dev, uint16_t idx)
2126 : : {
2127 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2128 : :
2129 [ # # ]: 0 : if (idx >= priv->rxqs_n)
2130 : : return NULL;
2131 : : MLX5_ASSERT(priv->rxq_privs != NULL);
2132 : 0 : return (*priv->rxq_privs)[idx];
2133 : : }
2134 : :
2135 : : /**
2136 : : * Get Rx queue shareable control.
2137 : : *
2138 : : * @param dev
2139 : : * Pointer to Ethernet device.
2140 : : * @param idx
2141 : : * RX queue index.
2142 : : *
2143 : : * @return
2144 : : * A pointer to the queue control if it exists, NULL otherwise.
2145 : : */
2146 : : struct mlx5_rxq_ctrl *
2147 : 0 : mlx5_rxq_ctrl_get(struct rte_eth_dev *dev, uint16_t idx)
2148 : : {
2149 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2150 : :
2151 [ # # ]: 0 : return rxq == NULL ? NULL : rxq->ctrl;
2152 : : }
2153 : :
2154 : : /**
2155 : : * Get Rx queue shareable data.
2156 : : *
2157 : : * @param dev
2158 : : * Pointer to Ethernet device.
2159 : : * @param idx
2160 : : * RX queue index.
2161 : : *
2162 : : * @return
2163 : : * A pointer to the queue data if it exists, NULL otherwise.
2164 : : */
2165 : : struct mlx5_rxq_data *
2166 : 0 : mlx5_rxq_data_get(struct rte_eth_dev *dev, uint16_t idx)
2167 : : {
2168 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2169 : :
2170 [ # # ]: 0 : return rxq == NULL ? NULL : &rxq->ctrl->rxq;
2171 : : }
2172 : :
2173 : : /**
2174 : : * Increase an external Rx queue reference count.
2175 : : *
2176 : : * @param dev
2177 : : * Pointer to Ethernet device.
2178 : : * @param idx
2179 : : * External RX queue index.
2180 : : *
2181 : : * @return
2182 : : * A pointer to the queue if it exists, NULL otherwise.
2183 : : */
2184 : : struct mlx5_external_q *
2185 : 0 : mlx5_ext_rxq_ref(struct rte_eth_dev *dev, uint16_t idx)
2186 : : {
2187 : 0 : struct mlx5_external_q *rxq = mlx5_ext_rxq_get(dev, idx);
2188 : :
2189 : 0 : rte_atomic_fetch_add_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed);
2190 : 0 : return rxq;
2191 : : }
2192 : :
2193 : : /**
2194 : : * Decrease an external Rx queue reference count.
2195 : : *
2196 : : * @param dev
2197 : : * Pointer to Ethernet device.
2198 : : * @param idx
2199 : : * External RX queue index.
2200 : : *
2201 : : * @return
2202 : : * Updated reference count.
2203 : : */
2204 : : uint32_t
2205 : 0 : mlx5_ext_rxq_deref(struct rte_eth_dev *dev, uint16_t idx)
2206 : : {
2207 : 0 : struct mlx5_external_q *rxq = mlx5_ext_rxq_get(dev, idx);
2208 : :
2209 : 0 : return rte_atomic_fetch_sub_explicit(&rxq->refcnt, 1, rte_memory_order_relaxed) - 1;
2210 : : }
2211 : :
2212 : : /**
2213 : : * Get an external Rx queue.
2214 : : *
2215 : : * @param dev
2216 : : * Pointer to Ethernet device.
2217 : : * @param idx
2218 : : * External Rx queue index.
2219 : : *
2220 : : * @return
2221 : : * A pointer to the queue if it exists, NULL otherwise.
2222 : : */
2223 : : struct mlx5_external_q *
2224 : 0 : mlx5_ext_rxq_get(struct rte_eth_dev *dev, uint16_t idx)
2225 : : {
2226 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2227 : :
2228 : : MLX5_ASSERT(mlx5_is_external_rxq(dev, idx));
2229 : 0 : return &priv->ext_rxqs[idx - RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN];
2230 : : }
2231 : :
2232 : : /**
2233 : : * Dereference a list of Rx queues.
2234 : : *
2235 : : * @param dev
2236 : : * Pointer to Ethernet device.
2237 : : * @param queues
2238 : : * List of Rx queues to deref.
2239 : : * @param queues_n
2240 : : * Number of queues in the array.
2241 : : */
2242 : : static void
2243 : 0 : mlx5_rxqs_deref(struct rte_eth_dev *dev, uint16_t *queues,
2244 : : const uint32_t queues_n)
2245 : : {
2246 : : uint32_t i;
2247 : :
2248 [ # # ]: 0 : for (i = 0; i < queues_n; i++) {
2249 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, queues[i]))
2250 : 0 : claim_nonzero(mlx5_ext_rxq_deref(dev, queues[i]));
2251 : : else
2252 : 0 : claim_nonzero(mlx5_rxq_deref(dev, queues[i]));
2253 : : }
2254 : 0 : }
2255 : :
2256 : : /**
2257 : : * Increase reference count for list of Rx queues.
2258 : : *
2259 : : * @param dev
2260 : : * Pointer to Ethernet device.
2261 : : * @param queues
2262 : : * List of Rx queues to ref.
2263 : : * @param queues_n
2264 : : * Number of queues in the array.
2265 : : *
2266 : : * @return
2267 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2268 : : */
2269 : : static int
2270 : 0 : mlx5_rxqs_ref(struct rte_eth_dev *dev, uint16_t *queues,
2271 : : const uint32_t queues_n)
2272 : : {
2273 : : uint32_t i;
2274 : :
2275 [ # # ]: 0 : for (i = 0; i != queues_n; ++i) {
2276 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, queues[i])) {
2277 [ # # ]: 0 : if (mlx5_ext_rxq_ref(dev, queues[i]) == NULL)
2278 : 0 : goto error;
2279 : : } else {
2280 [ # # ]: 0 : if (mlx5_rxq_ref(dev, queues[i]) == NULL)
2281 : 0 : goto error;
2282 : : }
2283 : : }
2284 : : return 0;
2285 : 0 : error:
2286 : 0 : mlx5_rxqs_deref(dev, queues, i);
2287 : 0 : rte_errno = EINVAL;
2288 : 0 : return -rte_errno;
2289 : : }
2290 : :
2291 : : /**
2292 : : * Release a Rx queue.
2293 : : *
2294 : : * @param dev
2295 : : * Pointer to Ethernet device.
2296 : : * @param idx
2297 : : * RX queue index.
2298 : : *
2299 : : * @return
2300 : : * 1 while a reference on it exists, 0 when freed.
2301 : : */
2302 : : int
2303 : 0 : mlx5_rxq_release(struct rte_eth_dev *dev, uint16_t idx)
2304 : : {
2305 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2306 : : struct mlx5_rxq_priv *rxq;
2307 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2308 : : uint32_t refcnt;
2309 : : int32_t ctrl_ref;
2310 : :
2311 [ # # ]: 0 : if (priv->rxq_privs == NULL)
2312 : : return 0;
2313 : 0 : rxq = mlx5_rxq_get(dev, idx);
2314 [ # # # # ]: 0 : if (rxq == NULL || rxq->refcnt == 0)
2315 : : return 0;
2316 : 0 : rxq_ctrl = rxq->ctrl;
2317 : 0 : refcnt = mlx5_rxq_deref(dev, idx);
2318 [ # # ]: 0 : if (refcnt > 1) {
2319 : : return 1;
2320 [ # # ]: 0 : } else if (refcnt == 1) { /* RxQ stopped. */
2321 : 0 : priv->obj_ops.rxq_obj_release(rxq);
2322 [ # # # # ]: 0 : if (!rxq_ctrl->started && rxq_ctrl->obj != NULL) {
2323 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl->obj, next);
2324 : 0 : mlx5_free(rxq_ctrl->obj);
2325 : 0 : rxq_ctrl->obj = NULL;
2326 : : }
2327 [ # # ]: 0 : if (!rxq_ctrl->is_hairpin) {
2328 [ # # ]: 0 : if (!rxq_ctrl->started)
2329 : 0 : rxq_free_elts(rxq_ctrl);
2330 : 0 : dev->data->rx_queue_state[idx] =
2331 : : RTE_ETH_QUEUE_STATE_STOPPED;
2332 : : }
2333 : : } else { /* Refcnt zero, closing device. */
2334 [ # # ]: 0 : LIST_REMOVE(rxq, owner_entry);
2335 : 0 : ctrl_ref = rte_atomic_fetch_sub_explicit(&rxq_ctrl->ctrl_ref, 1,
2336 : : rte_memory_order_relaxed) - 1;
2337 [ # # # # ]: 0 : if (ctrl_ref == 1 && LIST_EMPTY(&rxq_ctrl->owners)) {
2338 [ # # ]: 0 : if (!rxq_ctrl->is_hairpin)
2339 : 0 : mlx5_mr_btree_free
2340 : : (&rxq_ctrl->rxq.mr_ctrl.cache_bh);
2341 [ # # ]: 0 : if (rxq_ctrl->rxq.shared)
2342 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl, share_entry);
2343 [ # # ]: 0 : LIST_REMOVE(rxq_ctrl, next);
2344 : 0 : mlx5_free(rxq_ctrl);
2345 : : }
2346 : 0 : dev->data->rx_queues[idx] = NULL;
2347 : 0 : mlx5_free(rxq);
2348 : 0 : (*priv->rxq_privs)[idx] = NULL;
2349 : : }
2350 : : return 0;
2351 : : }
2352 : :
2353 : : /**
2354 : : * Verify the Rx Queue list is empty
2355 : : *
2356 : : * @param dev
2357 : : * Pointer to Ethernet device.
2358 : : *
2359 : : * @return
2360 : : * The number of object not released.
2361 : : */
2362 : : int
2363 : 0 : mlx5_rxq_verify(struct rte_eth_dev *dev)
2364 : : {
2365 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2366 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2367 : : int ret = 0;
2368 : :
2369 [ # # ]: 0 : LIST_FOREACH(rxq_ctrl, &priv->rxqsctrl, next) {
2370 : 0 : DRV_LOG(DEBUG, "port %u Rx Queue %u still referenced",
2371 : : dev->data->port_id, rxq_ctrl->rxq.idx);
2372 : 0 : ++ret;
2373 : : }
2374 : 0 : return ret;
2375 : : }
2376 : :
2377 : : /**
2378 : : * Verify the external Rx Queue list is empty.
2379 : : *
2380 : : * @param dev
2381 : : * Pointer to Ethernet device.
2382 : : *
2383 : : * @return
2384 : : * The number of object not released.
2385 : : */
2386 : : int
2387 : 0 : mlx5_ext_rxq_verify(struct rte_eth_dev *dev)
2388 : : {
2389 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2390 : : struct mlx5_external_q *rxq;
2391 : : uint32_t i;
2392 : : int ret = 0;
2393 : :
2394 [ # # ]: 0 : if (priv->ext_rxqs == NULL)
2395 : : return 0;
2396 : :
2397 [ # # ]: 0 : for (i = RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN; i <= UINT16_MAX ; ++i) {
2398 : 0 : rxq = mlx5_ext_rxq_get(dev, i);
2399 [ # # ]: 0 : if (rxq->refcnt < 2)
2400 : 0 : continue;
2401 : 0 : DRV_LOG(DEBUG, "Port %u external RxQ %u still referenced.",
2402 : : dev->data->port_id, i);
2403 : 0 : ++ret;
2404 : : }
2405 : : return ret;
2406 : : }
2407 : :
2408 : : /**
2409 : : * Check whether RxQ type is Hairpin.
2410 : : *
2411 : : * @param dev
2412 : : * Pointer to Ethernet device.
2413 : : * @param idx
2414 : : * Rx queue index.
2415 : : *
2416 : : * @return
2417 : : * True if Rx queue type is Hairpin, otherwise False.
2418 : : */
2419 : : bool
2420 : 0 : mlx5_rxq_is_hairpin(struct rte_eth_dev *dev, uint16_t idx)
2421 : : {
2422 : : struct mlx5_rxq_ctrl *rxq_ctrl;
2423 : :
2424 [ # # # # ]: 0 : if (mlx5_is_external_rxq(dev, idx))
2425 : : return false;
2426 : 0 : rxq_ctrl = mlx5_rxq_ctrl_get(dev, idx);
2427 [ # # # # ]: 0 : return (rxq_ctrl != NULL && rxq_ctrl->is_hairpin);
2428 : : }
2429 : :
2430 : : /*
2431 : : * Get a Rx hairpin queue configuration.
2432 : : *
2433 : : * @param dev
2434 : : * Pointer to Ethernet device.
2435 : : * @param idx
2436 : : * Rx queue index.
2437 : : *
2438 : : * @return
2439 : : * Pointer to the configuration if a hairpin RX queue, otherwise NULL.
2440 : : */
2441 : : const struct rte_eth_hairpin_conf *
2442 : 0 : mlx5_rxq_get_hairpin_conf(struct rte_eth_dev *dev, uint16_t idx)
2443 : : {
2444 [ # # ]: 0 : if (mlx5_rxq_is_hairpin(dev, idx)) {
2445 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, idx);
2446 : :
2447 [ # # ]: 0 : return rxq != NULL ? &rxq->hairpin_conf : NULL;
2448 : : }
2449 : : return NULL;
2450 : : }
2451 : :
2452 : : /**
2453 : : * Match queues listed in arguments to queues contained in indirection table
2454 : : * object.
2455 : : *
2456 : : * @param ind_tbl
2457 : : * Pointer to indirection table to match.
2458 : : * @param queues
2459 : : * Queues to match to queues in indirection table.
2460 : : * @param queues_n
2461 : : * Number of queues in the array.
2462 : : *
2463 : : * @return
2464 : : * 1 if all queues in indirection table match 0 otherwise.
2465 : : */
2466 : : static int
2467 : : mlx5_ind_table_obj_match_queues(const struct mlx5_ind_table_obj *ind_tbl,
2468 : : const uint16_t *queues, uint32_t queues_n)
2469 : : {
2470 : 0 : return (ind_tbl->queues_n == queues_n) &&
2471 : 0 : (!memcmp(ind_tbl->queues, queues,
2472 [ # # ]: 0 : ind_tbl->queues_n * sizeof(ind_tbl->queues[0])));
2473 : : }
2474 : :
2475 : : /**
2476 : : * Get an indirection table.
2477 : : *
2478 : : * @param dev
2479 : : * Pointer to Ethernet device.
2480 : : * @param queues
2481 : : * Queues entering in the indirection table.
2482 : : * @param queues_n
2483 : : * Number of queues in the array.
2484 : : *
2485 : : * @return
2486 : : * An indirection table if found.
2487 : : */
2488 : : struct mlx5_ind_table_obj *
2489 : 0 : mlx5_ind_table_obj_get(struct rte_eth_dev *dev, const uint16_t *queues,
2490 : : uint32_t queues_n)
2491 : : {
2492 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2493 : : struct mlx5_ind_table_obj *ind_tbl;
2494 : :
2495 : 0 : rte_rwlock_read_lock(&priv->ind_tbls_lock);
2496 [ # # ]: 0 : LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2497 [ # # ]: 0 : if ((ind_tbl->queues_n == queues_n) &&
2498 : 0 : (memcmp(ind_tbl->queues, queues,
2499 [ # # ]: 0 : ind_tbl->queues_n * sizeof(ind_tbl->queues[0]))
2500 : : == 0)) {
2501 : 0 : rte_atomic_fetch_add_explicit(&ind_tbl->refcnt, 1,
2502 : : rte_memory_order_relaxed);
2503 : 0 : break;
2504 : : }
2505 : : }
2506 : : rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2507 : 0 : return ind_tbl;
2508 : : }
2509 : :
2510 : : /**
2511 : : * Release an indirection table.
2512 : : *
2513 : : * @param dev
2514 : : * Pointer to Ethernet device.
2515 : : * @param ind_table
2516 : : * Indirection table to release.
2517 : : * @param deref_rxqs
2518 : : * If true, then dereference RX queues related to indirection table.
2519 : : * Otherwise, no additional action will be taken.
2520 : : *
2521 : : * @return
2522 : : * 1 while a reference on it exists, 0 when freed.
2523 : : */
2524 : : int
2525 : 0 : mlx5_ind_table_obj_release(struct rte_eth_dev *dev,
2526 : : struct mlx5_ind_table_obj *ind_tbl,
2527 : : bool deref_rxqs)
2528 : : {
2529 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2530 : : unsigned int ret;
2531 : :
2532 : 0 : rte_rwlock_write_lock(&priv->ind_tbls_lock);
2533 : 0 : ret = rte_atomic_fetch_sub_explicit(&ind_tbl->refcnt, 1, rte_memory_order_relaxed) - 1;
2534 [ # # ]: 0 : if (!ret)
2535 [ # # ]: 0 : LIST_REMOVE(ind_tbl, next);
2536 : : rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2537 [ # # ]: 0 : if (ret)
2538 : : return 1;
2539 : 0 : priv->obj_ops.ind_table_destroy(ind_tbl);
2540 [ # # ]: 0 : if (deref_rxqs)
2541 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, ind_tbl->queues_n);
2542 : 0 : mlx5_free(ind_tbl);
2543 : 0 : return 0;
2544 : : }
2545 : :
2546 : : /**
2547 : : * Verify the Rx Queue list is empty
2548 : : *
2549 : : * @param dev
2550 : : * Pointer to Ethernet device.
2551 : : *
2552 : : * @return
2553 : : * The number of object not released.
2554 : : */
2555 : : int
2556 : 0 : mlx5_ind_table_obj_verify(struct rte_eth_dev *dev)
2557 : : {
2558 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2559 : : struct mlx5_ind_table_obj *ind_tbl;
2560 : : int ret = 0;
2561 : :
2562 : 0 : rte_rwlock_read_lock(&priv->ind_tbls_lock);
2563 [ # # ]: 0 : LIST_FOREACH(ind_tbl, &priv->ind_tbls, next) {
2564 : 0 : DRV_LOG(DEBUG,
2565 : : "port %u indirection table obj %p still referenced",
2566 : : dev->data->port_id, (void *)ind_tbl);
2567 : 0 : ++ret;
2568 : : }
2569 : : rte_rwlock_read_unlock(&priv->ind_tbls_lock);
2570 : 0 : return ret;
2571 : : }
2572 : :
2573 : : /**
2574 : : * Setup an indirection table structure fields.
2575 : : *
2576 : : * @param dev
2577 : : * Pointer to Ethernet device.
2578 : : * @param ind_table
2579 : : * Indirection table to modify.
2580 : : * @param ref_qs
2581 : : * Whether to increment RxQ reference counters.
2582 : : *
2583 : : * @return
2584 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2585 : : */
2586 : : int
2587 : 0 : mlx5_ind_table_obj_setup(struct rte_eth_dev *dev,
2588 : : struct mlx5_ind_table_obj *ind_tbl,
2589 : : bool ref_qs)
2590 : : {
2591 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2592 [ # # ]: 0 : uint32_t queues_n = ind_tbl->queues_n;
2593 : : int ret;
2594 : : const unsigned int n = rte_is_power_of_2(queues_n) ?
2595 : : log2above(queues_n) :
2596 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2597 : :
2598 [ # # # # ]: 0 : if (ref_qs && mlx5_rxqs_ref(dev, ind_tbl->queues, queues_n) < 0) {
2599 : 0 : DRV_LOG(DEBUG, "Port %u invalid indirection table queues.",
2600 : : dev->data->port_id);
2601 : 0 : return -rte_errno;
2602 : : }
2603 : 0 : ret = priv->obj_ops.ind_table_new(dev, n, ind_tbl);
2604 [ # # ]: 0 : if (ret) {
2605 : 0 : DRV_LOG(DEBUG, "Port %u cannot create a new indirection table.",
2606 : : dev->data->port_id);
2607 [ # # ]: 0 : if (ref_qs) {
2608 : 0 : int err = rte_errno;
2609 : :
2610 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, queues_n);
2611 : 0 : rte_errno = err;
2612 : : }
2613 : 0 : return ret;
2614 : : }
2615 : 0 : rte_atomic_fetch_add_explicit(&ind_tbl->refcnt, 1, rte_memory_order_relaxed);
2616 : 0 : return 0;
2617 : : }
2618 : :
2619 : : /**
2620 : : * Create an indirection table.
2621 : : *
2622 : : * @param dev
2623 : : * Pointer to Ethernet device.
2624 : : * @param queues
2625 : : * Queues entering in the indirection table.
2626 : : * @param queues_n
2627 : : * Number of queues in the array.
2628 : : * @param standalone
2629 : : * Indirection table for Standalone queue.
2630 : : * @param ref_qs
2631 : : * Whether to increment RxQ reference counters.
2632 : : *
2633 : : * @return
2634 : : * The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
2635 : : */
2636 : : struct mlx5_ind_table_obj *
2637 : 0 : mlx5_ind_table_obj_new(struct rte_eth_dev *dev, const uint16_t *queues,
2638 : : uint32_t queues_n, bool standalone, bool ref_qs)
2639 : : {
2640 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2641 : : struct mlx5_ind_table_obj *ind_tbl;
2642 : : int ret;
2643 : 0 : uint32_t max_queues_n = priv->rxqs_n > queues_n ? priv->rxqs_n : queues_n;
2644 : :
2645 : : /*
2646 : : * Allocate maximum queues for shared action as queue number
2647 : : * maybe modified later.
2648 : : */
2649 [ # # ]: 0 : ind_tbl = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*ind_tbl) +
2650 : 0 : (standalone ? max_queues_n : queues_n) *
2651 : : sizeof(uint16_t), 0, SOCKET_ID_ANY);
2652 [ # # ]: 0 : if (!ind_tbl) {
2653 : 0 : rte_errno = ENOMEM;
2654 : 0 : return NULL;
2655 : : }
2656 : 0 : ind_tbl->queues_n = queues_n;
2657 : 0 : ind_tbl->queues = (uint16_t *)(ind_tbl + 1);
2658 : 0 : memcpy(ind_tbl->queues, queues, queues_n * sizeof(*queues));
2659 : 0 : ret = mlx5_ind_table_obj_setup(dev, ind_tbl, ref_qs);
2660 [ # # ]: 0 : if (ret < 0) {
2661 : 0 : mlx5_free(ind_tbl);
2662 : 0 : return NULL;
2663 : : }
2664 : 0 : rte_rwlock_write_lock(&priv->ind_tbls_lock);
2665 [ # # ]: 0 : if (!standalone)
2666 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->ind_tbls, ind_tbl, next);
2667 : : else
2668 [ # # ]: 0 : LIST_INSERT_HEAD(&priv->standalone_ind_tbls, ind_tbl, next);
2669 : : rte_rwlock_write_unlock(&priv->ind_tbls_lock);
2670 : :
2671 : 0 : return ind_tbl;
2672 : : }
2673 : :
2674 : : static int
2675 : 0 : mlx5_ind_table_obj_check_standalone(struct rte_eth_dev *dev __rte_unused,
2676 : : struct mlx5_ind_table_obj *ind_tbl)
2677 : : {
2678 : : uint32_t refcnt;
2679 : :
2680 : 0 : refcnt = rte_atomic_load_explicit(&ind_tbl->refcnt, rte_memory_order_relaxed);
2681 [ # # ]: 0 : if (refcnt <= 1)
2682 : : return 0;
2683 : : /*
2684 : : * Modification of indirection tables having more than 1
2685 : : * reference is unsupported.
2686 : : */
2687 : 0 : DRV_LOG(DEBUG,
2688 : : "Port %u cannot modify indirection table %p (refcnt %u > 1).",
2689 : : dev->data->port_id, (void *)ind_tbl, refcnt);
2690 : 0 : rte_errno = EINVAL;
2691 : 0 : return -rte_errno;
2692 : : }
2693 : :
2694 : : /**
2695 : : * Modify an indirection table.
2696 : : *
2697 : : * @param dev
2698 : : * Pointer to Ethernet device.
2699 : : * @param ind_table
2700 : : * Indirection table to modify.
2701 : : * @param queues
2702 : : * Queues replacement for the indirection table.
2703 : : * @param queues_n
2704 : : * Number of queues in the array.
2705 : : * @param standalone
2706 : : * Indirection table for Standalone queue.
2707 : : * @param ref_new_qs
2708 : : * Whether to increment new RxQ set reference counters.
2709 : : * @param deref_old_qs
2710 : : * Whether to decrement old RxQ set reference counters.
2711 : : *
2712 : : * @return
2713 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2714 : : */
2715 : : int
2716 : 0 : mlx5_ind_table_obj_modify(struct rte_eth_dev *dev,
2717 : : struct mlx5_ind_table_obj *ind_tbl,
2718 : : uint16_t *queues, const uint32_t queues_n,
2719 : : bool standalone, bool ref_new_qs, bool deref_old_qs)
2720 : : {
2721 [ # # ]: 0 : struct mlx5_priv *priv = dev->data->dev_private;
2722 : : int ret;
2723 : : const unsigned int n = rte_is_power_of_2(queues_n) ?
2724 : : log2above(queues_n) :
2725 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2726 : :
2727 : : MLX5_ASSERT(standalone);
2728 : : RTE_SET_USED(standalone);
2729 [ # # ]: 0 : if (mlx5_ind_table_obj_check_standalone(dev, ind_tbl) < 0)
2730 : 0 : return -rte_errno;
2731 [ # # # # ]: 0 : if (ref_new_qs && mlx5_rxqs_ref(dev, queues, queues_n) < 0) {
2732 : 0 : DRV_LOG(DEBUG, "Port %u invalid indirection table queues.",
2733 : : dev->data->port_id);
2734 : 0 : return -rte_errno;
2735 : : }
2736 : : MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2737 : 0 : ret = priv->obj_ops.ind_table_modify(dev, n, queues, queues_n, ind_tbl);
2738 [ # # ]: 0 : if (ret) {
2739 : 0 : DRV_LOG(DEBUG, "Port %u cannot modify indirection table.",
2740 : : dev->data->port_id);
2741 [ # # ]: 0 : if (ref_new_qs) {
2742 : 0 : int err = rte_errno;
2743 : :
2744 : 0 : mlx5_rxqs_deref(dev, queues, queues_n);
2745 : 0 : rte_errno = err;
2746 : : }
2747 : 0 : return ret;
2748 : : }
2749 [ # # ]: 0 : if (deref_old_qs)
2750 : 0 : mlx5_rxqs_deref(dev, ind_tbl->queues, ind_tbl->queues_n);
2751 : 0 : ind_tbl->queues_n = queues_n;
2752 : 0 : ind_tbl->queues = queues;
2753 : 0 : return 0;
2754 : : }
2755 : :
2756 : : /**
2757 : : * Attach an indirection table to its queues.
2758 : : *
2759 : : * @param dev
2760 : : * Pointer to Ethernet device.
2761 : : * @param ind_table
2762 : : * Indirection table to attach.
2763 : : *
2764 : : * @return
2765 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2766 : : */
2767 : : int
2768 : 0 : mlx5_ind_table_obj_attach(struct rte_eth_dev *dev,
2769 : : struct mlx5_ind_table_obj *ind_tbl)
2770 : : {
2771 : : int ret;
2772 : :
2773 : 0 : ret = mlx5_ind_table_obj_modify(dev, ind_tbl, ind_tbl->queues,
2774 : : ind_tbl->queues_n,
2775 : : true /* standalone */,
2776 : : true /* ref_new_qs */,
2777 : : false /* deref_old_qs */);
2778 [ # # ]: 0 : if (ret != 0)
2779 : 0 : DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2780 : : dev->data->port_id, (void *)ind_tbl);
2781 : 0 : return ret;
2782 : : }
2783 : :
2784 : : /**
2785 : : * Detach an indirection table from its queues.
2786 : : *
2787 : : * @param dev
2788 : : * Pointer to Ethernet device.
2789 : : * @param ind_table
2790 : : * Indirection table to detach.
2791 : : *
2792 : : * @return
2793 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2794 : : */
2795 : : int
2796 : 0 : mlx5_ind_table_obj_detach(struct rte_eth_dev *dev,
2797 : : struct mlx5_ind_table_obj *ind_tbl)
2798 : : {
2799 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2800 [ # # ]: 0 : const unsigned int n = rte_is_power_of_2(ind_tbl->queues_n) ?
2801 : : log2above(ind_tbl->queues_n) :
2802 : 0 : log2above(priv->sh->dev_cap.ind_table_max_size);
2803 : : unsigned int i;
2804 : : int ret;
2805 : :
2806 : 0 : ret = mlx5_ind_table_obj_check_standalone(dev, ind_tbl);
2807 [ # # ]: 0 : if (ret != 0)
2808 : : return ret;
2809 : : MLX5_ASSERT(priv->obj_ops.ind_table_modify);
2810 : 0 : ret = priv->obj_ops.ind_table_modify(dev, n, NULL, 0, ind_tbl);
2811 [ # # ]: 0 : if (ret != 0) {
2812 : 0 : DRV_LOG(ERR, "Port %u could not modify indirect table obj %p",
2813 : : dev->data->port_id, (void *)ind_tbl);
2814 : 0 : return ret;
2815 : : }
2816 [ # # ]: 0 : for (i = 0; i < ind_tbl->queues_n; i++)
2817 : 0 : mlx5_rxq_release(dev, ind_tbl->queues[i]);
2818 : : return ret;
2819 : : }
2820 : :
2821 : : int
2822 : 0 : mlx5_hrxq_match_cb(void *tool_ctx __rte_unused, struct mlx5_list_entry *entry,
2823 : : void *cb_ctx)
2824 : : {
2825 : : struct mlx5_flow_cb_ctx *ctx = cb_ctx;
2826 : 0 : struct mlx5_flow_rss_desc *rss_desc = ctx->data;
2827 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2828 : :
2829 : 0 : return (hrxq->rss_key_len != rss_desc->key_len ||
2830 [ # # ]: 0 : hrxq->symmetric_hash_function != rss_desc->symmetric_hash_function ||
2831 [ # # ]: 0 : memcmp(hrxq->rss_key, rss_desc->key, rss_desc->key_len) ||
2832 [ # # ]: 0 : hrxq->hws_flags != rss_desc->hws_flags ||
2833 [ # # ]: 0 : hrxq->hash_fields != rss_desc->hash_fields ||
2834 [ # # # # ]: 0 : hrxq->ind_table->queues_n != rss_desc->queue_num ||
2835 : 0 : memcmp(hrxq->ind_table->queues, rss_desc->queue,
2836 [ # # ]: 0 : rss_desc->queue_num * sizeof(rss_desc->queue[0])));
2837 : : }
2838 : :
2839 : : /**
2840 : : * Modify an Rx Hash queue configuration.
2841 : : *
2842 : : * @param dev
2843 : : * Pointer to Ethernet device.
2844 : : * @param hrxq
2845 : : * Index to Hash Rx queue to modify.
2846 : : * @param rss_key
2847 : : * RSS key for the Rx hash queue.
2848 : : * @param rss_key_len
2849 : : * RSS key length.
2850 : : * @param hash_fields
2851 : : * Verbs protocol hash field to make the RSS on.
2852 : : * @param queues
2853 : : * Queues entering in hash queue. In case of empty hash_fields only the
2854 : : * first queue index will be taken for the indirection table.
2855 : : * @param queues_n
2856 : : * Number of queues.
2857 : : *
2858 : : * @return
2859 : : * 0 on success, a negative errno value otherwise and rte_errno is set.
2860 : : */
2861 : : int
2862 : 0 : mlx5_hrxq_modify(struct rte_eth_dev *dev, uint32_t hrxq_idx,
2863 : : const uint8_t *rss_key, uint32_t rss_key_len,
2864 : : uint64_t hash_fields, bool symmetric_hash_function,
2865 : : const uint16_t *queues, uint32_t queues_n)
2866 : : {
2867 : : int err;
2868 : : struct mlx5_ind_table_obj *ind_tbl = NULL;
2869 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2870 : : struct mlx5_hrxq *hrxq =
2871 : 0 : mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
2872 : 0 : bool dev_started = !!dev->data->dev_started;
2873 : : int ret;
2874 : :
2875 [ # # ]: 0 : if (!hrxq) {
2876 : 0 : rte_errno = EINVAL;
2877 : 0 : return -rte_errno;
2878 : : }
2879 : : /* validations */
2880 [ # # ]: 0 : if (hrxq->rss_key_len != rss_key_len) {
2881 : : /* rss_key_len is fixed size 40 byte & not supposed to change */
2882 : 0 : rte_errno = EINVAL;
2883 : 0 : return -rte_errno;
2884 : : }
2885 [ # # ]: 0 : queues_n = hash_fields ? queues_n : 1;
2886 [ # # ]: 0 : if (mlx5_ind_table_obj_match_queues(hrxq->ind_table,
2887 : : queues, queues_n)) {
2888 : : ind_tbl = hrxq->ind_table;
2889 : : } else {
2890 [ # # ]: 0 : if (hrxq->standalone) {
2891 : : /*
2892 : : * Replacement of indirection table unsupported for
2893 : : * standalone hrxq objects (used by shared RSS).
2894 : : */
2895 : 0 : rte_errno = ENOTSUP;
2896 : 0 : return -rte_errno;
2897 : : }
2898 : 0 : ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
2899 [ # # ]: 0 : if (!ind_tbl)
2900 : 0 : ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
2901 : 0 : hrxq->standalone,
2902 : : dev_started);
2903 : : }
2904 [ # # ]: 0 : if (!ind_tbl) {
2905 : 0 : rte_errno = ENOMEM;
2906 : 0 : return -rte_errno;
2907 : : }
2908 : : MLX5_ASSERT(priv->obj_ops.hrxq_modify);
2909 : 0 : ret = priv->obj_ops.hrxq_modify(dev, hrxq, rss_key, hash_fields,
2910 : : symmetric_hash_function, ind_tbl);
2911 [ # # ]: 0 : if (ret) {
2912 : 0 : rte_errno = errno;
2913 : 0 : goto error;
2914 : : }
2915 [ # # ]: 0 : if (ind_tbl != hrxq->ind_table) {
2916 : : MLX5_ASSERT(!hrxq->standalone);
2917 : 0 : mlx5_ind_table_obj_release(dev, hrxq->ind_table, true);
2918 : 0 : hrxq->ind_table = ind_tbl;
2919 : : }
2920 : 0 : hrxq->hash_fields = hash_fields;
2921 : 0 : memcpy(hrxq->rss_key, rss_key, rss_key_len);
2922 : 0 : return 0;
2923 : : error:
2924 : : err = rte_errno;
2925 [ # # ]: 0 : if (ind_tbl != hrxq->ind_table) {
2926 : : MLX5_ASSERT(!hrxq->standalone);
2927 : 0 : mlx5_ind_table_obj_release(dev, ind_tbl, true);
2928 : : }
2929 : 0 : rte_errno = err;
2930 : 0 : return -rte_errno;
2931 : : }
2932 : :
2933 : : static void
2934 : 0 : __mlx5_hrxq_remove(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq)
2935 : : {
2936 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2937 : : bool deref_rxqs = true;
2938 : :
2939 : : #ifdef HAVE_IBV_FLOW_DV_SUPPORT
2940 [ # # ]: 0 : if (hrxq->hws_flags)
2941 : 0 : mlx5dr_action_destroy(hrxq->action);
2942 : : else
2943 : 0 : mlx5_glue->destroy_flow_action(hrxq->action);
2944 : : #endif
2945 : 0 : priv->obj_ops.hrxq_destroy(hrxq);
2946 [ # # ]: 0 : if (!hrxq->standalone) {
2947 [ # # # # ]: 0 : if (!dev->data->dev_started && hrxq->hws_flags &&
2948 [ # # ]: 0 : !priv->hws_rule_flushing)
2949 : : deref_rxqs = false;
2950 : 0 : mlx5_ind_table_obj_release(dev, hrxq->ind_table, deref_rxqs);
2951 : : }
2952 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
2953 : 0 : }
2954 : :
2955 : : /**
2956 : : * Release the hash Rx queue.
2957 : : *
2958 : : * @param dev
2959 : : * Pointer to Ethernet device.
2960 : : * @param hrxq
2961 : : * Index to Hash Rx queue to release.
2962 : : *
2963 : : * @param list
2964 : : * mlx5 list pointer.
2965 : : * @param entry
2966 : : * Hash queue entry pointer.
2967 : : */
2968 : : void
2969 : 0 : mlx5_hrxq_remove_cb(void *tool_ctx, struct mlx5_list_entry *entry)
2970 : : {
2971 : : struct rte_eth_dev *dev = tool_ctx;
2972 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
2973 : :
2974 : 0 : __mlx5_hrxq_remove(dev, hrxq);
2975 : 0 : }
2976 : :
2977 : : static struct mlx5_hrxq *
2978 : 0 : __mlx5_hrxq_create(struct rte_eth_dev *dev,
2979 : : struct mlx5_flow_rss_desc *rss_desc)
2980 : : {
2981 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
2982 : 0 : const uint8_t *rss_key = rss_desc->key;
2983 : 0 : uint32_t rss_key_len = rss_desc->key_len;
2984 : 0 : bool standalone = !!rss_desc->shared_rss;
2985 : : const uint16_t *queues =
2986 [ # # ]: 0 : standalone ? rss_desc->const_q : rss_desc->queue;
2987 : 0 : uint32_t queues_n = rss_desc->queue_num;
2988 : : struct mlx5_hrxq *hrxq = NULL;
2989 : 0 : uint32_t hrxq_idx = 0;
2990 : 0 : struct mlx5_ind_table_obj *ind_tbl = rss_desc->ind_tbl;
2991 : : int ret;
2992 : :
2993 [ # # ]: 0 : queues_n = rss_desc->hash_fields ? queues_n : 1;
2994 [ # # # # ]: 0 : if (!ind_tbl && !rss_desc->hws_flags)
2995 : 0 : ind_tbl = mlx5_ind_table_obj_get(dev, queues, queues_n);
2996 [ # # ]: 0 : if (!ind_tbl)
2997 : 0 : ind_tbl = mlx5_ind_table_obj_new(dev, queues, queues_n,
2998 : 0 : standalone ||
2999 [ # # ]: 0 : rss_desc->hws_flags,
3000 [ # # ]: 0 : !!dev->data->dev_started);
3001 [ # # ]: 0 : if (!ind_tbl)
3002 : : return NULL;
3003 : 0 : hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
3004 [ # # ]: 0 : if (!hrxq)
3005 : 0 : goto error;
3006 : 0 : hrxq->standalone = standalone;
3007 : 0 : hrxq->idx = hrxq_idx;
3008 : 0 : hrxq->ind_table = ind_tbl;
3009 : 0 : hrxq->rss_key_len = rss_key_len;
3010 : 0 : hrxq->hash_fields = rss_desc->hash_fields;
3011 : 0 : hrxq->hws_flags = rss_desc->hws_flags;
3012 : 0 : hrxq->symmetric_hash_function = rss_desc->symmetric_hash_function;
3013 : 0 : memcpy(hrxq->rss_key, rss_key, rss_key_len);
3014 : 0 : ret = priv->obj_ops.hrxq_new(dev, hrxq, rss_desc->tunnel);
3015 [ # # ]: 0 : if (ret < 0)
3016 : 0 : goto error;
3017 : : return hrxq;
3018 : 0 : error:
3019 [ # # ]: 0 : if (!rss_desc->ind_tbl)
3020 : 0 : mlx5_ind_table_obj_release(dev, ind_tbl, true);
3021 [ # # ]: 0 : if (hrxq)
3022 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
3023 : : return NULL;
3024 : : }
3025 : :
3026 : : struct mlx5_list_entry *
3027 : 0 : mlx5_hrxq_create_cb(void *tool_ctx, void *cb_ctx)
3028 : : {
3029 : : struct rte_eth_dev *dev = tool_ctx;
3030 : : struct mlx5_flow_cb_ctx *ctx = cb_ctx;
3031 : 0 : struct mlx5_flow_rss_desc *rss_desc = ctx->data;
3032 : : struct mlx5_hrxq *hrxq;
3033 : :
3034 : 0 : hrxq = __mlx5_hrxq_create(dev, rss_desc);
3035 [ # # ]: 0 : return hrxq ? &hrxq->entry : NULL;
3036 : : }
3037 : :
3038 : : struct mlx5_list_entry *
3039 : 0 : mlx5_hrxq_clone_cb(void *tool_ctx, struct mlx5_list_entry *entry,
3040 : : void *cb_ctx __rte_unused)
3041 : : {
3042 : : struct rte_eth_dev *dev = tool_ctx;
3043 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3044 : : struct mlx5_hrxq *hrxq;
3045 : 0 : uint32_t hrxq_idx = 0;
3046 : :
3047 : 0 : hrxq = mlx5_ipool_zmalloc(priv->sh->ipool[MLX5_IPOOL_HRXQ], &hrxq_idx);
3048 [ # # ]: 0 : if (!hrxq)
3049 : : return NULL;
3050 : : memcpy(hrxq, entry, sizeof(*hrxq) + MLX5_RSS_HASH_KEY_LEN);
3051 : 0 : hrxq->idx = hrxq_idx;
3052 : 0 : return &hrxq->entry;
3053 : : }
3054 : :
3055 : : void
3056 : 0 : mlx5_hrxq_clone_free_cb(void *tool_ctx, struct mlx5_list_entry *entry)
3057 : : {
3058 : : struct rte_eth_dev *dev = tool_ctx;
3059 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3060 : : struct mlx5_hrxq *hrxq = container_of(entry, typeof(*hrxq), entry);
3061 : :
3062 : 0 : mlx5_ipool_free(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq->idx);
3063 : 0 : }
3064 : :
3065 : : /**
3066 : : * Get an Rx Hash queue.
3067 : : *
3068 : : * @param dev
3069 : : * Pointer to Ethernet device.
3070 : : * @param rss_desc
3071 : : * RSS configuration for the Rx hash queue.
3072 : : *
3073 : : * @return
3074 : : * An hash Rx queue on success.
3075 : : */
3076 : 0 : struct mlx5_hrxq *mlx5_hrxq_get(struct rte_eth_dev *dev,
3077 : : struct mlx5_flow_rss_desc *rss_desc)
3078 : : {
3079 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3080 : : struct mlx5_hrxq *hrxq = NULL;
3081 : : struct mlx5_list_entry *entry;
3082 : 0 : struct mlx5_flow_cb_ctx ctx = {
3083 : : .data = rss_desc,
3084 : : };
3085 : :
3086 [ # # ]: 0 : if (rss_desc->shared_rss) {
3087 : 0 : hrxq = __mlx5_hrxq_create(dev, rss_desc);
3088 : : } else {
3089 : 0 : entry = mlx5_list_register(priv->hrxqs, &ctx);
3090 [ # # ]: 0 : if (!entry)
3091 : 0 : return NULL;
3092 : : hrxq = container_of(entry, typeof(*hrxq), entry);
3093 : : }
3094 : : return hrxq;
3095 : : }
3096 : :
3097 : : /**
3098 : : * Release the hash Rx queue.
3099 : : *
3100 : : * @param dev
3101 : : * Pointer to Ethernet device.
3102 : : * @param hrxq_idx
3103 : : * Hash Rx queue to release.
3104 : : *
3105 : : * @return
3106 : : * 1 while a reference on it exists, 0 when freed.
3107 : : */
3108 : 0 : int mlx5_hrxq_obj_release(struct rte_eth_dev *dev, struct mlx5_hrxq *hrxq)
3109 : : {
3110 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3111 : :
3112 [ # # ]: 0 : if (!hrxq)
3113 : : return 0;
3114 [ # # ]: 0 : if (!hrxq->standalone)
3115 : 0 : return mlx5_list_unregister(priv->hrxqs, &hrxq->entry);
3116 : 0 : __mlx5_hrxq_remove(dev, hrxq);
3117 : 0 : return 0;
3118 : : }
3119 : :
3120 : : /**
3121 : : * Release the hash Rx queue with index.
3122 : : *
3123 : : * @param dev
3124 : : * Pointer to Ethernet device.
3125 : : * @param hrxq_idx
3126 : : * Index to Hash Rx queue to release.
3127 : : *
3128 : : * @return
3129 : : * 1 while a reference on it exists, 0 when freed.
3130 : : */
3131 : 0 : int mlx5_hrxq_release(struct rte_eth_dev *dev, uint32_t hrxq_idx)
3132 : : {
3133 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3134 : : struct mlx5_hrxq *hrxq;
3135 : :
3136 : 0 : hrxq = mlx5_ipool_get(priv->sh->ipool[MLX5_IPOOL_HRXQ], hrxq_idx);
3137 : 0 : return mlx5_hrxq_obj_release(dev, hrxq);
3138 : : }
3139 : :
3140 : : /**
3141 : : * Create a drop Rx Hash queue.
3142 : : *
3143 : : * @param dev
3144 : : * Pointer to Ethernet device.
3145 : : *
3146 : : * @return
3147 : : * The Verbs/DevX object initialized, NULL otherwise and rte_errno is set.
3148 : : */
3149 : : struct mlx5_hrxq *
3150 : 0 : mlx5_drop_action_create(struct rte_eth_dev *dev)
3151 : : {
3152 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3153 : : struct mlx5_hrxq *hrxq = NULL;
3154 : : int ret;
3155 : :
3156 [ # # ]: 0 : if (priv->drop_queue.hrxq)
3157 : : return priv->drop_queue.hrxq;
3158 : 0 : hrxq = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq) + MLX5_RSS_HASH_KEY_LEN, 0, SOCKET_ID_ANY);
3159 [ # # ]: 0 : if (!hrxq) {
3160 : 0 : DRV_LOG(WARNING,
3161 : : "Port %u cannot allocate memory for drop queue.",
3162 : : dev->data->port_id);
3163 : 0 : rte_errno = ENOMEM;
3164 : 0 : goto error;
3165 : : }
3166 : 0 : priv->drop_queue.hrxq = hrxq;
3167 : 0 : hrxq->ind_table = mlx5_malloc(MLX5_MEM_ZERO, sizeof(*hrxq->ind_table),
3168 : : 0, SOCKET_ID_ANY);
3169 [ # # ]: 0 : if (!hrxq->ind_table) {
3170 : 0 : rte_errno = ENOMEM;
3171 : 0 : goto error;
3172 : : }
3173 : 0 : ret = priv->obj_ops.drop_action_create(dev);
3174 [ # # ]: 0 : if (ret < 0)
3175 : 0 : goto error;
3176 : : return hrxq;
3177 : 0 : error:
3178 [ # # ]: 0 : if (hrxq) {
3179 [ # # ]: 0 : if (hrxq->ind_table)
3180 : 0 : mlx5_free(hrxq->ind_table);
3181 : 0 : priv->drop_queue.hrxq = NULL;
3182 : 0 : mlx5_free(hrxq);
3183 : : }
3184 : : return NULL;
3185 : : }
3186 : :
3187 : : /**
3188 : : * Release a drop hash Rx queue.
3189 : : *
3190 : : * @param dev
3191 : : * Pointer to Ethernet device.
3192 : : */
3193 : : void
3194 : 0 : mlx5_drop_action_destroy(struct rte_eth_dev *dev)
3195 : : {
3196 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3197 : 0 : struct mlx5_hrxq *hrxq = priv->drop_queue.hrxq;
3198 : :
3199 [ # # ]: 0 : if (!priv->drop_queue.hrxq)
3200 : : return;
3201 : 0 : priv->obj_ops.drop_action_destroy(dev);
3202 : 0 : mlx5_free(priv->drop_queue.rxq);
3203 : 0 : mlx5_free(hrxq->ind_table);
3204 : 0 : mlx5_free(hrxq);
3205 : 0 : priv->drop_queue.rxq = NULL;
3206 : 0 : priv->drop_queue.hrxq = NULL;
3207 : : }
3208 : :
3209 : : /**
3210 : : * Verify the Rx Queue list is empty
3211 : : *
3212 : : * @param dev
3213 : : * Pointer to Ethernet device.
3214 : : *
3215 : : * @return
3216 : : * The number of object not released.
3217 : : */
3218 : : uint32_t
3219 : 0 : mlx5_hrxq_verify(struct rte_eth_dev *dev)
3220 : : {
3221 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3222 : :
3223 : 0 : return mlx5_list_get_entry_num(priv->hrxqs);
3224 : : }
3225 : :
3226 : : /**
3227 : : * Set the Rx queue timestamp conversion parameters
3228 : : *
3229 : : * @param[in] dev
3230 : : * Pointer to the Ethernet device structure.
3231 : : */
3232 : : void
3233 : 0 : mlx5_rxq_timestamp_set(struct rte_eth_dev *dev)
3234 : : {
3235 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
3236 : 0 : struct mlx5_dev_ctx_shared *sh = priv->sh;
3237 : : unsigned int i;
3238 : :
3239 [ # # ]: 0 : for (i = 0; i != priv->rxqs_n; ++i) {
3240 : 0 : struct mlx5_rxq_data *data = mlx5_rxq_data_get(dev, i);
3241 : :
3242 [ # # ]: 0 : if (data == NULL)
3243 : 0 : continue;
3244 : 0 : data->sh = sh;
3245 : 0 : data->rt_timestamp = sh->dev_cap.rt_timestamp;
3246 : : }
3247 : 0 : }
3248 : :
3249 : : /**
3250 : : * Validate given external RxQ rte_plow index, and get pointer to concurrent
3251 : : * external RxQ object to map/unmap.
3252 : : *
3253 : : * @param[in] port_id
3254 : : * The port identifier of the Ethernet device.
3255 : : * @param[in] dpdk_idx
3256 : : * Queue index in rte_flow.
3257 : : *
3258 : : * @return
3259 : : * Pointer to concurrent external RxQ on success,
3260 : : * NULL otherwise and rte_errno is set.
3261 : : */
3262 : : static struct mlx5_external_q *
3263 : 0 : mlx5_external_rx_queue_get_validate(uint16_t port_id, uint16_t dpdk_idx)
3264 : : {
3265 : : struct rte_eth_dev *dev;
3266 : : struct mlx5_priv *priv;
3267 : : int ret;
3268 : :
3269 [ # # ]: 0 : if (dpdk_idx < RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN) {
3270 : 0 : DRV_LOG(ERR, "Queue index %u should be in range: [%u, %u].",
3271 : : dpdk_idx, RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN, UINT16_MAX);
3272 : 0 : rte_errno = EINVAL;
3273 : 0 : return NULL;
3274 : : }
3275 : 0 : ret = mlx5_devx_extq_port_validate(port_id);
3276 [ # # ]: 0 : if (unlikely(ret))
3277 : : return NULL;
3278 : : dev = &rte_eth_devices[port_id];
3279 : 0 : priv = dev->data->dev_private;
3280 : : /*
3281 : : * When user configures remote PD and CTX and device creates RxQ by
3282 : : * DevX, external RxQs array is allocated.
3283 : : */
3284 : : MLX5_ASSERT(priv->ext_rxqs != NULL);
3285 : 0 : return &priv->ext_rxqs[dpdk_idx - RTE_PMD_MLX5_EXTERNAL_RX_QUEUE_ID_MIN];
3286 : : }
3287 : :
3288 : : int
3289 : 0 : rte_pmd_mlx5_external_rx_queue_id_map(uint16_t port_id, uint16_t dpdk_idx,
3290 : : uint32_t hw_idx)
3291 : : {
3292 : : struct mlx5_external_q *ext_rxq;
3293 : : uint32_t unmapped = 0;
3294 : :
3295 : 0 : ext_rxq = mlx5_external_rx_queue_get_validate(port_id, dpdk_idx);
3296 [ # # ]: 0 : if (ext_rxq == NULL)
3297 : 0 : return -rte_errno;
3298 [ # # ]: 0 : if (!rte_atomic_compare_exchange_strong_explicit(&ext_rxq->refcnt, &unmapped, 1,
3299 : : rte_memory_order_relaxed, rte_memory_order_relaxed)) {
3300 [ # # ]: 0 : if (ext_rxq->hw_id != hw_idx) {
3301 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u "
3302 : : "is already mapped to HW index (requesting is "
3303 : : "%u, existing is %u).",
3304 : : port_id, dpdk_idx, hw_idx, ext_rxq->hw_id);
3305 : 0 : rte_errno = EEXIST;
3306 : 0 : return -rte_errno;
3307 : : }
3308 : 0 : DRV_LOG(WARNING, "Port %u external RxQ index %u "
3309 : : "is already mapped to the requested HW index (%u)",
3310 : : port_id, dpdk_idx, hw_idx);
3311 : :
3312 : : } else {
3313 : 0 : ext_rxq->hw_id = hw_idx;
3314 : 0 : DRV_LOG(DEBUG, "Port %u external RxQ index %u "
3315 : : "is successfully mapped to the requested HW index (%u)",
3316 : : port_id, dpdk_idx, hw_idx);
3317 : : }
3318 : : return 0;
3319 : : }
3320 : :
3321 : : int
3322 : 0 : rte_pmd_mlx5_external_rx_queue_id_unmap(uint16_t port_id, uint16_t dpdk_idx)
3323 : : {
3324 : : struct mlx5_external_q *ext_rxq;
3325 : : uint32_t mapped = 1;
3326 : :
3327 : 0 : ext_rxq = mlx5_external_rx_queue_get_validate(port_id, dpdk_idx);
3328 [ # # ]: 0 : if (ext_rxq == NULL)
3329 : 0 : return -rte_errno;
3330 [ # # ]: 0 : if (ext_rxq->refcnt > 1) {
3331 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u still referenced.",
3332 : : port_id, dpdk_idx);
3333 : 0 : rte_errno = EINVAL;
3334 : 0 : return -rte_errno;
3335 : : }
3336 [ # # ]: 0 : if (!rte_atomic_compare_exchange_strong_explicit(&ext_rxq->refcnt, &mapped, 0,
3337 : : rte_memory_order_relaxed, rte_memory_order_relaxed)) {
3338 : 0 : DRV_LOG(ERR, "Port %u external RxQ index %u doesn't exist.",
3339 : : port_id, dpdk_idx);
3340 : 0 : rte_errno = EINVAL;
3341 : 0 : return -rte_errno;
3342 : : }
3343 : 0 : DRV_LOG(DEBUG,
3344 : : "Port %u external RxQ index %u is successfully unmapped.",
3345 : : port_id, dpdk_idx);
3346 : 0 : return 0;
3347 : : }
|