Branch data Line data Source code
1 : : /* SPDX-License-Identifier: BSD-3-Clause
2 : : * Copyright 2015 6WIND S.A.
3 : : * Copyright 2015-2019 Mellanox Technologies, Ltd
4 : : */
5 : :
6 : : #include <stdint.h>
7 : : #include <string.h>
8 : : #include <stdlib.h>
9 : :
10 : : #include <rte_mbuf.h>
11 : : #include <rte_mempool.h>
12 : : #include <rte_prefetch.h>
13 : : #include <rte_common.h>
14 : : #include <rte_branch_prediction.h>
15 : : #include <rte_ether.h>
16 : : #include <rte_cycles.h>
17 : : #include <rte_flow.h>
18 : :
19 : : #include <mlx5_prm.h>
20 : : #include <mlx5_common.h>
21 : :
22 : : #include "mlx5_autoconf.h"
23 : : #include "mlx5_defs.h"
24 : : #include "mlx5.h"
25 : : #include "mlx5_utils.h"
26 : : #include "mlx5_rxtx.h"
27 : : #include "mlx5_rx.h"
28 : : #include "mlx5_tx.h"
29 : :
30 : : /* static asserts */
31 : : static_assert(MLX5_CQE_STATUS_HW_OWN < 0, "Must be negative value");
32 : : static_assert(MLX5_CQE_STATUS_SW_OWN < 0, "Must be negative value");
33 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
34 : : (sizeof(uint16_t) +
35 : : sizeof(rte_v128u32_t)),
36 : : "invalid Ethernet Segment data size");
37 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
38 : : (sizeof(uint16_t) +
39 : : sizeof(struct rte_vlan_hdr) +
40 : : 2 * RTE_ETHER_ADDR_LEN),
41 : : "invalid Ethernet Segment data size");
42 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
43 : : (sizeof(uint16_t) +
44 : : sizeof(rte_v128u32_t)),
45 : : "invalid Ethernet Segment data size");
46 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
47 : : (sizeof(uint16_t) +
48 : : sizeof(struct rte_vlan_hdr) +
49 : : 2 * RTE_ETHER_ADDR_LEN),
50 : : "invalid Ethernet Segment data size");
51 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
52 : : (sizeof(uint16_t) +
53 : : sizeof(rte_v128u32_t)),
54 : : "invalid Ethernet Segment data size");
55 : : static_assert(MLX5_ESEG_MIN_INLINE_SIZE ==
56 : : (sizeof(uint16_t) +
57 : : sizeof(struct rte_vlan_hdr) +
58 : : 2 * RTE_ETHER_ADDR_LEN),
59 : : "invalid Ethernet Segment data size");
60 : : static_assert(MLX5_DSEG_MIN_INLINE_SIZE ==
61 : : (2 * RTE_ETHER_ADDR_LEN),
62 : : "invalid Data Segment data size");
63 : : static_assert(MLX5_EMPW_MIN_PACKETS >= 2, "invalid min size");
64 : : static_assert(MLX5_EMPW_MIN_PACKETS >= 2, "invalid min size");
65 : : static_assert((sizeof(struct rte_vlan_hdr) +
66 : : sizeof(struct rte_ether_hdr)) ==
67 : : MLX5_ESEG_MIN_INLINE_SIZE,
68 : : "invalid min inline data size");
69 : : static_assert(MLX5_WQE_SIZE_MAX / MLX5_WSEG_SIZE <=
70 : : MLX5_DSEG_MAX, "invalid WQE max size");
71 : : static_assert(MLX5_WQE_CSEG_SIZE == MLX5_WSEG_SIZE,
72 : : "invalid WQE Control Segment size");
73 : : static_assert(MLX5_WQE_ESEG_SIZE == MLX5_WSEG_SIZE,
74 : : "invalid WQE Ethernet Segment size");
75 : : static_assert(MLX5_WQE_DSEG_SIZE == MLX5_WSEG_SIZE,
76 : : "invalid WQE Data Segment size");
77 : : static_assert(MLX5_WQE_SIZE == 4 * MLX5_WSEG_SIZE,
78 : : "invalid WQE size");
79 : :
80 : : alignas(RTE_CACHE_LINE_SIZE) uint32_t mlx5_ptype_table[] = {
81 : : [0xff] = RTE_PTYPE_ALL_MASK, /* Last entry for errored packet. */
82 : : };
83 : :
84 : : alignas(RTE_CACHE_LINE_SIZE) uint8_t mlx5_cksum_table[1 << 10];
85 : : alignas(RTE_CACHE_LINE_SIZE) uint8_t mlx5_swp_types_table[1 << 10];
86 : :
87 : : uint64_t rte_net_mlx5_dynf_inline_mask;
88 : :
89 : : /**
90 : : * Build a table to translate Rx completion flags to packet type.
91 : : *
92 : : * @note: fix mlx5_dev_supported_ptypes_get() if any change here.
93 : : */
94 : : void
95 : 251 : mlx5_set_ptype_table(void)
96 : : {
97 : : unsigned int i;
98 : : uint32_t (*p)[RTE_DIM(mlx5_ptype_table)] = &mlx5_ptype_table;
99 : :
100 : : /* Last entry must not be overwritten, reserved for errored packet. */
101 [ + + ]: 64256 : for (i = 0; i < RTE_DIM(mlx5_ptype_table) - 1; ++i)
102 : 64005 : (*p)[i] = RTE_PTYPE_UNKNOWN;
103 : : /*
104 : : * The index to the array should have:
105 : : * bit[1:0] = l3_hdr_type
106 : : * bit[4:2] = l4_hdr_type
107 : : * bit[5] = ip_frag
108 : : * bit[6] = tunneled
109 : : * bit[7] = outer_l3_type
110 : : */
111 : : /* L2 */
112 : 251 : (*p)[0x00] = RTE_PTYPE_L2_ETHER;
113 : : /* L3 */
114 : 251 : (*p)[0x01] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
115 : : RTE_PTYPE_L4_NONFRAG;
116 : 251 : (*p)[0x02] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
117 : : RTE_PTYPE_L4_NONFRAG;
118 : : /* Fragmented */
119 : 251 : (*p)[0x21] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
120 : : RTE_PTYPE_L4_FRAG;
121 : 251 : (*p)[0x22] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
122 : : RTE_PTYPE_L4_FRAG;
123 : : /* TCP */
124 : 251 : (*p)[0x05] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
125 : : RTE_PTYPE_L4_TCP;
126 : 251 : (*p)[0x06] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
127 : : RTE_PTYPE_L4_TCP;
128 : 251 : (*p)[0x0d] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
129 : : RTE_PTYPE_L4_TCP;
130 : 251 : (*p)[0x0e] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
131 : : RTE_PTYPE_L4_TCP;
132 : 251 : (*p)[0x11] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
133 : : RTE_PTYPE_L4_TCP;
134 : 251 : (*p)[0x12] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
135 : : RTE_PTYPE_L4_TCP;
136 : : /* UDP */
137 : 251 : (*p)[0x09] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
138 : : RTE_PTYPE_L4_UDP;
139 : 251 : (*p)[0x0a] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
140 : : RTE_PTYPE_L4_UDP;
141 : : /* Repeat with outer_l3_type being set. Just in case. */
142 : 251 : (*p)[0x81] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
143 : : RTE_PTYPE_L4_NONFRAG;
144 : 251 : (*p)[0x82] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
145 : : RTE_PTYPE_L4_NONFRAG;
146 : 251 : (*p)[0xa1] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
147 : : RTE_PTYPE_L4_FRAG;
148 : 251 : (*p)[0xa2] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
149 : : RTE_PTYPE_L4_FRAG;
150 : 251 : (*p)[0x85] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
151 : : RTE_PTYPE_L4_TCP;
152 : 251 : (*p)[0x86] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
153 : : RTE_PTYPE_L4_TCP;
154 : 251 : (*p)[0x8d] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
155 : : RTE_PTYPE_L4_TCP;
156 : 251 : (*p)[0x8e] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
157 : : RTE_PTYPE_L4_TCP;
158 : 251 : (*p)[0x91] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
159 : : RTE_PTYPE_L4_TCP;
160 : 251 : (*p)[0x92] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
161 : : RTE_PTYPE_L4_TCP;
162 : 251 : (*p)[0x89] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
163 : : RTE_PTYPE_L4_UDP;
164 : 251 : (*p)[0x8a] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
165 : : RTE_PTYPE_L4_UDP;
166 : : /* Tunneled - L3 */
167 : 251 : (*p)[0x40] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN;
168 : 251 : (*p)[0x41] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
169 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
170 : : RTE_PTYPE_INNER_L4_NONFRAG;
171 : 251 : (*p)[0x42] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
172 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
173 : : RTE_PTYPE_INNER_L4_NONFRAG;
174 : 251 : (*p)[0xc0] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN;
175 : 251 : (*p)[0xc1] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
176 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
177 : : RTE_PTYPE_INNER_L4_NONFRAG;
178 : 251 : (*p)[0xc2] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
179 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
180 : : RTE_PTYPE_INNER_L4_NONFRAG;
181 : : /* Tunneled - Fragmented */
182 : 251 : (*p)[0x61] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
183 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
184 : : RTE_PTYPE_INNER_L4_FRAG;
185 : 251 : (*p)[0x62] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
186 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
187 : : RTE_PTYPE_INNER_L4_FRAG;
188 : 251 : (*p)[0xe1] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
189 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
190 : : RTE_PTYPE_INNER_L4_FRAG;
191 : 251 : (*p)[0xe2] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
192 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
193 : : RTE_PTYPE_INNER_L4_FRAG;
194 : : /* Tunneled - TCP */
195 : 251 : (*p)[0x45] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
196 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
197 : : RTE_PTYPE_INNER_L4_TCP;
198 : 251 : (*p)[0x46] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
199 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
200 : : RTE_PTYPE_INNER_L4_TCP;
201 : 251 : (*p)[0x4d] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
202 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
203 : : RTE_PTYPE_INNER_L4_TCP;
204 : 251 : (*p)[0x4e] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
205 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
206 : : RTE_PTYPE_INNER_L4_TCP;
207 : 251 : (*p)[0x51] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
208 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
209 : : RTE_PTYPE_INNER_L4_TCP;
210 : 251 : (*p)[0x52] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
211 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
212 : : RTE_PTYPE_INNER_L4_TCP;
213 : 251 : (*p)[0xc5] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
214 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
215 : : RTE_PTYPE_INNER_L4_TCP;
216 : 251 : (*p)[0xc6] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
217 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
218 : : RTE_PTYPE_INNER_L4_TCP;
219 : 251 : (*p)[0xcd] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
220 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
221 : : RTE_PTYPE_INNER_L4_TCP;
222 : 251 : (*p)[0xce] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
223 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
224 : : RTE_PTYPE_INNER_L4_TCP;
225 : 251 : (*p)[0xd1] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
226 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
227 : : RTE_PTYPE_INNER_L4_TCP;
228 : 251 : (*p)[0xd2] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
229 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
230 : : RTE_PTYPE_INNER_L4_TCP;
231 : : /* Tunneled - UDP */
232 : 251 : (*p)[0x49] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
233 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
234 : : RTE_PTYPE_INNER_L4_UDP;
235 : 251 : (*p)[0x4a] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV4_EXT_UNKNOWN |
236 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
237 : : RTE_PTYPE_INNER_L4_UDP;
238 : 251 : (*p)[0xc9] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
239 : : RTE_PTYPE_INNER_L3_IPV6_EXT_UNKNOWN |
240 : : RTE_PTYPE_INNER_L4_UDP;
241 : 251 : (*p)[0xca] = RTE_PTYPE_L2_ETHER | RTE_PTYPE_L3_IPV6_EXT_UNKNOWN |
242 : : RTE_PTYPE_INNER_L3_IPV4_EXT_UNKNOWN |
243 : : RTE_PTYPE_INNER_L4_UDP;
244 : 251 : }
245 : :
246 : : /**
247 : : * Build a table to translate packet to checksum type of Verbs.
248 : : */
249 : : void
250 : 251 : mlx5_set_cksum_table(void)
251 : : {
252 : : unsigned int i;
253 : : uint8_t v;
254 : :
255 : : /*
256 : : * The index should have:
257 : : * bit[0] = RTE_MBUF_F_TX_TCP_SEG
258 : : * bit[2:3] = RTE_MBUF_F_TX_UDP_CKSUM, RTE_MBUF_F_TX_TCP_CKSUM
259 : : * bit[4] = RTE_MBUF_F_TX_IP_CKSUM
260 : : * bit[8] = RTE_MBUF_F_TX_OUTER_IP_CKSUM
261 : : * bit[9] = tunnel
262 : : */
263 [ + + ]: 257275 : for (i = 0; i < RTE_DIM(mlx5_cksum_table); ++i) {
264 : : v = 0;
265 [ + + ]: 257024 : if (i & (1 << 9)) {
266 : : /* Tunneled packet. */
267 [ + + ]: 128512 : if (i & (1 << 8)) /* Outer IP. */
268 : : v |= MLX5_ETH_WQE_L3_CSUM;
269 [ + + ]: 128512 : if (i & (1 << 4)) /* Inner IP. */
270 : 64256 : v |= MLX5_ETH_WQE_L3_INNER_CSUM;
271 [ + + ]: 128512 : if (i & (3 << 2 | 1 << 0)) /* L4 or TSO. */
272 : 112448 : v |= MLX5_ETH_WQE_L4_INNER_CSUM;
273 : : } else {
274 : : /* No tunnel. */
275 [ + + ]: 128512 : if (i & (1 << 4)) /* IP. */
276 : : v |= MLX5_ETH_WQE_L3_CSUM;
277 [ + + ]: 128512 : if (i & (3 << 2 | 1 << 0)) /* L4 or TSO. */
278 : 112448 : v |= MLX5_ETH_WQE_L4_CSUM;
279 : : }
280 : 257024 : mlx5_cksum_table[i] = v;
281 : : }
282 : 251 : }
283 : :
284 : : /**
285 : : * Build a table to translate packet type of mbuf to SWP type of Verbs.
286 : : */
287 : : void
288 : 251 : mlx5_set_swp_types_table(void)
289 : : {
290 : : unsigned int i;
291 : : uint8_t v;
292 : :
293 : : /*
294 : : * The index should have:
295 : : * bit[0:1] = RTE_MBUF_F_TX_L4_MASK
296 : : * bit[4] = RTE_MBUF_F_TX_IPV6
297 : : * bit[8] = RTE_MBUF_F_TX_OUTER_IPV6
298 : : * bit[9] = RTE_MBUF_F_TX_OUTER_UDP
299 : : */
300 [ + + ]: 257275 : for (i = 0; i < RTE_DIM(mlx5_swp_types_table); ++i) {
301 : : v = 0;
302 [ + + ]: 257024 : if (i & (1 << 8))
303 : : v |= MLX5_ETH_WQE_L3_OUTER_IPV6;
304 [ + + ]: 257024 : if (i & (1 << 9))
305 : 128512 : v |= MLX5_ETH_WQE_L4_OUTER_UDP;
306 [ + + ]: 257024 : if (i & (1 << 4))
307 : 128512 : v |= MLX5_ETH_WQE_L3_INNER_IPV6;
308 [ + + ]: 257024 : if ((i & 3) == (RTE_MBUF_F_TX_UDP_CKSUM >> 52))
309 : 64256 : v |= MLX5_ETH_WQE_L4_INNER_UDP;
310 : 257024 : mlx5_swp_types_table[i] = v;
311 : : }
312 : 251 : }
313 : :
314 : : #define MLX5_SYSTEM_LOG_DIR "/var/log"
315 : : /**
316 : : * Dump debug information to log file.
317 : : *
318 : : * @param fname
319 : : * The file name.
320 : : * @param hex_title
321 : : * If not NULL this string is printed as a header to the output
322 : : * and the output will be in hexadecimal view.
323 : : * @param buf
324 : : * This is the buffer address to print out.
325 : : * @param len
326 : : * The number of bytes to dump out.
327 : : */
328 : : void
329 : 0 : mlx5_dump_debug_information(const char *fname, const char *hex_title,
330 : : const void *buf, unsigned int hex_len)
331 : 0 : {
332 : : FILE *fd;
333 : :
334 : 0 : MKSTR(path, "%s/%s", MLX5_SYSTEM_LOG_DIR, fname);
335 : 0 : fd = fopen(path, "a+");
336 [ # # ]: 0 : if (!fd) {
337 : 0 : DRV_LOG(WARNING, "cannot open %s for debug dump", path);
338 : 0 : MKSTR(path2, "./%s", fname);
339 : 0 : fd = fopen(path2, "a+");
340 [ # # ]: 0 : if (!fd) {
341 : 0 : DRV_LOG(ERR, "cannot open %s for debug dump", path2);
342 : 0 : return;
343 : : }
344 : 0 : DRV_LOG(INFO, "New debug dump in file %s", path2);
345 : : } else {
346 : 0 : DRV_LOG(INFO, "New debug dump in file %s", path);
347 : : }
348 [ # # ]: 0 : if (hex_title)
349 : 0 : rte_hexdump(fd, hex_title, buf, hex_len);
350 : : else
351 : : fprintf(fd, "%s", (const char *)buf);
352 : : fprintf(fd, "\n\n\n");
353 : 0 : fclose(fd);
354 : : }
355 : :
356 : : /**
357 : : * Dump information to a logfile
358 : : *
359 : : * @param fd
360 : : * File descriptor to logfile. File descriptor open/close is managed by caller.
361 : : * @param title
362 : : * If not NULL this string is printed as a header to the output
363 : : * and the output will be in hexadecimal view.
364 : : * @param buf
365 : : * This is the buffer address to print out.
366 : : * @param len
367 : : * The number of bytes to dump out.
368 : : */
369 : : void
370 : 0 : mlx5_dump_to_file(FILE *fd, const char *title,
371 : : const void *buf, unsigned int len)
372 : : {
373 [ # # ]: 0 : if (title)
374 : 0 : rte_hexdump(fd, title, buf, len);
375 : : else
376 : : fprintf(fd, "%s", (const char *)buf);
377 : : fprintf(fd, "\n\n\n");
378 : 0 : }
379 : :
380 : : /**
381 : : * Modify a Verbs/DevX queue state.
382 : : * This must be called from the primary process.
383 : : *
384 : : * @param dev
385 : : * Pointer to Ethernet device.
386 : : * @param sm
387 : : * State modify request parameters.
388 : : *
389 : : * @return
390 : : * 0 in case of success else non-zero value and rte_errno is set.
391 : : */
392 : : int
393 : 0 : mlx5_queue_state_modify_primary(struct rte_eth_dev *dev,
394 : : const struct mlx5_mp_arg_queue_state_modify *sm)
395 : : {
396 : : int ret;
397 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
398 : :
399 [ # # ]: 0 : if (sm->is_wq) {
400 : 0 : struct mlx5_rxq_priv *rxq = mlx5_rxq_get(dev, sm->queue_id);
401 : :
402 : 0 : ret = priv->obj_ops.rxq_obj_modify(rxq, sm->state);
403 [ # # ]: 0 : if (ret) {
404 : 0 : DRV_LOG(ERR, "Cannot change Rx WQ state to %u - %s",
405 : : sm->state, strerror(errno));
406 : 0 : rte_errno = errno;
407 : 0 : return ret;
408 : : }
409 : : } else {
410 : 0 : struct mlx5_txq_data *txq = (*priv->txqs)[sm->queue_id];
411 : : struct mlx5_txq_ctrl *txq_ctrl =
412 : 0 : container_of(txq, struct mlx5_txq_ctrl, txq);
413 : :
414 : 0 : ret = priv->obj_ops.txq_obj_modify(txq_ctrl->obj,
415 : : MLX5_TXQ_MOD_ERR2RDY,
416 : 0 : (uint8_t)priv->dev_port);
417 [ # # ]: 0 : if (ret)
418 : 0 : return ret;
419 : : }
420 : : return 0;
421 : : }
422 : :
423 : : /**
424 : : * Modify a Verbs queue state.
425 : : *
426 : : * @param dev
427 : : * Pointer to Ethernet device.
428 : : * @param sm
429 : : * State modify request parameters.
430 : : *
431 : : * @return
432 : : * 0 in case of success else non-zero value.
433 : : */
434 : : int
435 : 0 : mlx5_queue_state_modify(struct rte_eth_dev *dev,
436 : : struct mlx5_mp_arg_queue_state_modify *sm)
437 : : {
438 : 0 : struct mlx5_priv *priv = dev->data->dev_private;
439 : : int ret = 0;
440 : :
441 [ # # # ]: 0 : switch (rte_eal_process_type()) {
442 : 0 : case RTE_PROC_PRIMARY:
443 : 0 : ret = mlx5_queue_state_modify_primary(dev, sm);
444 : 0 : break;
445 : 0 : case RTE_PROC_SECONDARY:
446 : 0 : ret = mlx5_mp_req_queue_state_modify(&priv->mp_id, sm);
447 : 0 : break;
448 : : default:
449 : : break;
450 : : }
451 : 0 : return ret;
452 : : }
|